Эмиттерный повторитель

 

ЭМИТТЕРНЬЙ ПОВТОРИТЕЛЬ, содержапщй первый и второй транзисторы, имеющие разную структуру базы которых объединены и являются входом эмиттерного повторителя, эмиттер первого транзистора через источник тока соединен с первой шиной источника питания i экшттер второго транзистора соединен с выходом отражателя тока, вьгаоды питания которого подключены к второй шине источника питания , и является выходомэмиттерного повторителя, а коллектор соединен с первой шиной источника питанияj отличающийся тем, что, с целью повьш1ения быстродействия путем уменьшения времени установления. в него введены первый, второй и третий дополнительные транзисторы, дополнительньв источник тока., диодная цепь и резистор, включенный между эмиттерами второго и третьего дополнительных транзисторов., причем база второго дополнительного транзистора соединена с эмиттером первого тран-зистора , коллектор которого соединен с второй шиной источника питания, а коллектор - с входом отражателя тока, к вькоду которого подключена база первого дополнительного транзистора, коллектор которого соединен с второй шиной источника питания а эмиттер через диодную цепь - с вьтодом дополнительного источника тока, соеди (Л ненного другим выводом с первой шиной источника питания-, и с базой третьего дополнительного транзистора, включенного по схеме с общим коллектором ,, при этом структура первого и второго дополнительных транзисторов соответствует структуре первого транзистора , а структура третьего дополнительного транзистора -структуре ( второго транзистора. о 00 00 4

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (! 9) ((1) 4(51) Н 03 F 3/50

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ NOMPITET СССР

ll0 ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3650389/24-09 (22) 10.10.83 (46) 28.02.85. Бюп. У 8 (72) С.Г.Иванов и В.Ф.Федючок (53) 621.375.026(088.8) (56) 1. Авторское свидетельство СССР

Р 785952, кл. Н 03 F 3/5, 08.01.79.

2. Авторское свидетельство СССР

В 932593, кл. Н 03 F 3/50, 20. 12.77 (прототип). (54)(57) ЭМИТТЕРНЫЙ ПОВТОРИТЕЛЬ, содержащий первый и второй транзисторы, имеющие разную структуру, базы котовых объединены и являются входом эмиттерного повторителя, эмиттер первого транзистора через источник — тока соединен с первой шиной источника питания эмиттер второго транзистора соединен с выходом отражателя тока,- выводы питания которого под-. ключены к второй шине источника питания, и является выходом эмиттерного повторителя, а коллектор соединен с первой шиной источника питания; отличающийся тем, что, с целью повышения быстродействия путем уменьшения времени установления, в него введены первьп(, второй и третий дополнительные транзисторы, дополнительный источник тока., диодная цепь и резистор, включенный между эмиттерами второго и третьего допол1 нительных транзисторов., причем база второго дополнительного транзистора соединена с эмиттером первого транзистора, коллектор которого соединен с второй шиной источника питания,. а коллектор — с входом отражателя тока, к выходу которого подключена база первого дополнительного транзистора, коллектор которого соединен с второй шиной источника питания а эмиттер через диодную цепь — с выводом до- З полнительного источника тока, соединенного другим выводом с первой шиной источника питания., и с базой третьего дополнительного транзистора, Ф включенного по схеме с общим коллектором,. при этом структура первого и второго дополнительных транзисторов соответствует структуре первого транзистора, а структура третьего дополнительного транзистора - структуре второго транзистора.

884

1 1142

Изобретение относится к радиоэлектронике и может использоваться в операционном усилителе, работающем на емкостную нагрузку.

Известен повторитель, содержащий первый и второй входные транзисторы, имеюшие разную структуру, к эмиттеру каждого из которых через отражатель тока подключен непосредственно источник стабильного тока и через коллектор другого транзистора )1J .

Однако в известном устройстве необходимым условием для повышения быстродействия является наличие симметричного выхода, соединенного с ем- 5 костной нагрузкой. При несимметричном выходе выигрыша в быстродействии не будет.

Наиболее близким к предлагаемому по технической сущности является эмиттерный повторитель, содержащий первый и второй транзисторы, имеющие разную структуру, базы которых объединены и являются входом эмиттерного повторителя, эмиттер первого транзистора через источник тока соединен с первой шиной источника питания, эмиттер второго транзистора соединен с вь?кадом отражателя тока, выводы питания которого подключены к в-орой.30 шине источника питания, и является выхоцом эмиттерного повторителя, а коллектор соединен с первой шиной источника питания, а также коьденсатор, шунтирующий источник тока f2) .

Однако B HHo 3MHTTPp??OM IIOBTO рителе при рассогласовании нагрузочной емкости и емкости конденсатора эмиттерного повторителя увеличивается время установления и тем самым gp снижается быстродействие.

Цель изобретения — повышение быстродействия путем уменьшения времени установления.

Поставленная цель достигается тем,д5 что в эмиттерный повторитель, содержащий первый и второй транзисторы, имеющие разную структуру, базы которь?х объединены и являются входом эмиттерного повторителя, эмиттер пер-gp ваго транзистора через источник тока соединен с первой шиной источника питания, эмиттер второго транзистора соединен с выходом отражателя тока, выводы питания которого подключены у к второй шине источника питания, и является выходом эмиттерного повтори теля, а коллектор соединен с первой шиной источника питания, введены первый, второй и третий дополнительные транзисторы, дополнительный источник тока, диодная цепь и резистор, включенный между эми..терами второго и третьего дополнительных транзисторов, причем база второго дополнительного транзистора соединена с эмиттером.первого транзистора, коллектор которого соединен .с второй шиной источника питания, а коллектор — с входом отражателя тока, к выходу которого подключена база первого дополнительного транзистора, коллектор которого соединен с второй шиной источника питания, а эмиттер через диодную цепь — с вь?всдом дополнительного источника тока, соединенного другим выводом с первой шиной источс ника питания, и с базой третьего дополнительного транзистора,.включенного по схеме с общим коллектором, при этом структура первого и второго дополнительных транзисторов соответствует структуре первого транзистора, а структура третьего дополнительного транзистора — структуре второго транзистора.

На чертеже представлена электрическая принципиальная схема эмиттернаго повторителя.

Эмиттернь?й повторитель содержит первый и второй транзисторы 1 и 2, первый, второй и третий дополнительные транзисторы 3 — 5, источник 6 тока, дополнительный источник 7 тока, отражатель 8 тока, диодная цепь 9, резистор 10, первая и вторая шины 11 и 12 источника питания.

Эмиттерный повторитель работает следующим образом.

При появлении на входе эмиттерного повторителя крутого перепада напряжения определенной полярности (для схемы, изображенной на чертеже — отрицательного) из-за наличия емкости нагрузки происходит запаздывание напряжения на эмиттере второго транзистора 2 от напряжения на базе> что обеспечивает резкое увеличение эмиттерного тока данного транзистора и быструю перезарядку нагрузочной емкости. Скорость нарастания напряжения при передаче перепада этой полярности на эмиттерах первого и первого дополнительного транзисторов 1 и 3 зависит от величин токов, поступающих из источника 6 и дополнительного исОсс

ВНИИПИ

Тираж 872

Заказ 749/44 .

Подписное

3 1 точника 7 токов. При определенном соотношении этих токов (ток источника 6 тока превышает ток дополнительного источника 7 тока) изменение напряжения на эмиттере первого транзистора 1 будет происходить быстрее, чем на эмиттере первого дополнительного транзистора 3, в результате чего второй и третий дополнительные транзисторы 4 и 5 закрываются и выходной ток отражателя 8 тока уменьшается, что еще больше увеличивает скорость перезарядки емкости нагрузки.

При передаче крутого перепада противоположной полярности быстрее остальных изменяется напряжение на эмиттере первого транзистора 1. На

t эмиттере второго транзистора 2 вследствие небольших исходных значений режимных токов (порядка 1020 мкА) происходит затягивание фронта, которое без заметных изменений передается через первый дополнительный транзистор 3 и диодную цепочку 9 на базу третьего дополнительного

142884 4 транзистора 5. В результате изменения напряжение на базе второго дополнительного транзистора 4 опережает изменение напряжения на базе третье5 го дополнительного транзистора 5, коллекторный ток второго дополнительного транзистора 4 возрастает (на несколько порядков), что приводит к такому же увеличению выходного тока

10 и быстрой перезарядке емкости нагрузки. Величины токов, протекающих в схеме в отсутствие сигнала, влияния на скорость передачи фронтов практически не оказывают и могут

15 быть сведены к минимально допустимым токам для применяемого типа транзистора. Увеличение токов по сравнению с токами покоя прекращается в тот момент, когда амплитуда перепада

20 на выходе станет равной амплитуде перепада входного сигнала. Следовательно, время установления данной схемы ЗП при любой величине емкости нагрузки примерно на порядок меньше, 25 чем у прототипа, и составляет величину несколько десятков наносекунд.

"ОСс Филиал ППП "Патеит", г. Ужгоррд, ул. Проектная, 4

Эмиттерный повторитель Эмиттерный повторитель Эмиттерный повторитель 

 

Похожие патенты:

Изобретение относится к электротехнике и может использоваться в качестве буферного усилителя напряжения, а также элемента дифференциального каскада

Изобретение относится к радиотехнике и связи для использования в аналоговых микросхемах различного применения

Изобретение относится к электронике, а именно к повторителям напряжения для усиления тока и преобразования импеданса в цепях электронных устройств, выполненным по интегральной технологии

Изобретение относится к области радиотехники и связи и может быть использовано в качестве входных, выходных и промежуточных каскадов аналоговых микросхем различного функционального назначения (высокочастотных и сверхвысокочастотных усилителей, широкополосных операционных усилителей, быстродействующих непрерывных стабилизаторов напряжения, перемножителей сигналов и т.д.)

Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного устройства для усиления быстроизменяющихся аналоговых сигналов по мощности (буферного усилителя - БУ), в структуре входных каскадов аналоговых микросхем различного функционального назначения, например, операционных усилителях, драйверов линий связи

Изобретение относится к области радиотехники и связи и может быть использовано в качестве буферного усилителя аналоговых микросхем различного функционального назначения (например, повторителях сигналов с высоким кпд и повышенным петлевым усилением, драйверов линий связи и т.п.)

Изобретение относится к области радиотехники и связи и может быть использовано в качестве буферного усилителя аналоговых микросхем различного функционального назначения (например, прецизионных повторителях сигналов, драйверов линий связи и т.п.)

Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного устройства для усиления быстроизменяющихся аналоговых сигналов по мощности (буферного усилителя), в структуре входных каскадов аналоговых микросхем различного функционального назначения, например, операционных усилителях

Изобретение относится к области радиотехники и связи и может быть использовано в качестве выходного устройства для усиления быстроизменяющихся аналоговых сигналов по мощности, в структуре входных каскадов аналоговых микросхем различного функционального назначения

Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, широкополосных и избирательных усилителях ВЧ и СВЧ диапазонов)
Наверх