Динамический триггер

 

Класс 42гп, 14 с

Ме 129387 ссср

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Подписная группа )% 174

М. И. Петрухин и Д. П. Лосев

ДИНАМИЧЕСКИЙ ТРИГГЕР. 3)))и). и. jjj) аиреая I «58 г. !jj),, )О 59(ЗВ8)2r) н Ьо»)итет ))<) )j. )))»j jj ив)р) ) ) j! j) jj и открытий при Co»erj Министров СССР

))пуГ)е)иковано в,<Бюллетене ивооретени))» X 12 ва )960 г.

Известные динамические триггеры, выполненные на феррит-транзисторных элементах, не обеспечивают нужное управление входным статическим триггером и предотвращение паразитного выходного импульса независимо от времени подачи сигнала установки входного триггера в нулевое состояние.

Предлагаемое устройство не имеет этих недостатков и отличается от известных тем, что для предотвращения паразитного выходного импульса независимо от времени подачи сигнала установки входного триггера в нулевое состояние в нем применен дополнительный феррит-транзисторный элемент, управляемый входным триггером, имеющим общую обмотку с сердечником самовозбуждающейся ячейки.

Принципиальная схема предлагаемого устройства показана иа чертеже.

Устройство выполнено на четырех феррит-транзисторных ячейках, одна из которых (ячейка запрета) обеспечивает предотвращение паразитного выходного импульса в момент подачи или после подачи импульса установки нуля. В устройстве статический триггер служит входным каскадом для тактовых импульсов и используется для установки динамического триггера в заданное состояние. Входной каскад устройства одновременно выполняет логическую роль клапана, генератора и формирователя. Взаимодействие элементов устройства обеспечивает получение схемы динамического триггера без линий задержек. Для обеспечения предотвращения паразитного выходного импульса независимо or времени подачи импульса установки устройства на нуль, в нем примекена дополнительная феррит-транзисторная ячейка с обратной связью, обеспечивающая срыв генерации выходного каскада в момент переключения входного статического триггера. № 129387

Предмет изобретения

Динамический триггер на феррит-транзисторных элементах, содержащий статический триггер на входе и самовозбуждающуюся ячейк, на выходе, от,.1,и ч,а ю шийся тем, что, с целью предотвращения паразитного выходного импульса независимо от времени подачи сигнала у.— тановки входнс Ф триггера в нулевое состояние, в нем применен дополнительный феррит-транзисторный элемент, управляемый входным триггером, име1ощим общую обмотку с сердечником самовозбуждающейс! ячейки, Редактор H. С. Кутафина Техред А. A. Камышникова Корректор Л. Чекунова

Обт:ем 0,17 и...

l 1 !la > к

Формат о1 м. 70 .. 108 /ы

Тиран 750

Ц!з 1! при Комитете по делам изобретений и озкрытий при Совете Министров СССР

Москва, Центр, М. Черкасский пер., д. 2/б

Поди. к пеи. 4.1-61

:lani. 11253

Типография ЦБТИ Комитеза по делам изобретений и открытий при Совете Минис-ро. СССР, Москва, Петровка, 14.

Динамический триггер Динамический триггер 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к технике стирания записи с магнитных носителей, таких, как жесткие и гибкие диски, магнитооптические диски, магнитные ленты и др

Изобретение относится к устройствам энергонезависимой электрически перепрограммируемой памяти, реализуемым с помощью методов микро- и нанотехнологии

Изобретение относится к проектированию ячеек энергозависимой магнитной памяти

 // 157154

 // 157157

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру
Наверх