Многоканальное устройство приоритета

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

„„SU„„1203528

А дц g Ф"ОЙ-- 6

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTQPCH0MV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTN4 (21) 3771402/24"24

:(22) 09.07.84 (46) 07.01.86, Бюл. Р 1 (72) И.В.:Волчков, А.Н. Гуназа, Н.Ф. Кузнецов, С.И. Поляков и М.И. Цветков (53) 681.325(088.8) (56) Авторское свидетельство СССР

1005056, кл. G 06 Р 9/46, 1981.

Авторское свидетельство СССР

М 1010625, кл. G 06 F 9/46, 1981. (54) (57) МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ПРИОРИТЕТА, содержащее генератор тактовых импульсов, счетчик адреса, два элемента И, элемент ИЛИ, триггер и элемент НЕ, выход которого соединен с первым входом первого элемента И, второй вход которого соединен с выходом генератора тактовых импульсов и первым входом второго элемента И, о т л и ч а ю щ е е с я тем, что, с целью сокращения объема оборудова-" ния„ оно содержит коммутатор частоты считывания, коммутатор информации, коммутатор сигнала синхронизации, коммутатор адреса, блок памяти приоритета и формирователь сигнала сброса, причем выход формирователя сигнала сброса соединен с входом сброса счетчика адреса, счетный вход которого соединен с выходом первого элемента И, третий. вход которого соединен с выходом элемента ИЛИ, группа входов которого соединена с группой синхровходов устройства и группой информационных входов коммутатора сигнала синхронизации, управляющий вход которого соединен с выходом коммутатора адреса и управляющими входами коммутатора информации и коммутатора частоты считывания, информационный вход которого Соединен с выходом второго элемента И, второй вход которого соединен с выходом коммутатора сигнала синхронизации и входом элемента НЕ и является выходом синхронизации устройства, выход элемента НЕ соединен с входом форми" рователя сигнала сброса, входы уста- И ковки приоритета и сброса устройства соединены соответственно с единичным и нулевым входами триггера, выход С„ которого соединен с управляющим входом коммутатора адреса, первый и вто- Я рой информационные входы которого соединены соответственно с выходами фф блока памяти приоритета и счетчика адреса, вход информации приоритета » р устройства соединен с входом блока памяти приоритета, группа кодовых входов устройства соединена с группой информационных входов коммутато- ©©

1ра информации, выход которого является кодовым выходом устройства, груп- . па выходов коммутатора частоты считывания является группой выходов считывания информации устройства.

ТВТа.

i»i

Изобретение относится к дискретной автоматике и вычислитечьной тех-. нике и может быть использовано в сис-. темах обработки да«ных при построении узлов пpllopHTBTHÎi обслужива«115? запросов.

Цепь изобретения — сокращение объема оборудования.

На чертеже представлена блок-cxe.:MH0r oKaHa 1««01 ? тРОЙства пРкoDH." с 1 Оойс-? ВО со е ржи } ВХОД 1 инфорl-. я? р1 к л р и 0 р к т - т а „В х О д ы .у с т я «с В к к приоритета 2 и сброса 3, блок Й памяти приоритета, триггер 5, генера6 тактовых IIMF? Js;COB „, r }VIIII J

ВЫХОДОВ / СЧКТЬ?ВВ? 1?Я КНБОРМЯЦКК>

Гр "Гlпу кодoabIx ВхОдов 8, г1}уплу скн

; ро?;ходов,. KO? ib y ra TGp 1 О HGOTOTbl с -п.?тыванкя, коммутатор 11 инфор?.1Я"цкк, KQMMvTaтор 12 сигала скнхронкзййккр элемент Ъ?и . :у первык эле

MBHT И 14}} коммутатор 15 ЯДресЯ счетчик 16 ацреса, Второй элемент

И 17, элемент НЕ 18„ формирователь

19 сигнaJ-;а сброса, кодовый выход

20 к выход 21 синхронизации.

Устройствî работает слецующим

C OÐ;1=. ОМ.

Б завис?мости от наличия c:Hã«aria на }»ходах 2 и 3 предусмотре 0 раа

РЕж?ИМВ PaOOTbl 1}Еж лв DOC ;тЕДОВЯТЕ??Ь ного опроса — сигнал ня Вход5е 2 приори-тета отсутствует„ каналы сбслужкьa-. ются В порядке Возрастания номерОВ

К РЕжКМ ПРИ«т?Д?;;ТЕЛЬ?--ОГ.- O--,DOCH

Входе 2 приоритета имеется сигнал,, каналы обслуживаются В последо5?ат - льно(тк5 зяписяннОИ В Опок 4 пя взяти

?iPIIOPVTBTЯ

Б режиме последовательного опроса генератор 6 вырабатывает непрерывную последовательность тактовых импульсов,. Koторая поступает на один кз Вхоцов элемента И 14, Про-. хождение тактовых импульсов на. Вхоц счетчика 16 ядреса зависит OT состоя ния остальных Входов элемента И .4:

При отсутствии в кс-.o÷íèêaõ информации для передачи в канал íà всех входах 9 сигналов синхронкзации— логический "О", на Выходе элемен:..51

И}ЛИ 139 а знач1?ту «Я Втором входе элемента И 14 — также логический "О" которыи запрещает прохожценке тяк" товых ?п?пульсов на Вход счетчика 16 адреса, ?чет}.1кк, 1 о на ои11., ся на и",;1 =: вом адресе, Прк наличии по крайней мере в одном кз источников информации для передачи В канал на соответствующем

Входе 9 сигналов синхронизации появ}:HBT05 логическая "1", которая череа элемент ИЛИ 13 поступает на элема«т И ik разрешая прохождение тактовых импульсов на вход счетчика 16 адреса. Выход счетчика 16 через коммутатор 15 управляемый логическим

"О?" от триггера 5, подключается на ацресные входы коммутаторов 10-12 при этом последовательно в порядке

Возрастания номеров опрашиваются входы 8 к 9 коммутаторов 11 и 12.

Прк совпадении адреса счетчика

}6 < ВхОдОм 9, на котОрык поступил сигнал синхронизации, на Выходе комику?атора 12 появляется логическая

??:, }}

1, прк этом с выхода элемента И 17

«а коммутатор 10 также поступает ло†.-..че кая "1", в результате тактоВые импульсы, поступающие на адрес«ый Вход коммутатора 10, проходят на ;..-..: оответствующий выход 7, обес:.ечквая считывание информации источ= ника, от которого поступил сигнал синхронизации ня один из входов 9 коммутатора 12.

Одновременно логическая 1" с выходя коммутатора 12 поступает на

Вхад элемента HE 18, логический "0"

Выхода элемента НЕ 18 поступает

Я вицин кз Входов элемента H 14, зап

pBU?aH прохождение тактовых импульсов

-:знератора 6 на счетчик 16 адреса. ."..--:етчик 16 останавливается на адресе

;-;-.T0чнкка, от которого поступил сигHa:«-. синхронизации.

«tF1?isopMaöHoHHàÿ кодограмма поступает оТ источника на соответствующий

=:-ход 8 коммутатора 11, а с его выходя — на выход 20, После выдачи кодограммы на выходе коммутатора 12 появляется логический 0", который поступает на элемент

НЕ 18, логическая "1" с выхода элемента HE 18 поступает на, вход формирователя ?9. С выхода формирователя

)9 ня счетчик 16 адреса поступает кмпуль". сброса, счетчик 16 переходит на нулевой адрес и ждет появления очередного сигналя от исто-ника информации ня каком-либо из входов 9 коммутатора 12, При одновременном гоступлении информации от нескольких источников первой будет считана ин/исторг

Ни ц пр

npv op люппа дрввР г л

12 формация от источника с меньшим порядковым номером.

В режиме принудительного опроса последовательность опроса источников информации по входам 8 и 9 коммутаторов 11 и 12 записывается в блок 4 памяти приоритета, состоящий из регистров по числу источников информации. С выхода блока памяти коды onроса источников поступают на вход коммутатора 15. На второй вход коммутатора 15 поступают импульсы со счетчика 16 адреса.

При наличии сигнала на входе 2 приоритета на выходе триггера 5 присутствует логическая " 1", которая поступает на управляющий вход коммутатора 15.

При поступлении информации на один из входов 9 начинает работать счетчик 16 адреса, коммутатор 15 последовательно подключает к адресным входам коммутаторов 10-12 выходы блока 4 памяти, в которых записаны адреса источников в соответствии с установленным приоритетом.

По первому адресу счетчика 16 коммутатор 15 коммутирует адрес ис03528

4 точника, записанный на первом выходе блока 4 памяти и т.д. При совпадении адреса источника с номером источника на входе 9, по которому поступил сигнал синхронизации, устройство работает аналогично режиму последовательного опроса.

После выдачи информации в канал счетчик 16 переходит на нулевой ад10 рес и ждет появления очередного сигнала на каком-либо иэ синхровходов 9.

При одновременном поступлении ин15 формации на синхровходы 9 от нескольких источников опрос источников и считывание информации производится в соответствии с порядком, записанным в блоке 4 памяти.

20 Порядок опроса может быть изменен путем записи в блок 4 памяти новых кодов.

При необходимости принудительный приоритет можно сбросить по входу 3 триггера 5. При этом устройство переводится на последовательный опрос источников.

ВНИИПИ Заказ 8418/52

Тираж 709 Подписное

Филиал ППП Патент", г. Ужгород, ул. Проектная, 4

Многоканальное устройство приоритета Многоканальное устройство приоритета Многоканальное устройство приоритета 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих и вычислительных систем высокой производительности

Изобретение относится к области параллельной обработки информации при обращении вычислительных устройств к общим ресурсам и может быть использовано при обработки информации в радиотехнических системах

Изобретение относится к техническим средствам информатики и вычислительной технике и может быть использовано для решения задач по распределению ресурсов и параметров в экономике, распределения памяти в ЭВМ, вычислительных системах и комплексах, в сетях ЭВМ

Изобретение относится к области вычислительной техники и может найти применение в конвейерных потоковых машинах и многопроцессорных вычислительных системах

Изобретение относится к вычислительной технике, в частности к устройствам приоритета, и может быть использовано для управления доступом нескольких абонентов к коллективно используемому ресурсу

Изобретение относится к вычислительной технике и используется в автоматических системах управления технологическими процессами

Изобретение относится к распределению ограниченного ресурса между многочисленными пользователями
Наверх