Датчик телеграфного кода

 

Изобретение относится к технике связи. Цель изобретения - повышение точности формирования Телеграфного кода. Датчик телеграфного кода содержит блок 1 ввода сигналов, входной регистр 2, блок 3 буферной памяти , регистр 4 сдвига, формирователь 5 кода, блок 6 синхронизации, первый триггер (т) 7, первый блок совпадения (ВО) 8, второй Т 9, второй БС 10, собирательный блок (СБ) 11, элемент 12 задержки, третий Т 13, третий БС 14, четвертый Т 15. Цель достигается введением входного регистра 2, БС 10 и последовательно соединенных СБ 11, элемента 12 задержки, Т 13, к которому подключен выход блoka 3 буферной памяти, БС 14, к которому подключен нулевой выход Т 7, и Т 15. СБ 11 необходим для того, чтобы независимо от разрядности набранного кода знака был произведен пуск датчика на процесс записи. Элемент 12 задержки необходим для того, чтобы исключить влияние на запись переходных процессов блока 1. БС 10 срабатывает при наличии на его входах нулевых сигналов, на его выходе появляется сигнал установки записи. § (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСН ИХ

РЕСПУБЛИН

„„SU, l21 2 g) 4 Н 04 1, 3/04

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЬП ИЙ (21) 3778874/24-09 (22) 09.08.84 (46) 07.02.86. Бюл. У 5 (72) А.А. Семенов и И.И. Катин (53) 621.394.61(088.8) (56) Авторское свидетельство СССР ,9 1001496, кл. H 04 L 3/04, 1981. (54) ДАТЧИК ТЕЛЕГРАФНОГО КОДА (57) Изобретение относится к технике связи. Цель изобретения — повышение точности формирования телеграфного кода. Датчик телеграфного кода содержит блок 1 ввода сигналов, входной регистр 2, блок 3 буферной памяти, регистр 4 сдвига, формирователь

5 кода, блок 6 синхронизации, первый триггер (Т) 7, первый блок совпадения {БС) 8, второй Т 9, второй БС 10, собирательный блок (СБ) 11, элемент

12 задержки, третий Т 13, третий

БС .14, четвертый Т 15. Цель достигается введением входного регистра 2, БС 10 и последовательно соединенных

СБ 1i элемента 12 задержки, Т 13, к которому подключен выход блошка 3 буферной памяти, БС 14, к которому подключен нулевой выход Т 7, и Т 15.

СБ 11 необходим для того, чтобы независимо от разрядности набранного кода знака был произведен пуск датчика ка процесс записи. Злемент 12 sa- держки необходим для того, чтобы исключить влияние на запись переходных процессов блока 1. БС 10 срабатыва- Е ет при наличии на его входах нулевых сигналов„ на его выходе появляется сигнал установки записи.

Этот сигнал поступает на адресный вход блока 3 и обеспечивает запись кода, который установлен во вхоцном регистре 2.Пропадание информации на запись исключается вследствие того, что она временно хранится во входном

12102 30 регистре 2 до момента окончания записи. Если одновременно поступают сигналы на. запись и считьвание, то процесс записи будет вторым по сравнению с процессом считывания

1 ил.

1

Изобретение относится к технике связи и может использоваться для построения датчиков телеграфных кодов, в частности датчиков кода Морзе.

Цель изобретения — повышение 5 точности формирования телеграфноro кода.

На чертеже представлена структурная электрическая схема предложенного датчика. 10

Датчик телеграфного кода со,цер жит блок 1 ввода сигналов, входной регистр 2, блок 3 буферной памяти, регистр 4 сдвига, формирователь 5 кода, блок 6 синхронизации, первый триггер 7, первый блок 8 совпаде*ния, второй триггер 9, второй блок

10 совпадения, собирательныи блок 11, элемент 12 задержки, третий триггер 13, третий блок 14 совпадения и четвертый триггер 15.

Датчик работает следующим o6pa" зом.

При записи оператор с помощью блока 1 вводит необходимый знак. С вы2S хода блока 1 ввода сигналов код выбранного знака поступает на входной регистр 2. Последний может быть выполнен в виде статических триггеров, количество которых соответствует разрядности кода на выходе блока 1.

Сигналы набранного кода параллельно поступают на информационный вход блока 3 буферной памяти и на собирательный блок I 1, который необходим 35 для того, чтобы независимо от разрядности набранного кода знака, был произведен пуск датчика на процесс записи. Сигнал с выхода собирательного блока 11 поступает на вход эле- 40 мента 12 задержки. Элемент 12 задержки может быть выполнен в виде ждущего мультивибратора (формирователя одиночного импульса) и необходим для

2 того, чтобы исключить влияние на запись переходных процессов блока ввода сигналов. Переходные процессы в блоке 1 ввода сигналов проявляются в ниде дребезга контактов клавиатуры, которая является обычной составной частью блоков ввода сигналов.

После завершения переходных процессов в блоке I ввоца сигналов задним фронтом импульса элемента 12 задержки переключается в единичное состояние третий триггер 13. Сигнал единицы с выхода третьего триггера 13 поступает на первый вход третьего блока 14 совпадения. Если в этот момент нет процесса считывания, то с первого триггера 7 на втором входе третьего блока 14 совпадения также имеется единичный сигнал. В этом случае третий блок 14 совпадения срабатывает, и его выходной сигнал поступает на тактовый вход четвертого триггера 15.

Последний переключается, и на его втором выходе появляется нулевой сигнал. Этот сигнал поступает на первый вход первого блока 8 совпадения, блокируя его работу„ и на первый вход второго блока }О совпадения.

Если в этот момент нет процесса считьгзания, то с первого выхода первого триггера 7 поступает нулевой сигнал

l на первый вход второго блока 10 совпадения. Второй блок IO совпадения срабатыва т при наличии на его входах нулевых си.-налов. На выходе второго блока 10 совпадения при этом появляется сигнал установки записи.

Этот сигнал поступает на адресный вход блока 3 буферной памяти и обеспечивает запись кода, который установлен во входном регистре 2. После того,как прием кода знака заканчивается, на выходе окончания записи блока 3 буферной памяти появляется сигнал

1210230 сброса, которым приводятся в исходное состояние входной регистр 2, третий

13 и четвертый 15 триггеры. Одновременно с приведением в исходное состояние четвертого триггера 15 деблокируется первый блок 8 совпадения и блокируется второй блок 10 совпадения.

В результате схема готова к процессу считывания °

Процесс считывания происходит в 10 следующем порядке.

Если регистр 4 сдвига оказывается свободен, и формирователь 5 кода заканчивают формирование ранее введенного знака, то на выходе блока 6 t5 синхронизации появляется сигнал пуска считывания. Этот сигнал поступает на тактовый вход второго триггера 9, который переключается в единичное состояние. Сигнал единицы с выхода второго триггера 9 поступает на второй вход первого блока 8 совпадения. Если в этот момент нет процес— са записи, то с четвертого триггера

15 на первом входе первого блока 8 совпадения также имеется единичный сигнал. В этом случае первый блок 8 совпадения срабатывает, и его выходной сигнал поступает на тактовый вход первого триггера 7. Первый триггер 7 переключается, и на его втором выходе появляется состояние нулевого сигнала. Этот сигнал поступает на второй вход третьего блока 14 совпадения, блокируя его работу, На первом

35 выходе первого триггера 7 появляется состояние единичного сигнала, который блокирует работу второго блока 10 совпадения, приводит в действие адресный вход блока 3 буферной памяти и обеспечивает считывание кода знака, который ранее был в нем записан.

После того, как считываемый код знака принимается регистром 4 сдвига, на выходе окончания .считывания бло45 ка 3 появляется сигнал сброса, которым приводятся в исходное состояние первый 7 и второй 9 триггеры.

Приведением в исходное состояние первого триггера 7 деблокируются од новременно второй 10 и третий 14 блоки совпадения. Б результате схема вновь готова к процессу записи.

В случае, если создаются условия для одновременного срабатывания первого

7 и четвертого 15 триггеров, и они срабатывают одновременно, то вследствие того, что второй блок 10 подключен к противофазным выходам первого

7 и четвертого 15 триггеров, на выходе второго блока 10 имеется нулевой сигнал. Таким образом, процесс установки записи откладывают до окончания момента считывания. Пропадание информации на запись исключается вследствие того, что она временно хранится во входном регистре 2 до момента окончания записи, т.е. процесс записи в случае одновременного поступления сигналов на запись и считывание ставят вторым в очередь, по сравнению с процессом считывания.

Фо р мул а из о бр е т е н и я

Датчик телеграфного кода, содержащий блок ввода сигналов, первый блок совпадения, два триггера и блок буферной памяти, выходы которого через регистр сдвига подключены к входам формирователя кода, вь|ходы которого соединены с входами блока синхронизации, при этом единичный выход первого триггера подключен к адресному входу блока буферной памяти, первый сигнальный выход которого соединен с установочным входом первого триггера, о т л и ч а ю— шийся тем, что, с целью повьппения точности формирования телеграфього кода, в него введены входной регистр, второй блок совпадения и последовательно соединенные собирательный блок, элемент задержки, третий триггер, к установочному входу которого подключен второй сигнальный выход блока буферной памяти, третий блок совпадения, к второму входу которого подключен нулевой выход первого триггера, и четвертый триггер, выход которого подключен к первому входу первого блока совпадения, выход которого соединен с тактовым входом первого триггера, и к первому входу второго блока совпадения, второй вход и выход которого соединены соответственно с единичным выходом первого триггера и с сигнальным входом блока буферной памяти, первый сигнальный выход которого подключен к установочному входу второго триггера, тактовый вход и единичный выход которого соединены соответственно с выходом блока синхронизации и с вторым входом первого блока совпадения, причем выходы блока ввода сигналов подключены к информацион5 I 210230 Ь ным входа входного регистра, выходы установочным входом входного регистра9 которого подключены к информационным выходы которого подключены к входам входам блока буферной памяти, второй собирательного блока, и с установочсигнальный выход которого соединен с ным входом четвертого триггера.

Составитель A. Москевич

Редактор О. Головач Техред И.Лсталош Корректор Л, Патай

Заказ 533/60 Тираж 624 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, )К-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Датчик телеграфного кода Датчик телеграфного кода Датчик телеграфного кода Датчик телеграфного кода 

 

Похожие патенты:

Изобретение относится к автоматике и может быть использовано в приемных устройствах дискретных систем связи

Изобретение относится к автоматике и вычислительной технике и может быть использовано в измерительных и управляющих системах

Изобретение относится к автоматике и вычислительной технике и может использоваться в аппаратуре передачи данных, функционирующей с кодами системы остаточных классов

Изобретение относится к автоматике и вычислительной технике и может быть использовано для преобразования кодов чисел из позиционной двоичной сиетек счисления в двоично-десятичную

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к системам уплотнения и разуплотнения данных, в частности к способу и устройству параллельного кодирования и декодирования данных в системах уплотнения-разуплотнения

Изобретение относится к области сжатия изображения, в частности к сжатию палитризованных изображений с использованием статистического кодера, а также с использованием параллельного статистического кодера

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики
Наверх