Преобразователь код-задержка пачки импульсных сигналов

 

Изобретение относится к автоматике и вычислительной технике и является усойершенствованием известного преобразователя код - задержка пачки импульсных сигналов по авт.св. № 1062624. Повышение надежности работы преобразователя обеспечивается введением элемента задержки и третьего элемента НЕ, 2 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (51) 4

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

/ r

/g:, ОПИСАНИЕ ИЗОБРЕТЕНИЯ м,,„,„,.;

К ABTOPCHOIVIY СВИДЕТЕЛЬСТВУ (61) 1062624 (21) 3778764/24-24 (22) 05.08.84 (46) 30.03.86. Бюл. № 12 (72) В.Ю. Щербаков (53) 621.396.96(088.8) (56) Авторское свидетельство СССР

¹ 1062624, кл. Н 03 К 13/02, 01. 10. 82. (54) ПРЕОБРАЗОВАТЕЛЬ КОД-ЗАДЕРЖКА

ПАЧКИ ИМПУЛЬСНЫХ СИГНАЛОВ (57) Изобретение относится к автоматике и вычислительной технике и является усовершенствованием известного преобразователя код — задержка пачки импульсных сигналов по авт.св. № 1062624. Повышение надежности работы преобразователя обеспечивается введением элемента задержки и третьего элемента НЕ, 2 ил.

1 12

Изобретение относится к автоматике и вычислительной технике.

Цель изобретения — повышение надежности работы преобразователя за счет повышения стабильности временных параметров формируемой пачки импульсных сигналов.

На фиг. 1 приведена структурная электрическая схема преобразователя; на фиг. 2 — эпюры, поясняющие его работу.

Преобразователь код-задержка пачки импульсных сигналов содержит первый, второй, третий, четвертый и пятый счетчики 1-5, первый, второй и третий блоки 6 — 8 памяти, первый, второй, третий и четвертый элементы

9-12 И, первый, второй и третий элементы 13 — 15 ИЛИ, элемент 16 ИЛИ-НЕ, первый и второй инверторы 17 и 18, генератор 19 импульсов, триггер 20, сумматор 21, элемент 22 задержкии третий инвертор 23.

Преобразователь работает следующим образом.

Импульсы с выхода генератора 19 с опорной частотой 1 „ поступают на второй вход элемента 10 И, а импульс начала отсчета непосредственно на первые входы синхронизации счетчиков

1 и 3 и через элемент 14 ИЛИ вЂ” на третий вход синхронизации счетчика 4.

При его поступлении числа находящиеся в блоках 6 и 7 памяти и сумматоре 21, переписываются соответственно в счетчики 3,1 и 4. На выходе элемента

15 ИЛИ устанавливается уровень логи— ческой "1", разрешающий поступление импульсов опорной частоты 1,„ через элемент 10 И на второй счетный вход счетчика 3 и запрещающий через инвертор 18 поступление импульсов 1 „ через элемент 12 И на первый счетный вход счетчика 4.

После того, как в момент С, (фиг.

2а) число в счетчике 3, работающем на вычитание, становится. равным нулю, уровень логического "0" с выхода элемента 15 ИЛИ запрещает поступление импульсов 1д„ (фиг. 2б) через второй элемент 10 И на второй счетный вход счетчика 3, а через инвертор 18 разрешает поступление этих импульсов через элемент 12 И на первый счетный вход счетчика 4, работающего на вычитание.

После того, как в момент (фиг. 2а) число в счетчике 4 стано-.

21760

tS

55 вится равным нулю, на выходе элемента 16 ИЛИ вЂ  появляется уровень логической "1", перебрасывающий триггер 20. При этом формируется передний фронт импульса пачки.

Логический "0" со второго инверсного выхода триггера 20 запрещает прохождение импульсов,„ через элемент

12 И, а логическая "1" с первого прямого выхода триггера 20 разрешает прохождение импульсов f „ на первый счетный вход счетчика 2 через элемент

11 И. Импульс переполнения второго счетчика 2, являющийся импульсом устанавливает триггер 20 в исходное состояние, при этом фор— мируется задний фронт импульса длительностью „ пачки. Уровень логической "1" со второго инверсного выхода триггера 20 разрешает прохождение импульсов 1 „ через элемент

12 И на первый счетный вход счетчика

4, работающего на вычитание, формируя интервал Т между импульсами пачки (фиг. 2в). В моменты „, tn о (фиг. 2 а, г) уровень логической

"1" с первого прямого выхода триггера 20 через элемент 14 ИЛИ поступает на третий вход синхронизации счетчика 4, записывая в него число с выхода сумматора 2 1, которое соответствует значению Т (фиг. 2 в, r).

Это число формируется следующим образом. В момент начала отсчета о (фиг. 2а) импульс начала отсчета поступает на первый вход синхронизации .счетчика 1, в который записывается число (И- п -1), где и /М соответствует дробной части временного положения центра тяжести пачки (это число хранится в блоке 7 памяти. На выходе элемента 13 ИЛИ устанавливается уровень логической "1". Через врея 8з задержки в элементе 22 заержки, на его выходе устанавливает ся уровень логической "1", разрешающий прохождение импульсов пачки с первого прямого выхода триггера 20 через элемент 9 И на второй счетный вход счетчика 1, который работает на вычитание. Сохранение в течение времени от момента после записи значения То в счетчик 4 при поступлении (N — n — 1)-ro импульса пачки до момента после записи значения (Т +1) в счетчик 4 при формировании И -го импульса пачки уровня логической

1221760

15

20 на выходе инвертора 23, поступающего на первый вход сумматора 21, обеспечивает добавление "1" к значению Т поступающему на второй вход сумматора 21 с выхода блока 8 памяти и определяет смещение и импульсов с (й- n + 1)-го до (N-20)-ro на дискрет частоты 1 „ . Добавление начинается после поступления (И вЂ” n — 1) — го импульса с первого выхода триггера 20. На выходе счетчика 1 устанавливается уровень логического "0 . С выхода первого элемента 13 ИЛИ логический

"0" поступает после задержки на время с в элементе 22 задержки на второй вход элемента 9 И, запрещая прохождение последующихимпульсов на второй счетный вход счетчика 1, а ло. гической "1" — с выхода инвертора 23 на вход сумматора 21.

Значение задержки сигнала в элементе 22 задержки устанавливается так чтобы суммарная задержка са (фиг. 2д) в счетчике 1 элементе

13 ИЛИ и элементе 22 задержки всегда превышала задержку в элементе 14 ИЛИ, но была меньше значения Т

Формирование новой пачки начинается после восстановления исходного состояния всех счетчиков и прихода импульса начала отсчета

Формула изобретения

Преобразователь код-задержка пачки импульсных сигналов по авт.св.

Р 1062624, отличающийся тем, что, с целью повышения надежности работы, в него введены элемент задержки и третий инвертор, выход первого элемента ИЛИ через элемент задержки соединен с вторым входом первого элемента И и через третий инвертор — с первым входом сумматора.

1221760

11 н с

СЪ с

Ф

Ъ

Оъ

Ю ч

Редактор И. Касарда.

Заказ 1621/60

Тираж 816 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент", r. Ужгород, ул. Проектная, 4

М)

Э

Ьъ

Щ

Ю

Ф, Я к

Ь

Мр

Ъ

4 >

Составитель О; Тюрина

Техред Л.Олейник Корректор А.Ференц

Преобразователь код-задержка пачки импульсных сигналов Преобразователь код-задержка пачки импульсных сигналов Преобразователь код-задержка пачки импульсных сигналов Преобразователь код-задержка пачки импульсных сигналов 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к выполнению операций в полях Галуа, например, в устройствах декодирования кодов Рида-Соломона

Изобретение относится к технике связи и может быть использовано в системах передачи информации для повышения достоверности порогового декодирования принимаемых из канала с замираниями кодированных сверточным кодом данных

Изобретение относится к многозначному помехоустойчивому кодированию для защиты передаваемой по каналу информации от сбоев, вызванных помехами

Изобретение относится к технике связи, а именно к устройствам декодирования информации, закодированной блоковым корректирующим кодом, и может быть использовано в системах передачи информации с повтором кодовых слов

Изобретение относится к телемеханике и импульсной технике и может быть использовано в системах передач и обработки дискретной информации для коррекции ошибок в каналах связи

Изобретение относится к устройствам кодирования дискретных сообщений и может быть использовано в помехозащищенных системах связи

Изобретение относится к вычислительной технике и связи

Изобретение относится к вычислительной технике и может быть использовано в системах помехозащищенного кодирования и декодирования, в частности в оптических дисковых запоминающих устройствах

Изобретение относится к цифровой вычислительной технике и может быть использовано для отработки и определения эффективности программноаппаратных средств контроля и обеспечения надежности работы ЭВМ
Наверх