Устройство для интегрирования функций

 

Изобретение относится к автоматике и вычислительной технике. Принцип действия устройства основан на преобразовании входного аналогового сигнала в частоту следования импульсов с иснользованием промежуточного нреобразования в цифровой код, накоплении числа импульсов на интервале интегрирования и cy шpoвaнии иолученного числа с кодом начального условия интегрирования. Б нроцессе работы аналого-цифровой преобразователь осуществляет ступенчатую аппроксимацшо аналогового сигнала с постоянным шагом квантования по уровню. На каждом участке аппроксимации значение цифрового кода, поступающего на вход преобразователя код-частота, пропорционально амплитуде входного сигнала на границе участка. Импульсы с. выхода преобразователя код-частота накапливаются в реверсивным счетчике. Для т шньшения ошибки, обусловленной кусочно-ступенчатой аппроксимацией интегральной суммы, и повышения точности интегрирования, в устройство введены второй реверсивньй счетчик, блок формирования зкана коррекции, два триггера, дешифраторы и логические элементы, что позволяет осуществить кусочнолрп1ейну1о коррекцию результата интег.- рирования, зависящую как от полярности входного сигнала, так и от знака его изменения на участках аппроксимации. 1 з.п. ф-лы, 2 ил. I сл с N9 i4 Ю ;о 00

СОЮЗ СО8ЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

А1 (51)4 G 06 G 7/)8

ГОСУДАРСТВЕ1+1ЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3786205/24-24 (22) 3!.08.84 (46) 07.07.86. Бюл. Ф 25 (71) Кишиневский ордена "Знак Почета" завод счетных машин им. 50-летия

СССР (72) H.И. Серебриер (53) 681.335 (088.8) (56) Авторское свидетельство СССР

N 822205, кл; G 06 0 7/18, 1978.

Авторское свидетельство СССР

И 1070570, кл. G 06 G 7/18, 1982. (54) УСТРОЙСТВО ДЗИ ИНТЕГРИРОВАНИЯ

ФУНКЦИ11 (57) 11зобретение относится к автоматике и вычислительной технике. Принцип действия устройства основал на преобразовании входного аналогового сигнала в частоту следования импульсов с использованием промежуточного преобразования в цифровой код, накоплении числа импульсов на интервале интегрирования и суммировании полученного числа с кодом начального условия интегрирования. В процессе

„;SU„, 1242993 работы аналого-цифровой преобразователь осуществляет ступенчатую аппро- ! ксимацию аналогового сигнала с постоянным шагом квантования по уровню.

На каждом уч..стке аппроксимации значение цифрового кода, поступающего на вход преобразователя код-частота, пропорционально амплитуде входного сигнала на границе участка. Импульсы с. выхода преобразователя код-частота накапливаются в реверсивным счетчике. Для уменьшения ошибки, обусловленной кусочно-ступенчатой аппроксимацией интегральной суммы, и повышения точности интегрирования, в устройство введены второй реверсивньпr счетчик, блок формирования зкана коррекции, два триггера, дешифраторы и логические элементы, что позволяет осуществить кусочно.— линейную коррекцию результата интег.рирования, зависящую как от полярности входного сигнала, так и от знака его изменения на участках аппроксимации. 1 з.п. ф-лы, 2 ил.

1242993

Изобретение относится к автоматике и вычислительной технике и предн Q 3 «< а"-«ено для о рми рова««««я цифр оззых г« аналоговых сигналов, пропорциональных ««птеграззу от входного а««алогово 5 го воздействия. Устройство может на."<ти применение «з аналоговых и гибридных «зычислнтельных системах, а также в специализированных устрой— ствах обработки информации. 1<>

Целью изобретения является повыщение точности

Иа фиг. 1 и 2 изображена блок-схема устройства для интегрирования функ

1> ц«<й .

Устройство содержит блок 1 выделеп««я модуля, информационный вход 2, знаковый дискриминатор 3, аналогоц«<.,ровой преобразователь 4 следящего типа, преобразователь 5 код-частота, первый реверснвный счетчик 6, вход

7 начальной установки устройства, сумматор 8, первый дешифратор 9 нуля, псрвь:й элемент И31И О, первый тр««ггер 11, блок 12 задашп«начальных з««а «е«««««1, вход 13 запуска устройства, элемснт 14 задеp;«;K«I первый элемент

11 15, шину 16 ввода кода ««ачаз«ь««ого он<« <å««««>«, цифро«зой «зь<ход 17 устрой3<> ства, «<<«фроа««аз«ого«зь«й преобразоватезть

18, знаковый разряд 19 цифрового выхода устройства, аналоговый выход 20 устройства, блок 21 определения знака « оррекц«<«з, второй элемент И 22, второй элемент ИЛИ 23, второй 24 и третий 25 дешнфраторы нуля., второй реверс«пзный счетчик 26, генератор 27 опорной частоты, второй 28 и третий

29 тр«««геры.

Л««аз«огo-öèôðîâîé преобразователь следящего т««па содержит цифроаналоговый преобразователь 30, реверсивный счетчик 31, цифровой выход 32 преобразования, блок 33, информацио«нный вход 34, выход 35 разностного

45 с«<гназ«<«, компараторы 36 и 37, триг—

«c<ð 38, элемент 1ШИ 39, выход 40 ч<«сз«о импульсного кода приращения, установочньп« вход 41, прямой 42 и инвер ный 43 выходы знака приращения.

Блок !2 задания начальных значений содерх<ит информационный вход 44, с и рвого по четвертый выходы 45-48 генератор 49 импульсов, пер«зый элемент И 50, первый управляющий вход

51, компаратор 52, аналоговый вход

53, второй элемент И 54, з««аковый« вход >5, триггер 56, второй и третий управляющие входы 57 и 58, регистр 59.

Блок 21 определения знака коррекции содержит пер«зьп< и второй элементы И 60 и 61, инвертор 62 и элемент 1Б1И 63.

Цифроаналоговый преобразователь

18 содержит переключатель 64 и однополярный цифроаналоговый преобразователь 65.

Устройство работает следующим образом.

В .процессе работы с помощью аналого-циро«зого преобразователя 4 осуществляется с «у««енчатая ап««роксимация аналогового сигнала с постоянным шагом квантования h U. Прн этом на i-и участке аппроксимации в счетчике 3! преобразователя 4 находится код 11„, значение которого равно числу шагов квантования, пропорционального амплитуде входного сигнала «<а границе участка. С ц««рового выхода 32 преобразователя 4 управ— ляющнй код устанавливает значение частоты импульсов на выхоце преобразователя 5 код-частота, равное

1"„=- 11„. Х 1, где " — частота соот->зс.тcò«>ó<ñùàÿ единичному коду счетчика 31 г«реобразователя. Таким образом, на з-м участке аппроксимации будет осуществляться изменение кода в счетч«<«се 6 с постоянной скоростью на вели <ину A C6 = N i f Т„„где Т „ продолж««тельность аппроксимации i-го участка входного сигнала, определяемая временем нахождения входного сигнала в пределах шага квантова«п«я

В течение того же периода времени будет осуществляться изменение кода I3 счетчгп<:е 26 с постоянной скоростью на величину <«С = <,T., з.1

161 2 где -,; — частота импульсов генератора 27 опоркой частоты. Текущие коды счетчиков 6 и 26 суммируются сумматором 8, вследствие чего выходной код пропорционален площади трапеции, описанной па участке линейно аппрокси«п«рованнь«и сигналом, и по завершению работы на. указанном участке в сумматоре 8 будет находиться код

h0L- (- 14 11ь )т,.

При изменении входного сигнала на величину шага квантования Ь U устройство переходит к аппроксимации <>+1)-го участка входного сиг-! ..

12429 ции. нала, при этом в счетчике 31 пре— образователя 4 будет находиться код

N,, отличающийся от значения кода

N<" на +1 в зависимости от направления изменения сигнала. Следовательно, на (i+1)-м участке аппроксимации будет осуществлться изменение кода в счетчике 6 на величину A С.=

Ь Р Р

Иь,,! .Г, ° Г;„< . В то же самое время будет происходить изменение када в 10 счетчике 26 на величину < C >.-=

st1

= -f„ T„- Знаки изменения кодов счетчиков 6 и 26 определяются направлением изменения входного сигнала !5 и его полярностью. На (i+1)-и участке аппроксимации произойдет изменение суммарного кода на цифровом вы,ходе 17 устройства на вели иглу

nc =(+ -Т + И Т ) Т . Таким ббРа20 +1 2 1 Рт! 1 44 зом, на цифровом выходе 17 в процессе работы устройства осуществляется непрерывное формирование кода, текущее значение которого пропорциональ- 25 но площади,. описываемой линейно аппроксимироъанной входной функцией и, следовательно, с большой степенью точности пропорциональное текущему значению интеграла от входной функРассмотрим работу устройства при интегрировании входной функции с нулевым начальным значением |(0)=-0.

В исходном состоянии, которому соответствует подача управляющего потенциала на вход 7 начальной установки устройства, все триггеры и счетчики установлены в нулевое сос40 тояние. Нулевой потенциал на выходе триггера 29 блокирует работу генератора 27. С шины 16 по информационному входу 44 блока 12 заносится код начальных условий, который через выход 46 блока 12 и суллматор 8 посту45 пает на цифровой выход 17 и выход

19 знакового разряда устройства. Цифровой код с выхода сумматора 8 поступает на цифровые входы цифроаналого50 ваго преобразователя 18 и преобразуется в аналоговый эквивалент. Данный режим соответствует стандартному режиму "Исходное положение" интеграторов аналоговой вычислительной машины.

Перевод устройства в режим Интегрирование" осуществляется подачей управляющего потенциала на вход 13

93 4 запуска устройства и снятием управляющего потенциала с входа 7 начальной установки. Б связи с тем, что на инфорл1ационные входы преобразователя

5 код-частота поступает нулевой код с цифрового выхода 32 преобразователя 4, то па выхопе преобразователя 5 отсутствует импульсная последовательность и счетчик 6 сохраняет исходное состояние. Нулевое состояние сохраняет также счетчик 26, так как перевод устройства в режим "Интегрирование" еще не изменяет состояния триггера 29, управляющего запуском генератора 27.

Режим работы счетчика 6 определяется полярностью входного сигнала.

Положительному значению входного сигнала соответствует нулевой, а отрицательному — единичный уровень напряжения па выходе знакового дискриминатора 3. Поступая на вход управления реверсом счетчика 6, нулевой уровень с выхода знакового дискриминатора 3 обеспечивает работу счетчика 6 в режиме суммирования, а единичный уровень — работу счетчика

6 в режиме вычитания.

Возрастающее входное напряжение положительной полярности через блок

1 выделения модуля, аналоговый вход

34 и блок 33 вычитания преобразователя 4 поступает на сигнальные входы компараторов 36 и 37. При превы— шенин выходным напряжением блока 33

"апряженпя Цб„,произойдет срабатывание компаратора 36, при котором напряжение на его выходе соответствует уровню логической "! . Сигналом срабатывания компаратора 36 подтверждается нулевое состояние триггера 38, которое, поступая на вход управления реверсом счетчика 31, устанавливает его в режиме суширования. По сигналу срабатывания колп аратора

36 через элемент ИЛИ 39 в счетчик

3i заносится код единицы, который формирует на выходе цифроаналогового преобразователя 30 уравновешивающее напряжение, переводящее компаратор 36 в исходное состояние. По сигналу срабатывания компаратора 36 через элементы ИЛИ 39, И 22 производится установка в единичное состояние триггера 29, чем осуществляется запуск генератора 27. Импульсы опорной частоты i /2 начинают поступать на счетньп вход счетчика 26. При

5 1242 этом счетчик 26 установлен в режим суммирования., так как на входе управления реверсом присуствует нулевой потенциал с выхода элемента ИЛИ

63 блока 21.

Единичный код с цифрового выхода

32 преобразователя 4 устанавливает коэффициент передачи преобразователя 5 равным единице, вследствие чего на счетнйй вход счетчика 6 начинают 10 поступать импульсы с частотой Г, .

При дальнейшем возрастании поло жительного входного напряжения произойдет второе .срабатывание компаратора 36. К этому моменту в счет- 15 чиках 6 и 26 будут находиться коды

ЬС6=f Т,, идС =1 f Т1, где Т„

2 временной интервал между первым и вторым срабатыванием компаратора 36.

По второму срабатыванию компаратора

36 в счетчике 31 будет находится код числа "два" и уравновешивающее напряжение с выхода преобразователя 30 устанавливает компаратор 36 в исходное состояние.

Код с цифрового выхода 32 преобразователя 4 устанавливает коэффи,циент передачи преобразователя 5 код-частота, pBBHbIH двум, вследствие . чего в течение времени между вторым и третьим срабатыванием компаратора, 36 заполнение счетчика 6 происходит с частотой 2f„ . По завершении работы . на укаэанном интервале в счетчиках

6 и 26 будут соответственно находиться коды аC<=f< ?+2f„, T и С, 1 1

=- f„.Т„+-f„T» а на выходе сумматора 8 будет сформирована сумма указан" ных кодов. В дальнейшем работа устройства при возрастании положительного входного сигнала происходит аналогично. При убывании входного сигнала в области положительных значений триггер 38 устанавливается в единичное состояние по сигналу срабатывания компаратора 37.

Единичное состояние триггера 38 переводит счетчик 31 в режим вычита- 50 ния, уравновешиванпе напряжения осуществляется уменьшением кода в счетчике 31 на единицу. указанное изменение кода счетчика 31 вызовет уменьшение на единицу коэффициента передачи преобразователя 5. Следовательно, на (п+1)-м интервале содержимое счетчика 6 увеличится на величину

993 б

Ь С.=(n-1)t; ° Т„„. По единичному состоянию триггера 38 установится единичный уровень на выходе элемента И 61, который через элемент ИЛИ

63 переведет счетчик 26 в режим вычитания. Следовательно, на (и+1)-ом участке аппроксимации содержимое счетчика 26 уменьшится на величину

Я С 6 2 T . В pàëüHeéøåì при I уменьшении входного сигнала в области положительных значений работа устройства происходит аналогично.

Если вхоцное напряжение вновь изменяет крутизну в области положительных значений, не достигая нулевого уровня, то уравновешивание входного напряжения будет осуществляться при работе счетчика 31 в режиме суммирования по нулевому состоянию триггера

38, в которое он установится после прохождения входным напряжением локального минимума. При этом счетчи" ки 6 н 26 работают в режиме суммирования.

При переходе входного сигнала в область отрицательных значений единичный уровень с выхода знакового дискриминатора 3 установит счетчик

6 в режим вычитания, однако до первого срабатывания компаратора 36 на его счетный вход импульсы не поступают, так как преобразователь 5 заблокирован нулевым кодом с цифрового выхода 32 преобразователя 4. При возрастании входного сигнала по модулю в области отрицательных значений счетчик 26 устанавливается в режим вычитания по единичному уровню напряжения на выходе элемента И 60 блока 21, однако до первого срабатывания компаратора 36 импульсы на его счетный вход не поступают, так как при переходе входного напряжения через нулевое значение генератора 27 заблокирован нулевым состоянием триггера 29, в которое он был установлен уровнем напряжения .с выхода дешифратора 25 через элемент

ИЛИ 10. По первому срабатыванию компаратора 36 в дальнейшем при возрастании входного сигнала на модулю в области отрицательных значений осуществляется уменьшение содержимого счетчиков 6 и 26. При изменении крутизны входного сигнала в области отрицательных значений при его уменьшении по модулю режим работы счетчи1242993 ка 6 не изменяется, а счетчик 26 устанавливается в режим суммирования по нулевым уровням на выходах элементов И 60 и 61 блока 21. При переходе входного сигнала через нулевое значение в отрицательную область возможен случай установления в счетчике 6 нулевого кода; после чего количество импульсов, поступивших па его счетный. вход, будет представле- !О но в обратном коде на его выходах.

В этом случае формирование единицы в знаковом разряде осуществляется следующим образом.

При прохождении кода счетчика 6 15 .через нулевое значение на выходе дешифратора 9 формируется уровень напряжения, соответствующий уровню логической "1 который через элеР мент ИЛИ 23 поступает на счетный вход триггера 1!, на выходе которого формируется знаковый разряд кода, содержащегося в счетчике 6, и уста— навливает его в единичное состояние.

При повторном переходе входного сиг- 25 нала в положительную область и прохождении значения кода - счетчика б через нуль аналогичным образом триггер II устанавливается в нулевое

I состояние, что соответствует положительному значению интеграла от входной (1iункции, При работе устройства на участке убывания входного сигнала в положительной области пли возрастания по 35 модулю в области отрицательных значений возможен случай установления в счетчике 26 нулевого кода, после чего количество импульсов, поступивших на его счетный вход, будет пред- 40

4 ставлено в обратном коде на его выходах. В этом случае формирование единицы в знакоззом разряде осуществляется следующим образом. При прохождении кода счетчика 26 через ну- 45 левое значение на выходе дешифратора

24 формируется уровень напряжения, соответствующий логической "1", Ко торый поступает на счетный вход триггера 28, на выходе которого формирует51! ся знаковый разряд кода, содержащегося в счетчике 26, и устанавливает

его в единичное состояние. При повторном переводе счетчика 26 в режим суммирования, что соответствует . 55 участку возрастания входной функции в положительной области или ее убыва ния по модулю в отрицательной .облас ти, и при повторном прохождении кода счетчика 26 через нулевое значение сигналом с выхода дешифратора 24 триггер 28 устанавливается в нулевое состояние по счетному входу.

Таким образом, для работы устройства необходимо, чтобы сумматор 8 осуществлял свою работу при представлении входных данных в обратном коде, при этом задание начальных условий по кодовой шине 16 должно также осуществляться в обратном коде.

Задание произвольного начального значейия {0)/0 интегрируемой функции осуществляется в режиме "Исходпое положение" блоком 12 следующим образом. При поступлении на вход устройства начального значения функции Г{0) на выходе блока 33 формируется сигнал положительной полярности, так как счетчик 31 в режиме

Исходное положение" устанавливается в нуль и с выхода цифроаналогового преобразователя 30 на инвертирующий вход блока 33 подается нулевой потенциал. По сигналу положительной полярности с выхода 35 преобразователя и происходит срабатывание компаратора 52 блока 12, при этом напряжение на его выходе соответствует уровню логической "1". Импульсы генератора 49 через открытый элемент

И 50 блока 12 поступают на счетный вход счетчика 31 до тех пор, пока напряжение па выходе преобразователя

30 пе станет равным по модулю вход- . ному напряжению. В этом случае напряжение па выходе блока 33 станет равным нулю и компаратор 52 возвратится в исходное положе, закрывая элемент П 50 для прохождения импульсов генератора 49 на счетный вход счетчика 31. Код с цифрового выхода

32 преобразователя 4 устанавливает соответствующий коэффициент передачи преобразования 5 код-частота. Однако н режиме Исходное положение" преобразователь 5 заблокирован управляющим потенциалом, поданным на вход 7. Если полярность входного сигнала отрицательна, то напряжение, соответствующее уровню логической

"1" с выхода знакового дискриминатора 3, устанавливает счетчик 6 в режим вычитания по входу управления реверсом. По единичному уровню напряжения с выхода знакового дискриминатора 3 по потенциалу режима

1242993 10 импульс, триггер 29 установится в единичное состояние по установочному входу, что приводит к снятию блокировки работы дешифраторов 9 и 24

5 нуля.

9 Исходное положение" через элемент

И 54 блока 12 и элемент ИЛИ 10 осуществляется установка триггера 11 в единичное состояние, что обеспечивает формирование отрицательного значения кода, поступающего на первый вход сумматора 8. При положительном значении входного сигнала потенциал, соответствующий уровню логического ".0" с выхода знакового дискриминатора 3 устанавливает счетчик 6 в режим суммирования, а триггер 11 остается в исходном состоянии, обеспечивая формирование положительного значения кода, поступающего 15 на первый вход сумматора 8. В режиме "Исходное положение" и в режиме

"Интегрирование до первого срабатывания любого иэ компараторов преобразователя 4 генератор 27 заблокиро- 20 ван нулевым уровггем триггера 29., После срабатывания любого из компараторов триггер 29 устанавливается в единичное состояние, осуществляя запуск генератора 27. 25

Начальная установка. режиь1а работы счетчика 26 определяется полярностью входного воздействия и направлением его изменения, и производит" ся с помощью блока 21. 30

Формирование знакового разряда кода счетчика 26 определяется тагоке полярностью входного воздействия и направлением его изменешш и производится установкой триггера 28 в единичное состояние (или сохранением исходного состояния) по сигналу срабатывания любого из компараторов преобразователя 4 и формирующегося при переводе в режим Интегрирова- 4g ние" импульса на вьгходе трггггера 56.

Задний фронт этого импульса задержан на длительность, определяемую элементом 14 задержки по отношению к сигналу срабатывания любого из компара1 оров преобразователя 4. В дальнейшем изменение состояния триггера

28 может осуществляться только по счетному входу.

В режиме "Исходное положение" осу-5О ществляется блокировайие дешифраторов

9 и 24 нуля нулевым уровнем с выхода триггера 29. Этим обеспечивается предотвращение ложного срабатывания триггеров 11 и 28 по нулевым кодам счетчиков 6 и 26. После того, как в режиме "Интегрирование" па выходе 40 преобразователя 4 будет сформирован

Формула иэ обретения

1. Устройство для интегрирования функций, содержащее блок выделения модуля, подключенный входом к информационному входу устройства и первому входу знакового дискриминатора, а выходом — к второму входу знакового дискриминатора и информационному входу аналого-цифрового преобразователя следящего типа, соединенного установочным входом с первым выходом блока задания начальньгх значений, цифровым выходом — с информациошгг .м входом преобразователя код-частота, а выходом разностного сигнала — с аналоговым входом блока задания начальных значений, подключенного знаковым входом к выходу знакового дискриминатора и входу управления реверсом первого реверсивного счетчика, первым управляющим входом — к входу начальной установки устройства, управляющему входу преобразователя код

11астота и первому входу первого элемента ИЛИ, вторым управляющим входом — к входу запуска устройства, информационным входой — к шине ввода кода начального значения, вторым вьгходом — к входу первого слагаемого сумматора, а третьим выходом — к первому входу второго элемента ИЛИ, соед1гпенного вторым входом с выходом первого дешифратора нуля, а выходом— со счетным входом первого триггера, выход которого подключен к входу знакового разряда второго слагаемого сумматора, соединенного входами остальных разрядов второго слагаемого с цифровым выходом первого реверсивного счетчика,, а выходом — с цифровым выходом устройства и входом цифроаналогового преобразователя, подключенного выходом к аналоговому выходу устройства, причем первый ре- . версивный счетчик соединен счетным входом с выходом преобразователя код частота, а. цифровым выходом — с информационным входом первого дешифратора нуля, о т л и ч а ю щ е ес я тем, что, с целью повышения точности, в него введеггы два эле12

1242993

7/ мента И, элемент задержки, второй реверсивный счетчик, генератор опорной частоты, второй и третий триггеры, второй и третий дешифраторы нуля и блок определения знака коррекции, подключенный первым входом к выходу знакового дискриминатора, вторым и третьим входаии — к прямому и инверсному выходам знака кода приращения аналого-цифрового преобразователя следящего типа, а выходом — к входу управления реверсом второго реверсивного счетчика и первому входу первого элемента И, соединенного выходом с единичным установочным входои второго триггера, вторым входом — с выходом второго элемента И, входои элемента за— держки и единичныи установочным входои третьего триггера, а третьии входои — с четвертым выходом блока задания начальных значений, третий управляющий вход которого подключен к выходу элемента задержки, при этом второй элемент И соединен перв выи входои с выходом число импульс-.сного кода нриращения айалого-цифрового преобразователя следящего типа, а вторыи входои — с входои начальУ ной установки устройства, прп это f второй триггер подключен счетным входом к выходу второго дешифратора нуля, а выходом — к входу зпакового разряда третьего слагаемого суииатора, входы остальных разрядов которого Соединены с информационныии входами второго дешифратора нуля и цифровым выходом второго реверсивного счетчика, счетный вход которого подключен к выходу генератора опорной частоты, причем третий триггер соединен выходом с входом запуска генератора опорной частоты и

10 со стробирующими входами первого и второго дешифраторов нуля, а входом обнуления — с выходом первого элемента ИЛИ, второй вход которого подключен к выходу третьего дешифрато15 ра нуля, соединенного входами с цифровыи выходои аналого-цифрового пре" образователя следящего типа.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что.. блок рО определения знака коррекции содержит два элемента И, инвертор и элемент ИЛИ, выход которого является выходом блока определения знака коррекции, а входы элемента ИЛИ подклю25 чены к выходам элементов И, причем первый элемент И соединен первым входои с первым входом блока опреде ления знака и входом инвертора, подключенного выходом к первому входу второго элемента И, а вторые входы первого и второго элементов соединены с третьим и вторым входами блока определения знака коррекции соответственно.

Ф(Л

1 ..

1242993

Составитель С. Казинов

Техред ff.Гайдоцу

Редактор П. Коссей

Корректор О. ЛуговаяЗаказ 3708/50

Тираж 671

ВНИИПИ Государственного комитета СССР но делам изобретений и открытий

113035, Иосква, Ж-35, Рау пская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Устройство для интегрирования функций Устройство для интегрирования функций Устройство для интегрирования функций Устройство для интегрирования функций Устройство для интегрирования функций Устройство для интегрирования функций Устройство для интегрирования функций Устройство для интегрирования функций 

 

Похожие патенты:

Изобретение относится к вычислительной технике

Изобретение относится к аналоговой вычислительной технике

Изобретение относится к области аналоговой вычислительной техники и предназначено для решения задач условной и безусловной оптимизации

Изобретение относится к области вычислительной техники

Изобретение относится к устройствам фильтрации на интегральных схемах (ИС), в которых стабилизируют частоту отсечки, используя активную межэлектродную проводимость (АМП)

Изобретение относится к автоматике и вычислительной технике, в частности к электроизмерительной технике

Изобретение относится к вычислительной технике и может быть использовано для создания оптических вычислительных систем

Изобретение относится к автоматике, вычислительной технике, в частности к электроизмерительной технике

Изобретение относится к вычислительной технике и может быть использовано для интегрирования входных токов и напряжений

Изобретение относится к автоматике, вычислительной технике, в частности к электроизмерительной технике

Изобретение относится к электроизмерительной технике, в частности к фильтрам для выделения постоянной составляющей периодических напряжений

Изобретение относится к техническим средствам коррекции систем автоматического управления
Наверх