Преобразователь @ -значного двоичного кода в @ -значный

 

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении средств согласования устройств с различнымиразрядными сетками. Целью изобретения является упрощение преобразователя . В предлагаемом преобразователе блок фиксации конца подготовительной части работы преобразователя использующий метод лидирующей единицы, заменен на счетчик длины слова. Кроме того, выходы регистров значности входного и выходного кодов соединены с разрядными входами счетчиков, выходы переноса и заема которых через элементы ИЖ соединены с нулевыми входами триггеров блокировки , установочные входы счетчиков соединены с нулевыми выходами триггера подготовки и второго триггера блокировки . 1 ил. I (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

09) (И) (59 4 Н 03 M 7/12

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCXOMV СВИДЕТЕЛЬСТВУ бЗ ЯЦД Ш, ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3856491/24-24 (22) 12.02.85 . (46) 07.09.86. Бюл. Ф 33 (72) Ю.Ф. Шостак, Д.И. -Кишиневский и О.П. Орлов (53) 681.325(088.8) (56) Авторское свидетельство СССР

У 421989, кл. G 06 F 5/02, 1971.

Авторское свидетельство СССР

9 1087982, кл. G 06 F 5/02, 1983. (54) ПРЕОБРАЗОВАТЕЛЬ и - ЗНАЧНОГО

ДВОИЧНОГО КОДА B p -ЗНАЧНЫЙ (57) Изобретение относится к цифровой вычислительной технике и может быть использовано при построении средств согласования устройств с

1 различными разрядными сетками. Целью изобретения является упрощение преобразователя. В предлагаемом преобразователе блок фиксации конца подготовительной части работы преобразователя,использующий метод лидирующей единицы, заменен на счетчик длины слова. Кроме того, выходы регистров значности входного и выходного кодов соединены с разрядными входами счетчиков, выходы переноса и заема которых через элементы ИЛИ соединены с нулевыми входами триггеров блокировки, установочные входы счетчиков соединены с нулевыми выходами триггера подготовки и второго триггера блокировки. 1 ил.

1256210

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении средств согласования устройств с различными разрядными сетками. 5

Целью изобретения является упро. щение преобразователя.

На чертеже приведена структурная схема преобразователя.

Преобразователь содержит. входы 1 значности входного кода, регистр 2 значности входного кода, входы 3 значности выходного кода, регистр 4 значности выходного кода, дешифратор 5, группу элементов ИЛИ 6, счет чики 7 и 8, элемент ИЛИ 9, триггер

10 подготовки, элемент И 11, первый триггер 12 блокировки,.элемент И 13, элемент ИЛИ 14, второй триггер 15 блокировки, элемент ИЛИ 16, генератор 20

17 импульсов, элемент И 18, элемент

ИЛИ 19, группу элементов И 20, входы

21 элементов И группы, информационные входы 22 преобразователя, сдвигающий регистр 23, информационные выходы 24 преобразователя, вход 25 установки нуля преобразователя, элемент И 26, выход 27 запроса преобразователя, вход 28 разрешения считывания преобра-, зователя, выход 29 готовности пре- 30 образователя,вход 30 разрешения запи1 си преобразователя.

Выходы дешифратора 5 соединены через элементы ИЛИ 6 группы с входами. элементов И 20 группы по следующему правилу: вход 21 1 -го элемента И 20 соединен через -й элемент ИЛИ 6 со всеми выходами дешифратора 5, кроме первых 1 -1, а вход 21 последнего элемента И 20 (нижнего по чертежу)— непосредственно с последним выходом дешифратора 5.

Предлагаемый преобразователь работает следующим образом.

Перед началом работы преобразова тель обнуляется. Для этого по входу

25 подается одиночный импульс, обнуляющий сдвигающий регистр 23, триггер подготовки 10, триггер 12 блокировки и устанавливающий в единичное состоя " ние триггер 15 блокировки. Затем по входам 1 на регистр 2 записывается значность и входного кода. Одновр-.— менно по входам 3 и в регистр 4 записывается значность выходного кода.

С нулевого выхода триггера 12 блокировки на выход 27 подается сигнал готовности преобразователя к приему входного кода, а на выходе 29 отсутствует сигнал готовности преобразователя выдать выходной код, так как триггер 15 находится в единичном состоянии

Входной код поступает по входам

22. После установки входного кода по входу 30 поступает сигнал сопровождения входного кода,по которому происходят запись входного кода в сдвигающий регистр 23, запись значности и входного кода в счетчик 8, :становка триггера 12 блокировки в единичное . состояние, элемент И 18 деблокируется, тактовые импульсы начинают поступать на вход сдвига сдвигающего регистра и через открытый элемент

И 11 на вход сложения счетчика 8.

Счетчик 8 имеет разрядность к =0og Н, где N — разрядность сдвигающего регистра.

Процесс подготовки продолжается до тех пор, пока счетчик 8 не выдает сигнал переноса. При заполнении счетчика 8 за (М-2 ) тактов, что соответП ствует сдвигу входного кода до старшего разряда сдвигающего регистра 23, сигнал переноса поступает на единич| ный вход триггера 10 подготовки.и через элемент ИЛИ 14 на нулевой вход триггера 15 блокировки. При этом с единичного выхода триггера 15 подается запрещающий сигнал на элемент

И 18, прерывающий подачу тактовых импульсов, а с нулевого — по выходу

29 приемника информации сигнал готовности преобразователя к выдаче выходного кода. При этом выдается разрешение элементу И 26 на передачу поступающему по входу 28 сигналу считывания выходного кода.

Кроме того, после перехода триггера 10 подготовки в единичное состояние выдается разрешение элементу

И l3 на пропускание тактовых импульсов на входы счетчиков 8 и 7 на вычитание, происходит также запись значности rl входного кода в счетчик 8.

В дальнейшем при поступлении по входу 28 сигнала считывания выходного кода:открываются элементы И 20 группы и считывается выходной код.Одновременно с этим триггер 5 блоки- ровки переходит в единичное состояние, происходит запись в счетчик 7 значности р выходного кода и выдает разрешение элементу И 18 на прохождение тактовых импульсов на вычитающие вхо3 1256 ды счетчиков 7 и 8, вход сдвига сдвигающего регистра 23.

Как только счетчик 7 выдает сигнал заема через 2 тактов или счетчик 8

P эа 2 тактов, то через элемент ИЛИ 14> обнуляется триггер 15 блокировки, с нулевого выхода которого выдается сигнал готовности выдать код, или через элемент ИЛИ 16 обнуляется триггер 12 блокировки, с нулевого вы- 1О хода которого выдается запрос на прием очередного входного кода, и устанавливается в исходное состояние триг. гер 10 подготовки.

Сокращение оборудования в предла- 1 гаемом преобразователе достигается за счет того, что в нем не используется лидирующая единица для фиксирования входного кода в сдвигающем регистре, поэтому исключены дешифратор, 0 две группы схем ИЛИ и входная группа схем И.

Формула. изобретения

Преобразователь И -значного двоичного кода в р -значный, содержащий дешифратор, первый и второй счетчики, регистры значности входного и выходного кодов, группу элементов И, груп-З0 пу элементов ИЛИ, сдвигающий регистр, триггер подготовки, первый и второй . триггеры блокировки, четыре элемента

И, четыре элемента ИЛИ, генератор импульсов, выход которого соединен 35 с первым входом первого элемента И, второй и третий входы которого соединены соответственно с единичными выходами первого и второго триггеров блокировки, нулевые выходы которых яв-40 ляются соответственно выходами запроса и готовности преобразователя, вход установки нуля которого соединен с первыми входами первого и второго элементов ИЛИ и входом сброса сдви- 45 гающего регистра, вход сдвига которого соединен с выходом первого элемента И h с первым входом второго элемента И, второй вход которого соединен с единичным выходом триггера 50 подготовки, нулевой выход которого соединен с первым входом третьего элемента И, 1 -й выход дешифратора (=

=1- Н, где К вЂ” максимальная значность выходного кода) соединен с входами SS с первого по 1 -й элементов ИЛИ группы, .выходы элементов ИЛИ группы сое.Динены соответственно с первыми вхо210 4 дами элементов И группы, вторые входы которых соединены с выходом четвертого элемента ИЛИ и с вторым входом первого элемента ИЛИ, выход которого соединен с единичным входом . второго триггера блокировки, нулевой выход которого соединен с первым входом четвертого элемента И, второй вход которого соединен с входом разрешения считывания преобразователя,входы значности входного и выходного кодов которого соединены соответственно с входами регистра эначности входного кода и регистра значности выходного кода, выходы которого соединены с входами дешифратора, выходы сдвигающего регистра соединены соот-, ветственно с третьими входами элементов И группы с, 1-го по (N-1) -й, третий вход N -ro элемента И группы соединен с К -м выходом дешифратора, выходы элементов И группы являются информационными выходами преобразователя, вход разрешения записи которого соединен с единичным входом первого триггера блокировки, выход вто.рого элемента И соединен с входами вычитания первого и второго счетчиков, выход третьего элемента ИЛИ соединен с нулевым входом второго триггера блокировки, о т л и ч а ю щ и йс я тем,что,с целью упрощения преобразователя, в нем разрядные входы сдвигающего регистра являются информационными входами преобразователя, вход разрешения записи которого соединен с установочным входом сдвигающего регистра и с первым входом четвертого элемента ИЛИ, второй вход которого соединен с нулевым выходом триггера подготовки, единичный вход которого сое динен с выходом переноса первого счет. чика и первым входом третьего элемента ИЛИ, второй вход которого соединен с выходом заема второго счетчика, установочный вход которого соединен с нулевым выходом второго триггера блокировки, разрядные входы первого и второго счетчиков соединены соответственно с выходами регистров значности входного и выходного кодов, нулевые входы первого триггера блокировки и триггера подготовки соединены с выходом второго элемента ИЛИ, второй вход которого соединен с выходом заема первого счетчика, входы установ ки и сложения которого соединены соответственно с выходами четвертого

1256210

3 элемента ИЛИ и третьего эле— мента И, второй вход которого соединен с выходом первого элемента И.

Сос ае.:,тель И. Аршавский

Техр.:.д ":= . !.оповкч Корректор B. Синицкая

Редактор И. Шулла

Заказ 4837/58 Тирал< 818 Подписное

BHHHIIH Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб, д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Преобразователь @ -значного двоичного кода в @ -значный Преобразователь @ -значного двоичного кода в @ -значный Преобразователь @ -значного двоичного кода в @ -значный Преобразователь @ -значного двоичного кода в @ -значный 

 

Похожие патенты:

Изобретение относится к автоматике и цифровой вычислительной технике-и может быть использовано для преобразования двоично-десятичного кода в двоичный в устройствах ввода-вывода и преобразования информации

Изобретение относится к цифровой вычислительной технике и может быть использовано в устройствах преобразования информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей в вычислительных устройствах и устройствах обработки данных

Изобретение относится к автоматике и вычислительной технике и может быть использовано для преобразования кодов чисел из позиционной двоичной сиетек счисления в двоично-десятичную

Изобретение относится к технике отображения цифровой информации

Изобретение относится к технике преобразования цифровых величин в аналоговые и может быть использовано в цифроаналоговых преобразователях, в том числе и со значительным уровнем выходной мощности

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации

Изобретение относится к вычислительной технике и может быть использовано в автоматических и вычислительных устройствах для преобразования хранимого кода в обратный или дополнительный, для выполнения операций прямого и обратного счета в стандартном и нестандартном двоичном коде, а также для формирования прямой и обратной последовательностей кодовых комбинаций кода Грея

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении цифровых вычислительных машин и устройств дискретной автоматики

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении преобразователей кодов

Изобретение относится к вычислительной технике и может быть использовано в универсальных и специализированных вычислительных машинах для построения преобразователей больших потоков двоично-десятичной и двоичной информации

Изобретение относится к вычислительной технике и может быть использовано в автоматических и вычислительных устройствах для осуществления преобразования прямого кода в обратный и дополнительный, для осуществления операции прямого и обратного счета при подсчете предметов, а также для осуществления реверсивного счета импульсов, поступающих по раздельным входам суммирования и вычитания
Наверх