Логическое устройство

 

Изобретение относится к импульсной технике, к логическим устройствам , реализующим функцию неравнозначности входных переменных. Предназначено для работы на исполнительный механизм , управляемый напряжением. Целью изобретения является снижение электропотребления логическим устройством . Для этого в устройство, содержащее входы 1-4, выход 8, элемент 5 ИЛИ, введен логический элемент И-НЕ 7 с входом 6 питания. Элемент ИЛИ выполнен на диодах 9-12, элемент 7 И - НЕ - на диодах 13- I7, транзисторе 18, резисторах 19, 20. 1 ил. (/ С го О)

СОЮЗ СОВЕТСНИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИН

„„SU,» 1261104 А1 сю 4 Н 03 К l9/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCKOIVIY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3695981/24-21 (22) 27.01.84 (46) 30.09.86. Бюл. № 36 (72) В.И.Турченков (53) 621.374(088.8) (56) Алексенко А.Г., Шагурин И.И.

Микросхемотехника. М.: Радио и связь, 1982, с.136, рис.3.18.

Будинский Я. Логические цепи в цифровой технике. M.: Связь, 1977, с, 100, табл. 5. 1. (54) ЛОГИЧЕСКОЕ УСТРОЙСТВО (57) Изобретение относится к импульсной технике, к логическим устройствам, реализующим функцию неравнозначности входных переменных. Предназначено для работы на исполнительный механизм, управляемый напряжением. Целью изобретения является снижение электропотребления логическим устройством. Для этого в устройство, содержащее.входы 1-4, выход 8, элемент 5

ИЛИ, введен логический элемент И-НЕ

7 с входом 6 питания. Элемент ИЛИ выполнен на диодах 9 — 12, элемент 7 И вЂ” НŠ— на диодах 1317, транзисторе 18, резисторах 19, 20. l ил.

1261104 2

И-НЕ, а следовательно, и через резистор 20 к выходу 8, так как ток базы транзистора 18 равен нулю из-за протекания тока через резистор 19 и через один из диодов 13-16 на шину нулевого потенциала. Ввиду того, что сумма напряжений начала проводимости диода 17 и базо-эмиттерного перехода транзистора 18 больше, чем напргже10 ние начала проводимости диодов 13-16, транзистор 18 находится в закрытом состоянии и напряжение входа 6 через резистор 20 прикладывается к выходной шине.

15 При наличии высоких напряжений положительной полярности на всех входах

i 4 диоды 14-16 оказываются смещенными в обратном направлении, транзистор .18 насыщен током, протекающим с вхо20 да 6 через резистор 19 и диод 17 в базу этого транзистора, и на выходе

8 напряжение становится равным нулю.

Составитель A.ßHoâ

Техред JI.0ëåéíèê

Редактор С.Лисина

Корректор М.Шароши

Заказ 5244/57

Тираж 816 Подписное

ВНИИПИ Государственнего комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие,г.Ужгород.ул,Проектная,4

Изобретение относится к импульсной технике, а именно к логическим устройствам, реализующим функцию неравнозначности входных переменных, и предназначено для работы на исполнительный механизм, управляемый напряжением.

Цель изобретения — снижение электропотребления логическим устройством.

На чертеже приведена схема предлагаемого логического устройства.

Устройство содержит входы 1-4,элемент ИЛИ 5. Число входов равно числу функций переменных. Входы элемента

ИЛИ 5 соединены с соответствующими входами 1-4, а выход — с входом 6 питания логического элемента 7 И-HE входы которого соединены соответственно с входами 1 4, а выход подключен к выходу 8 устройства.

На чертеже показан пример выполнения элемента ИЛИ на диодах 9-12

И пример выполнения элемента И-НЕ

7 на диодах 13-17, транзисторе 18 и резисторах 19 и 20.

При напряжейии на входах 1-4 равном нулю напряжение на выходе 8 равно нулю, При этом элементы 5 и 7 тока не потребляют. При наличии высокого напряжения хотя бы на одном из входов 1-4 напряжение на выходе 8 также высокое ввиду того, что входное напряжение через элемент ИЛИ прикладывается к входу 6 питания элемента формула изобретения

Логическое устройство, содержащее входы, выход элемента ИЛИ, о т л и— ч а ю щ е е с я тем, что, с целью снижения электропотребления, в него введен логический элемент И-НЕ, входы которого соединены с входами элемента ИЛИ и входами устройства, вход питания элемента И-НЕ соединен с выходом элемента ИЛИ, а выход — с выходом устройства,

Логическое устройство Логическое устройство 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может найти применение при построении интегральных операционных устройств и специа- .лизированных вычислителей на базе за- {поминакнцих устройств на цилиндричес- ;ких магнитных доменах (ЦЩ)

Изобретение относится к области вычислительной техники и может найти применение при построении многофункциональных запоминающих устройств на цилиндрических магнитных доменах ()

Изобретение относится к области вычислительной техники и может быть использовано при построении вычислительных устройств на цилиндрических магнитных доменах (ЦМД)

Изобретение относится к импульсной технике, в частности к логическим устройствам повьшения надежности , и может быть использовано в системах автоматики и телемеханики

Изобретение относится к полупроводниковой электронике

Изобретение относится к приборостроению и автоматике и может быть использовано в резервируемых системах управления

Изобретение относится к импульсной технике и может быть использовано для согласования уровней логических сигналов схем МЦП-логики с различными элементами на биполярных транзисторах

Изобретение относится к импульсной технике и может использоваться в вычислительных устройствах с радиоимпульсным способом представления информации

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод
Наверх