Блок управляемой проводимости

 

Изобретение относифся к области автоматики и вычислительной техники. Цель Изобретения - упрощение конструкции блока управляемой проводимости . Он.содержит токозадаюпще резисторы 1,2,3,.развязывающие усилители 4,5, суммирукнцие усилители 6,7, дифференциальный усилитель 8, перемножитель 9. При отсутствии управляющего сигнала на одном из входов перемножителя проводимость блока равна нулю, при возрастании управляющего сигнала проводимость линейно возрастает и не зависит от разности потенциалов, приложенных к внешним выводам блока. 1 ил.

СООЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„! 275478 А 1 (51)4 G 06 G 7 12

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3802268/24-24 (22) 08.10.84 (46) 07.12,86. Бюл. У 45 (71) Сумский филиал Харьковского ордена Ленина политехнического института им. В. И, Ленина . (72) И. Д. Пузько, Г, С. Володченко и В. А, Добрыдень (53) 681. 3(088. 8), (56) Авторское свидетельство СССР

У 414954, кл. G 06 G 7/12, 1970, Авторское свидетельство СССР

К 640310, kn. G 06 G 7/12, 1975. (54) БЛОК УПРАВЛЯЕМОЙ ПРОВОДИМОСТИ (57) Изобретение относится к области автоматики и вычислительной техники.

Цель изобретения — упрощение конструкции блока управляемой проводимости, Он. содержит токозадающие резисторы 1,2,3,. раэвяэывающие усилители

4,5, суммирующие усилители 6,7, дифференциальный усилитель 8, перемножитель 9. При отсутствии управляющего сигнала на одном иэ входов перемножителя проводимость блока равна нулю, при возрастании управляющего сигнала проводимость линейно возрастает и не зависит от разности потенциалов, приложенных к внешним выводам блока.

1275478

Изобретение относится к автоматике и вычислительной технике.

Цель изобретения - упрощение конструкции блока.

На чертеже приведена функциональная схема блока управл . емой проводимости, Блок содержит токозадаищие резисторы — 3, развязывающие усилители

4 и 5, второй и первый суммирующие усилители би 7 соответственно, дифференциальный усилитель 8, перемножитель 9, внешние выводы 10 и 11 и источник 12 управляющего напряжения.

Вывод 10 подключен через последовательно соединенные токозадающие резисторы 1 — 3 к выводу 11, а через развязывающий усилитель 4 — к инвертирующему входу дифференциального усилителя 8, неинвертирующий вход которого через раэвязывающий усилитель 5 подключен к выводу 1 1, Выход дифференциального усилителя 8 подключен к инвертирующему входу суммирующего усилителя б и одному входу перемножителя 9, к другому входу которого подключен источник 12 управляющего напряжения, Выход перемножителя 9 подключен к неинвертирующему входу суммирующего усилителя 6 и инвертирующему входу суммирующего усилителя 7. Неинвертирующий вход дифференциального усилителя 8 объединен с неинвертирующими входами суммирующих усилителей 6 и 7.

Блок управляемой проводимости работает следующим образом, Проводимость между выводами 10 и

11 зависит от величины управляющего напряжения U„, Обозначим величину проводимости между выводами 10 и 11 как g, а величину проводимости каждого из токозадающих резисторов 1 — 3 через = 1 = а= ь

Пусть к выводам IO u ll приложены внешние потенциалы U„- и U соответственно, а на выходе источника 12потенциал J У управления, При подаче потенциаЛов Ц, U и U> элементы

11 схемы выполняют следующйе функции.

Раэвяэывающие усилители 4 и 5 ббеспечивают "развязку" блока от цепи, к которой он подсоединяется.

Они имеют высокое входное сопротивление и единичный коэффициент передачи, так что на выходе усилителя 4

3 потенциал равен U„, потенциал на выходе усилителя 5 равен U а на выходе дифференциального усилителя 8 потенциал U =-ЬЦ= -(U V„ ), так как

5 Ц, > Ц .

Суммирующий усилитель 6 имеет три входа, два иэ которых неинвертирующие и один инвертирующий, суммирующий усилитель 7 имеет два входа, один из которых инвертирующий, а другой неинвертирукнций, Сигналы, поданные на входы суммирующих усилителей 6 и 7, алгебраически суммируются.

Перемножитель 9 выполняет операцию умножения

U K. U„(-ьЦ}, где U> — потенциал на:выходе пере20 мно* теля 91

К. - коэффициент передачи перемножителя 9.

На инвертирующий вход суммирующе" го усилителя 6 подается потенциал

25 (11

- -ьц -(u -u )

6 4 э на один неинвертирую(ций вход— (+) 1

6 „() У (1

30 на другой неинвертирующий вход— (+1 r

6 4

На его выходе потенциал равен (> (41! (+)t

U -U +U +U a U-К U ьЦ+Ц, 6 6 6 6 Ч (На инвертирукнций вход суммирующег( усилителя 7 подается потенциал ("1

---к au U

7 УФ на его неинвертирующий вход(+1

У 4

На его выходе потенциал равен

u - -(-Кьц V )+u К.ь u V +U

У У 4 ((Ток через резистор 1 равен

I (U Ц )g=(U Ц 4U+K Ьu»

1 1 6 1,(» Ц )АИКЦ ° ьЦ . g.

Ток через резистор 3 равен

ы(Ц Ц )азы(кьЦ Ц +Ц Ц )д

=К U ь U g.

Таким образом, I, =I =I, т.е. ток входящий (от вывода IO) равен току выходящему (на выводе !1), ) 275478

Величина проводимости между выводами 10 и 1 определяется

g д)) У

Блок управляемой проводимости, содержащий первый и второй суммирующие усилители, источник управляющего напряжения, перемножитель, дифференСоставитель А. Маслов

Техред B. Кадар

Корректор А, Зимокосов

Редактор О. Юрковецкая

Подписное

Заказ 6564/43 Тираж 671

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4

Из полученных выражений . видно, что блок обладает свойствами управляемой проводимости, а именно: ток пропорционален разности потенциалов ф1 между выводами 10 и 11 и при от10 ,сутствии сигнала управления равен нулю, а при наличии сигнала управления пропорционален a,U и Uz, Следовательно при U =0 g ч э0 (R = ), а при возрастании

g 1 15

U g линейно возрастает и не з а1 э висит от разности потенциалов, приложенных к выводам 10 и 11.

Формула изобретения

20 циальный усилитель, подключенный . входами через два развязывающих усилителя к внешним выводам блока, между которыми включены три последовательно соединенних токозадающих ре< зистора, подключенных общими выводами соответственно к выходам первого и второго суммирующих усилителей первый и второй входы перемножйтеля подключены соответственно к выходу источника управляющего напряжения и выходу дифференциального усилителя, неинвертирующий вход которого сое- . динен с неинвертирующим входом первого и первым неинвертирующим входом второго суммирующих усилителей, отличающийся тем, что, с целью упрощения конструкции блока, в нем выход перемножителя подключен . соответственно к инвертирующему входу первого и второму неинвертирующему входу второго суммирующих усилителей, инвертирующий вход второго суммирующего усилителя соединен с выходом дифференциального усилителя.

Блок управляемой проводимости Блок управляемой проводимости Блок управляемой проводимости 

 

Похожие патенты:

Изобретение относится к аналоговой измерительной и вычислительной технике

Изобретение относится к аналоговой вычислительной технике и может быть использовано в устройствах,воспроизводящих нелинейные соотношения, например в системах управления манипуляторами

Изобретение относится к вычислительной тех1:ике и может быть использовано для составления расписания, минимизирукяцего максимальное время запаздывания выполнения работ на одной машине относительно директивных времен

Изобретение относится к области вычислительной техники и может быть использовано для решения задач оптиьтзации многомерных параметрических рядов

Изобретение относится к аналоговой и гибридной вычислительной технике

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к усилительным устройствам с широтно-импульсным преобразованием сигнала и может быть использовано в .аналоговых вычислительных машинах

Изобретение относится к системам ориентации и управления движением космических аппаратов при реализации программных разворотов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах обработки изображений и распознавания образов

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин

Изобретение относится к вычислительной технике и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к вычислительной технике и может быть использовано при автоматизации процессов управления различными сетями

Изобретение относится к области вычислительной техники и может быть использовано в аналоговых вычислительных устройствах

Изобретение относится к области вычислительной техники и может найти применение при проектировании сложных систем

Изобретение относится к области вычислительной техники и может найти применение в сложных системах при выборе оптимальных решений из ряда возможных вариантов

Изобретение относится к области вычислительной техники и может найти применение в сложных системах при выборе оптимальных решений из ряда возможных вариантов
Наверх