Устройство для задержки сигналов

 

Изобретение относится к вычислительной технике, в частности к устройствам задержки дискретных сигналов, и может быть использовано при построении синхронизирующих блоков вычислительных устройств. Целью изобретения является расширение области применения устройства за счет получения нескольких значений задержки на одном временном интервале . Поставленная цель достигается тем, что в известное устройство введены группа коммутаторов и формирователь тага задержки, состоящий из коммутатора и второго счетчика. Введенные блоки служат для установления как количества различных задержек на каждом временном интервале, так и значений этих задержек. 2 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕС4УБЛИН (19) !!!!

А1 (5!14 С 1! C 19 0

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

40 ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA

Н А BTOPCHO1VIY СВИДЕТЕЛЬСТВУ (21) 3922065/24-24 (22) О!.07.85 (46) 07.03.87. Бюл. У 9 (72) А;А.Рудой, Э.Г.Митрейтер, Я.Е.Абелев и О.А.Куклева (53) 681.3?7.66(088.8) (56) Авторское свидетельство СССР

Р 357590, кл. G 11 С 7/00, 1971.

Авторское свидетельство СССР !! - 824191, кл. G 06 P 7/00, !978, (54) УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ СИГНАЛОВ (57) Изобретение относится к вычислительной технике, в частности к устройствам задержки дискретных сигналов, и может быть использовано при построении синхронизирующих блоков вычислительных устройств, Целью изобретения является расширение области применения устройства за счет получения нескольких значений задержки на одном временном интервале. Поставленная цель достигается тем, что в известное устройство введены группа коммутаторов и формирователь нага задержки, состоящий из коммутатора и второго счетчика. Введенные блоки служат для установления как колнчества различных задержек на каждом временном интервале, так и значений этих задержек. 2 ил.

1295450 2 фиг. 2) источник 1 синхроимпульсов формирует на своем третьем выходе

13 тактовые импульсы (фиг. 2k},имеющие период повторения, равный временному интервалу, которые поступают на счетный вход первого счетчика

4. На выходах последнего устанавливается очередное число, например А (фиг. 2 й, от t до t ) . На следую10 щем временном интервале после прихода следующего импульса на счетный вход первого счетчика 4 (момент времени t } на его выходах устанавлива1о ется следующее число А+1 и т,д.

Импульсы с третьего выхода 13 истрчника 1 синхроимпульсов поступают также на вход начальной устанон— ки второго счетчика 9 и устанавливают на выходах его число 0 (фиг. Zg, 20 t ). Затем поступающие на счетный вход второго счетчика 9 импульсы с четвертого выхода 14 источника 1 синхроимпульсов (фиг. 22) устанавливают на выходах второго счетчика 9 после25 довательно числа 1,2...,m (фиг.2у).

После этого на второй счетчик 9 приходит следующий импульс начальной установки (фиг. 2 5, t, ) и устанавливает его в ноль и т.д. Таким образом, 30 на каждом временном интервале на выходах второго счетчика 9 устанавливается сначала число 0 (фиг.2, t -1 ), затем число 1 (t<-t„), число 2 (t4-t } и так далее до m (на фиг. 2 показан н качестве примера случай, когда m=4 и второй счетчик считает до числа 4). Эти числа с выходов второго счетчика 9 поступают на управляющие входы коммутатора 8.

Изобретение относится к вычислительной технике, в частности к уст- . ройствам задержки дискретных сигналов, и может быть использовано при построении синхронизирующих блоков вычислительных устройств.

Целью изобретения является расширение области применения устройства за счет получения нескольких значений задержки на одном временном интервале.

На фиг. 1 предсталена структурная схема устройства для задержки сигналон, на фиг, 2 — временные диаграммы, поясняющие работу устройства.

Устройство для задержки сигналов содержит источник 1 синхроимпульсов, накопитель 2, вычитатель 3, первый счетчик 4, формирователь 5 шага задержки, D-òðèããåðû 6, группу коммутаторов 7, коммутатор 8 и второй счетчик 9. При этом обозначены также выходы 10 накопителя 2, первый 11, второй 12„ третий 13 и четвертый 14 выходы и группа выходов 15 источника 1 синхроимпульсов, перная 16 и вторая 17 группы входов вычитате— ля 3, входы 18 накопителя 2, входи

19 управления задержкой устройства, С-входы 20 D-триггеров 6 и входы 21 задания величины шага задержки.

На фиг. 2 приведены диаграммы сигналов в различных точках устройства: о — на входе устройства; Я на третьем выходе источника 1 синхроимпульсов, Π— на выходах первого счетчика 4; 2 — на четвертом выходе источника 1 синхроимпульсов; — на выходах второго счетчика 9; е — на выходах коммутатора 8; ж на выходах вычитателя 3; ) — на первом выходе источника 1 синхроимпульсов; и — на втором выходе источника 1 синхроимпульсов; К вЂ” на первом выходе накопителя 2; и, m, н на группе .выходов источника 1 синхроимпульсов; о, Р— на выходах группы коммутаторов 7; с — на выходе первого D-триггера; rn — на втором вы-. ходе накопителя 2; — на выходе— второго В-триггера; <р — на третьем выходе накопителя 2„ к — на выходе (К-1)-го Р-триггера; ц — на К-м выходе накопителя.

Устройство работает следующим образом, На каждом временном интервале (временному интервалу соответствует интервал времени от t и tä на

Соответственно на выходы коммутатора 8 (которые являются выходами формирователя 5 (шага задержки) на каждом временном интервале последовательно поступают сигнал с нулевых входов 21О коммутатора 8 (t о 2 ° сигнал с первых входов 21„коммутатора 8 (t -t„) и так далее до m-x входов 21„„ коммутатора 8 (входы коммутатора являются входами задания значений шага задержки устройства).

Если на нулевые входы 21О комму— татора 8 подать число Ь, на первые входы 21 — Ь, и так далее до (m-!)-х входов, на которые подать h „а на m-e входы 21 подать ноль, то на выходах коммутатора 8 (т.,е на выходах формирователя 5 шага задержки) на каждом временном интервале

l?95450 4 сигнал имеет вид, приведенный на фиг, 2е. Число слов ттакотттттеля 2 становится равным И=2 где р — любое

Р

< р целое положительное число (0=2

М„ „,) . В этом случае при переходе сигнала на выходе вычитателя 3 через нуль считывание информации,происходит беэ пропусков. Разрядности вычитателя 3, счетчика 4 и коммутатора

8 равны р. f0

Сигнал с выходов первого счетчика 4 поступает на первую группу 16 входов вычитателя 3, а сигнал с выходов формирователя 5 mara задержки поступает на вторую группу 17 входов вычитателя 3. Сигнал на выходах вычитателя 3, поступающий на адресные входы накопителя 1, имеет вид, приведенный на фиг. 2ж.

Импульс записи с первого выхода

11 источника 1 синхроимпульсов приходит на вход записи накопителя 2 (фиг, 2г) в то время, когда íà его адресные входы поступает сигнал, 25 равный сигналу на выходе первого счетчика (т.е Во BpeMH tg t ), TB ким образом, сигнал, приходящий на вход 18т накопителя 2 на рассматриваемом и-м временном интервале (фиг. 2а, т. -t, ), записан в первый разряд накопителя 2 по адресу А (сигнал, пришедший на (и+1)-м временном интервале, — по адресу A+1 и т.д.).

Импульсы считывания с второго выхода 12 источника 1 синхроимпульсов 35 поступают на вход считывания накопителя 2 в то время, когда на его адресные входы поступают сигналы А- А,, A-г<,,...,А-а„,(фиг. ?.u), т,е. на и-м временном интервале на выходе 40

10< накопителя 2 во время t -t появляется сигнал, поступивший на вход устройства на (п-тто)-м временном интервале, во время t --t — на (иdI)-м временном интервале и т.д. 45 (фиг. 2к, на интервале -г.<„ условно показан сигнал, записанный в первый разряд накопителя 2 на п-м вре- . менном интервале по адресу А). Таким образом, на выходе 10< накопите- 5р

< ля 2 на одном временном интервале получается сигнал с задержкой Ь сигнал с задержкой А,,..., с задержкой а, . Задавая на входах 21 задания величин нага задержки устройства значения ь,тт,,...,ь„ „ можно получить любой набор задержек (значения задержек в тактах не должны превышать емкости первого счетчика

4), Количество m разных задержек, которые можно получить на одном временном интервале, определяется соотношением длительности временного интервала и быстродействием схем, реализующих предложенное устройство.

Обычно 1 ш Т/Т -1, где Т вЂ” длительность временного интервала, Т, период обращения к накопителю. Количество выходов в группе 15 источника 1 синхроимпульсов равно т<г — числу считываний из накопителя за один временной интервал.

В зависимости от сигнала, подаваеМого на управляющие входы 19< устройства, на выход коммутатора 7,,проходит импульс с одного из его входов. С выхода коммутатора 7< им;пульс поступает на С-вход первого

D-триггера 6,.

Предположим, например, что на первый управляющий вход 19< устройства поступает такой код, что на

С-вход D-триггера 6, поступает импульс с входа 152 источника синхроимпульсов (фиг. 2o). Тогда в первый

D-триггер записан сигнал с выхода

10, накопителя 2 на интервале т,е, на том интервале, когда на выходе 10 накопителя 1 находится сигнал, записанный в первый разряд накопителя 2 на (n- n<)-м временном интервале (A»r. 2с), т.е. на входе

18 накопителя 2 сигнал задержан относительно сигнала на входе устройства на d< временных интервалов, Задержка во втором разряде накопителя 2 относительно входа 18 нат копителя 2 организована так же, как и в первом раэряце. Сигнал с входа

18 накопителя 2 записывается во второй разряд накопителя 2 импульсом записи на интервале t -й<т,(фиг.2<.), <т< а считывание сигнала на выходе 10 накопителя 2 происходит по импульсам считывания (фиг. 2<<). Сигнал на выходе 10 накопителя ? задержан относительно входа 18 на Ь„, ь<

d, временных интервалов, а относительно входа устройства на d, +Ь

6, + 6 „ ...,6< +6,„, временных интервалов, т.е. íà и-м временном интервале на выходе 10> накопителя 2 во время появляется сигнал, поступивший на вход устройства íà (n-д,— но)-м временном интервале, во время

t --t -сигнал, поступивший на вход устройства на (n- 6, — <т,)-м временном интервале и т.д. (фиг, 2«I, во

12954 время t>- < условно показан сигнал, записанный во второй разряд накопителя 2 íà и-м временном интер вале по адресу А), Если на второй управляющий вход

19, устройства поступает например, такой сигнал, что на С-вход

D- триггера 6 поступает импульс с входа 15, источника синхроимпульсов (фиг. 2 t>), то на входе 18 > накопителя 2 сигнал задержан относительно входа устройства на ь, + А временных интервалов (фиг, 2 ), Этот сигнал записывается в третий разряд накопителя 2 импульсом записи (фиг, 2 ), а считывание сигнала на выходе 10 накопителя 2 происходит па импульсам считывания (фиг, 2М) °

На выходе 10 накопителя 2 сигнал задержан относительно входа устройства íа Ь, +Ь,+Ь,, 6„+Ь + Ь„

, + >,+ А,,..., „+ Ь,+ Ь,„, временных интервалов, т. е, на и-м цикле обращения на выходе 10 накопителя 2 во время t -t> появляется сигнал, пришедший на вход устройства на (n- 6, — Ь, — Ь1)-м временном интервале, во время t>-t> — сигнал, пришедший на вход устройства HG (п 6, Ьо с) временном интервале и т.д, (на фиг, 2.р во время t -t условно показан сигнал, записанный в третий разряд накопителя 2 на и-м временном интервале по адресу А)„

Таким же образом осуществляется задержка в других разрядах накопителя. Так, например, если на С-вход ,D-триггера 6, поступает импульс с входа 15 источника синхроимпульсов (фиг, 2 р), то на вход 1Р накопителя

2 поступает сигнал, приведенный на фиг. 2 . Этот сигнал записывается в К-й разряд накопителя импульсом записи, Сигнал на выходе 10< основного накопителя на и-м временном интервале имеет вид, приведенный на фиг. 2 и, (во время t>-йю условно показан сигнал, записанный в К-й разряд накопителя 2 íà Il-ì временном интервале по адресу А), Таким образом сигнал, записанный в первый разряд накопителя 2 на и-м временном интервале по адресу А появляется на выходе 10* во время на (и+ a )-м временном интер50 б вале, во время с -t на (и+ 6,)-м временном интервале и так далее на выходе IOz во время t t на (и+6,+

+ 6,)-м временном интервале, во время -1 на (n+a,+ a,)-м временном интервале и т.д.

Формула. изобретения

10 Устройство для задержки сигналов, содержащее источник синхроимлульсов, накопитель, выходы которого являются выходами устройства, а входы записи и считывания соединены соответственно с первым и вторым выходами источника синхроимпульсов, вычитатель, выходы которого соединены с адресными входами накопителя, первый счетчик, счетный вход кото20 рого соединен с третьим выходом источника синхроимпульсов, а выходы соединены с первой группой входов вычитателя,К-1 D-триггеров (K — число выходов устройства, 1 6 К I., / максимальное число интервалов задержки), причем D-входы триггеров соединены с соответствующими выходами накопителя, первый информационный вход которого является входом устрой30 ства, à i-й информационный вход, :1.=2,К, соединен с выходом (x-1)-го

D-триггера, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения устройства эа счет

З5 получения нескольких величин задержки на одном временном интервале, в него введены группа коммутаторов, управляющие входы которых являются входами управления задержкой устрой40 ства, информационные входы соединены с группой выходов источника синхроимпульсов, а выходы соединены с

С-входами соответствующих D-триггеров, и формирователь шага задержки, 45 который состоит из второго счетчика и коммутатора,, выходы которого соединены с второй группой входов вычитателя, счетный вход и вход начальной установки второго счетчика соедине50 ны соответственно с четвертым и третьим выходами источника синхроимпульсов, а выходы — с управляющими входами коммутатора, информационные входы которого являются входами за55 дания величины шага задержки устройства.

1295450 ай/

21о

2/ ! 295450

Л- ьп1 инеердал

+/ -иа ь оа1

Ф 4 9 4 1 Ь 7 4 J ю с,Ь к ц с, г, а

Фаей

В НИИПИ 622/58 7ираж 590 Подписное

Ъ

Произв.-полигр. лр-тие, г. Ужгород, ул. Проектная, 4

Устройство для задержки сигналов Устройство для задержки сигналов Устройство для задержки сигналов Устройство для задержки сигналов Устройство для задержки сигналов Устройство для задержки сигналов 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для формирования импульсов, свободных от влияния дребезга контактов в устройствах с механическими контактами и для формирования коротких одиночных импульсов по фронту длинных импульсных или потенциальных сигналов

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к импульсной технике и может быть использовано при создании многоканальных формирователей импульсов для стробоскопического измерителя параметров импульсов

Изобретение относится к импульсной технике, в частности к устройствам для вьделения цифровых сигналов из каналов цифровой передачи с ограниченной полосой пропускания, и Фив

Изобретение относится к радиоэлектронике и может использоваться в устр-вах синхронной коммутации каналов

Изобретение относится к цифровой технике и может быть использовано при создании электронных линий задержки

Изобретение относится к вычислительной технике и может быть использовано для задержки цифровой информации

Изобретение относится к вычислительной технике и может быть примене но для задержки передаваемой информации

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам, и может быть применено для задержки передаваемой информации в системах цифровой обработки данных
Наверх