Устройство для имитации сбоев

 

Изобретение относится к цифровой вычислительной технике и может быть использовано для отработки и определения эффективности программноаппаратных средств контроля и обеспечения надежности ЦВМ и устойчивых ЦВМ с мажоритацией. Цель изобретениясокращение аппаратурных затрат. Для достижения цели в устройство, содержащее одноразрядный блок памяти,первый и второй блоки памяти и коммутатор , введены счетчик, элементы И и элемент задержки. 1 ил. (Л с

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (59 4 3 06 F 11/22

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТЭЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3874956/24-24 (22) 22.03 ° 85 (46) 15.03.87. Бюл. У 10 (72) Е.Я.Ваврук, P,Ñ.Ëàáÿê, А.А.Мельник и И,Г.Цмоць (53) 681.3 (088.8) (56) Патент США У 4308616, кл. G 06 F 11/22, опубл. 1981.

Авторское свидетельство СССР

У 1107126, кл. G 06 F 11/22, 1983.

„„SUnu A1 (54) УСТРОЙСТВО ДЛЯ ИМИТАЦИИ СБОЕВ (57) Изобретение относится к цифровой вычислительной технике и мохет быть использовано для отработки и определения эффективности программно" аппаратных средств контроля и обеспечения надежности ЦВМ и устойчивых

ЦВМ с малюритацией. Цель изобретениясокращение аппаратурных затрат. Для достикения цели в устройство, содерхащее одноразрядный блок памяти,первый и второй блоки памяти и коммутатор, введены счетчик, элементы И и элемент задержки, 1 ил .

1 12970

Изобретение относится к цифровой вычислительной технике и может быть использовано для отработки и определения эффективности программно-аппаратных средств контроля обеспечения надежности ЦВМ и устойчивых ЦВМ с мажоритацией.

Цель изобретения — сокращение айпаратурных затрат.

На чертеже приведена структурная схема устройства.

Устройство содержит одноразрядный блок 1 памяти, блоки 2 и 3 памяти, элемент 4 задержки, элемент И 5,счетчик 6, коммутатор 7, информационный вход 8, управляющий вход 9, информационный выход 10 устройства.

Устройство работает следующим образом.

При отработке и проверке эффектив- ности аппаратно-программных средств обеспечения надежности ЦВМ к ЦВМ вместо основной памяти подключается устройство для имитации сбоев.

Перед выполнением программы определяется поток сбоев, который должен имитироваться.

Устройство позволяет имитировать произвольное количество сбоев следующих типов: искажения одного или произвольного количества разрядов информации в одной ячейке блока памяти, искажения одного или произвольного количества разрядов информации в группе ячеек блока памяти. 35

В блоке 2 памяти храняться программы, с которыми ведется работа.

В соответствующие адреса блока 3 памяти записывается информация с внесенными искажениями. В ячейки блока

3 памяти, в которые вносятся искажения, записывается "1".

По сигналу начальной установки (на чертеже не показан) счетчик 6 устанавливается в нулевое состояние.

При поступлении из ЦВМ адреса на вход 8 происходит одновременное считывание информации по данному адресу в блоках 1 и 2 памяти, и по адресу, сформированному на счетчике 6, из блока 3 памяти.

При "1" на управляющем входе коммутатора 7 на вход 10 проходит информация с блока 3, при "0" — с блока 2.

При поступлении первого„искаженного" адреса на управляющий вход коммутатора поступает "1", разрешая прохождение информации с блока 3 памяти, Эта "1" задерживается элементом 4 задержки и по сигналу управления на входе 9 устройства через открытый элемент И 5 содержимое счетчика 6 увеличивается на "1". Время задержки элемента 4 задержки должно быть больше времени реакции программноаппаратных средств контроля„ЦВМ, /

Таким образом, в блоке памяти 3 искаженная информация подготавливается наперед„ Информация с выхода 10 поступает в ЦВМ, В одном случае в

ЦВМ поступает искаженная информация, а в другом . — неискаженная. Искажения должны быть обнаружены программноаппаратными средствами контроля ЦВМ с соответствующей реакцией.

Формула изобретения

Устройство для имитации сбоев,содержащее одноразрядный блок памяти, первый и второй блоки памяти и коммутатор, причем информационный вход устройства соединен с адресными входами первого блока памяти и одноразрядного блока памяти, выходы которых соединены соответственно с управляющими и первым информационным входами коммутатора, информационный выход второго блока памяти соединен с вторым информационным входом коммутатора, выход которого является информационным выходом устройства, о т л и— ч а ю щ е е с я тем, что, с целью сокращения аппаратурных затрат, в устройство введены счетчик, элемент

И и элемент задержки, причем выход одноразрядного блока памяти через элемент задержки соединен с первым входом элемента И, вход опроса имитации сбоя устройства соединен с вторым входом элемента И, выход которого соединен с счетным входом счетчика, информационный выход счетчика соединен с адресным входом второго блока памяти.

1297056

Редактор Т.Парфенова Техред М.Ходанич

Корректор M.Äåì÷èê

Заказ 782/52 Тираж 673.

ВНИИПИ Государственного. комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Устройство для имитации сбоев Устройство для имитации сбоев Устройство для имитации сбоев 

 

Похожие патенты:

Изобретение относится к области цифровой вычислительной техники, может быть использовано в аппаратуре автоматического контроля и диаг-

Изобретение относится к цифровой вычислительной технике и может быть использовано в цифровых вычислительных комплексах повьппенной надежности

Изобретение относится к .области вычислительной техники и может быть использовано для контроля системы электропитания и управления потребителями при возникновении нарушений в системе электропитания.Целью изобретения является повьппение достоверности контроля устройства

Изобретение относится к области вычислительной техники, в частности к микропроцессорным системам сбора данных с батарейным электропитанием, и может найти применение в портативной аппаратуре регистрации цифровой информации в полевых условиях

Изобретение относится к области вычислительной техники

Изобретение относится к цифро- 1ВЫМ системам автоматики и вычислительной техники и может быть использовано для диагностирования неисправностей отдельных модулей этих систем

Изобретение относится к области вычислительной техники и используется для контроля и диагностики неисправностей цифровых устройств

Изобретение относится к вычислительной технике и предназначено для реализации всех логических функций п переменных

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано в аппаратных и гибридных мониторах для подсчета частоты появления событий, принадлежащих к нескольким классам, в частности для получения статистических характеристик о работе программ

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к вычислительной технике

Изобретение относится к области испытания и контроля цифровых полупроводниковых интегральных микросхем (ИС) и может быть использовано в сборочном производстве электронных средств при входном контроле показателей радиационной стойкости ИС, содержащих запоминающие устройства (ЗУ)

Изобретение относится к ремонтному обслуживанию персональных компьютеров, а именно к диагностике работоспособности аппаратных средств и программного обеспечения

Изобретение относится к контрольно-измерительной технике и может быть использовано для обнаружения и указания места потенциально неисправного устройства, входящего в состав цифрового блока

Изобретение относится к области диагностики технических систем и может быть использовано при диагностике состояния технических систем различной степени сложности

Изобретение относится к средствам тестирования взаимосвязанных больших интегральных микросхем (БИС) на уровне плат в реальных условиях эксплуатации
Наверх