Устройство для обнаружения ошибок в кодах

 

Изобретение относится к вычислительной технике, а именно к аппаратуре диагностики, и может быть использовано для обнаружения сбоев и отказов при испытании логических блоков. Устройство обеспечивает не только обнаружение сбоев в неисправных контролируемых блоках, йоипоз-- воляет проверять их по наработке на отказ. Устройство содержит генератор 1 одиночного импульса, блок 2 задержки , первый регистр 3, элемент И 4, второй регистр 5, блок 6 сравнения кодов и счетчик 7 импульсов. 1 ил. (/

СООЗ СОВЕТСКИХ

PECflYSllHH

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3910630/24-24 (22) 11.06.85 (46) 23.05,87.Бюл. 9 19 (71) Тамбовский институт химического машиностроения (72) Е.И.Глинкин, Б.И.Герасимов, Ю.Л.Муромцев и T.M.Глинкина (53) 621.396 (088.8) (56) Авторское свидетельство СССР

В 640266, кл, G 01 R 31/28» 1977.

Авторское свидетельство СССР

9 658510, кл. G 01 R 31/28, 1976. (54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ

ОШИБОК В КОДАХ,.SU„1312497 А I (59 4 G 01 R 31/28// Н 03 М 13/00 (57) Изобретение относится к вычислительной технике, а именно к аппаратуре диагностики, и может быть использовано для обнаружения сбоев и отказов при испытании логических блоков. Устройство обеспечивает не только обнаружение сбоев, в неисправ-ных контролируемых блоках, Но и поз-воляет проверять их по наработке на отказ ° Устройство содержит генератор

1 одиночного импульса, блок 2 задержки, первый регистр 3, элемент И 4, второй регистр 5, блок 6 сравнения кодов и счетчик 7 импульсов. 1 ил.

t 131

Изобретение относится к вычислительной технике, а именно к аппаратуре диагностики, и может быть использовано для обнаружения сбоев и отказов при испытании логических блоков.

Цель изобретения — повышение надежности устройства.

На чертеже приведена функциональная схема устройства.

Устройство для контроля регистров содержит генератор 1 одиночного импульса, блок 2 задержки, первый регистр 3, элемент И 4, второй регистр 5, блок 6 сравнения кодов, счетчик 7 импульсов. На чертеже показаны управляющий вход 8 устройства, первый 9 и второй 10 информационные входы, и выход 11 устройства.

Устройство работает следующим образом.

В исходном состоянии элемент И 4 закрыт нулевым потенциалом, присутствующим на входе 8. На выходе генератора 1 присутствует нулевой потенциал, регистр 5 и счетчик 7 обнулены, На входах блока 6 присутствуют нулевые потенциалы, т.е. Н„ = И = О, а на выходе блока 6 сформирован единичный потенциал (потенциал логической «11 ) .

На информационных входах счетчика 7 по входу 9 установлен код N„, соответствующий времени наработки регистра 3 на отказ. Регистр 3 является контролируемым регистром. На информационных входах регистра 5 по входу 10 установлен код N2, соответствующий исходному коду из комбинации контрольных кодов.

Пусть код в регистре 5 уменьшается на единицу в момент появления, фронта тактового импульса, На выходе регистра 5 формируется код N; а на выходе контролируемого регистра 3 — код N-, причем при условии равенства кодов N ° = N. на выходе блока 6 формируется едйничный потенциал, в противном случае на выходе блока 6 присутствует нулевой потенциал.

Запуск устройства осуществляется по входу 8, на который подается единичный потенциал, а генератор 1 формирует импульс, по которому в счетчик 7 и регистр 5 соответственно вводятся коды N„ и Б, На выходе счетчика 7 появляегся единичный потен2497 2 циал, который открывает элемент И 4, При этом на выходе элемента И 4 формируется потенциал логической единицы, в момент появления фронта которого код в регистре 5 уменьшается на единицу через время задержки, определяемое временем переключения регист- ра 5. На входе регистра 3 код появляется через время, определяемое бло10 ком 2 задержки, а на выходе регистра

3 при его исправностй появляется код через время, определяемое временем задержки блока 2 и переходными процессами в регистре 3. Код в регистре

15 3 также уменьшается на единицу после изменения кода в регистре 5.

В момент равенства кодов N . .= N.

1 j при i j = 1 на выходе блока 6 появляется единичный потенциал, причем

20 при i = О, j = О, i = 1, j = О коды

11„ Ф N - и на выходе блока 6 присутj ствует нулевой потенциал.

На выходе элемента И 4 появляется фронт (i+1)-ro импульса, по которому значение кода в счетчике 7 уменьшается на единицу, а код в регистре 5 уменьшается на единицу, т.е. N;,, > = 2.

Коды на входах блока 6 в течение

30 времени„ определяемого задержкой блока 2, не равны 11 N N °, i = 2, j = 1, что соответствует нахождению нулевых потенциалов на выходах блока 6 и элемента И 4, При :i = 2, j = 2 коды N;. = N > и формируется (i+2) é импульс на выходах блока 6 и элемента И 4. По фронту (i+2)-го импульса осуществляетсяизменение кодов в регистре 5 и счет4р чике 7 вьппеописанным образом до "обнуления" счетчика 7 при нормальной работе контролируемого регистра 3.

Если на выходе контролируемого регистра 3 появляется искаженный

45 код то при х = j = n коды N;+N., на выходе блока 6 импульс не формйруется и срывается генерация импульсов следящей обратной связи, При этом из счетчика 7 на выход

50 11 поступает код (N„ — n), который характеризует число недоработанных циклов регистра 3 на отказ,.

Формула изобретения

Устройство для обнаружения ошибок в кодах, содержащее генератор одиночного импульса, блок задержки, первый регистр, элемент И, выход которого соединен с тактовым входом

131

Составитель H.Áo÷àðoâà

Редактор П.Гереши Техред П.Сердюкова Корректор С, Черни

Заказ 1969/44 Тираж 731 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, г,ужгород, ул.Проектная, 4 второго регистра, выходы которого соединены с первыми входами блока сравнения кодов, выход которого соединен с первым входом элемента И, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности устройства, в него введен счетчик импульсов, первый выход которого соединен со вторым входом элемента И, выход генератора одиночного импульса соединен с установочными входами счетчика импульсов и второго регистра, выходы которого через блок задержки соединены с входами первого регистра, вы2497 4 ходы которого соединены с вторыми входами блока сравнения кодов, вход управления устройства подключен к входу генератора одиночного импульса, 5 объединен с третьим входом элемента И, и является входом управления устройства, информационные входы счетчика импульсов и второго регистра являются соответственно первыми

1О и вторыми информационными входами устройства, счетный вход счетчика импульсов подключен к выходу блока сравнения кодов, а выход является выходом устройства.

Устройство для обнаружения ошибок в кодах Устройство для обнаружения ошибок в кодах Устройство для обнаружения ошибок в кодах 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к цифровой технике, может быть использовано для контроля и диагностирования цифровых устройств и является усовершенствованием изобретения по авт.св

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике

Изобретение относится к автоматике

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике

Изобретение относится к вычис- -лительной технике

Изобретение относится к радиосвязи, реализуемой посредством каналов с частотной модуляцией сигналов

Изобретение относится к радиосвязи, реализуемой посредством каналов с частотной модуляцией сигналов

Изобретение относится к области техники связи и может быть использовано для декодирования помехоустойчивых каскадных кодов в аппаратуре помехоустойчивой связи

Изобретение относится к технике связи и может использоваться в системах передачи дискретной информации

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике

Изобретение относится к технике передачи данных и может быть использовано для передачи двоичного кода по каналам связи

Изобретение относится к вычислительной технике и технике связи
Наверх