Устройство для передачи двоичного кода

 

Изобретение относится к технике передачи данных и может быть использовано для передачи двоичного кода по каналам связи. Изобретение позволяет повысить помехоустойчивость при передаче информации за счет введения цифроаналогового и аналогоцифрового преобразователей, сумматора , блока памяти, блока счетчиков, порогового элемента и новых связей. Работа соединенных соответствующим образом регистра сдвига, блока гене- .раторов опорных сигналов перемножителей и многовходового сумматора приемной части заключается в формировании в каждом периоде Т кода, вычитание которого из принятого кода позволяет одновременно определять разряды кода, в то время как в аналогич ном устройстве с помощью перечисленных блоков производится перемножение принятого кода на опорный сигнал с последующим усреднением полученного произведения и определение значения одного разряда кода. Блок памяти, блок счетчиков и пороговый элемент, соединенные соответствующим образом, производят многократное определение каждого разряда кода. Совокупность перечисленных отличительных призна ков позволяет увеличить скорость передачи и уменьшить вероятность ошибочного приема кода. 3 ил. С 8 (Л с

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (1% (11) (11 4 Н 03 М 13/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ ---8р

ОПИСАНИЕ ИЗОБРЕТЕНИЯ "" .

К А ВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ (21) 4022443/24-24 (22) 17.02.86 (46) 23.07.87. Бюл. В 27 (71) Минский радиотехнический институт (72) Л.М.Трубицын, Н.И.Цупрев и А.Г.Саперов (53) 621.398(088.8) (56) Фесенко Б.В., Чермавин А.Д. Модель в стандарте KAMAK с цифровым способом формирования сигнала. — Автометрия, 1980, Ф 4, с. 24-28.

Тамм Ю.А., Фрицлер П.Г. Метод борьбы с импульсными помехами и кратковременными перерывами при передаче данных. — Электросвязь, 1984, В 10, с. 52-55. (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ДВОИЧНОГО КОДА (57) Изобретение относится к технике передачи данных и может быть использовано для передачи двоичного кода по каналам связи, Изобретение позволяет повысить помехоустойчивость при передаче информации за счет введения цифроаналогового и аналогоцифрового преобразователей, сумматора, блока памяти, блока счетчиков, порогового элемента и новых связей.

Работа соединенных соответствующим образом регистра сдвига, блока генераторов опорных сигналов перемножителей и многовходового сумматора приемной части заключается в формировании в каждом периоде Т кода, вычитание которого из принятого кода позволяет одновременно определять разряды кода, в то время как в аналогич" ном устройстве с помощью перечисленных блоков производится перемножение принятого кода на опорный сигнал с последующим усреднением полученного произведения и определение значения одного разряда кода. Блок памяти, блок счетчиков и пороговый элемент, соединенные соответствующим образом, производят многократное определение каждого разряда кода. Совокупность перечисленных отличительных признаков позволяет увеличить скорость передачи и уменьшить вероятность ошибочного приема кода. 3 ил.

13257

Изобретение относится к технике передачи данных и может быть использовано для передачи цифровой информации в информационных системах.

В

Цель изобретения — повышение помехоустойчивости передачи информации эа счет многократного определения каждого разряда принимаемого кода.

На фиг. 1 приведена функциональная схема передающей стороны устройства, на фиг. 2 — функциональная схема приемной стороны устройства, на фиг. 3 — функциональная схема перемножителя. 15

Передающая сторона 1 (фиг. 1) содержит регистр 2 сдвига, состоящий из триггеров 3, блок 4 перемножителей, состоящий из перемножителей 5, блок 6 генераторов опорных сигналов, состоящий из генераторов 7 опорных сигналов, сумматор 8, цифроаналоговый преобразователь 9, фильтр 10, канал

11 связи.

Приемная сторона 12 (фиг. 2) со- 26 держит регистр 13 сдвига, состоящий из триггеров 14, блок 15 перемножителей, состоящий иэ перемножителей 16, блок 17 генераторов опорных сигналов, состоящий из генераторов 18 опор-З0 ных сигналов, первый сумматор 19, аналого-цифровой преобразователь 20, второй сумматор 21, блок 22 памяти, блок 23 счетчиков, содержащих счетчи- ки 24, пороговый элемент 25. Перемно.житель 5(16). (фиг. 3) содержит эле35 менты И 26.

Устройство работает следующим образом.

Передаваемый двоичный код (ПЛК) по 40 дается последовательно в регистр 2 и сдвигается в нем с интервалом времени

Т

Q (1) где ь — длительность импульса, 45

Q — число интервалов, на которое делится (Значение коэффициентов базисной функции Y(t) для интервалов времени !

t +Т, t, +2T,...,й, 0 T (Я=1, 2...) ц) .вычисляются предварительно по формуле

Y(t) А У (t-(m-)) Т) ехр (-В .2 о

hТ2 (m-t)2), (2) где ш — порядковый номер импульса

y(t):

18 г

y(t) 8 d(t) cos f (t);

d(t) exp(-В2 еа);

Ф(е) ы (t) dt.: ()

4)(t) () exp(-У t ); о 2 о

8 - 4 ° 1n с/(. ; ч с))1

2 2

1 с — число раз, в которое изменяется d(t) и И (1)

f — средняя частота спектра y(t)h и подаются в виде параллельных N-раз1 рядных кодов на соответствующие пере множители 5 блока 4 перемножителей, Значения базисной функции вычисляются, начиная с момента времени, соответствующего максимальному значению производной функции y(t) и равного

1/12 ° В, причем функция синуса для

y(t) в этой точке равна нулю. В результате этого B блоке 4 происходит поразрядное перемножение ПДК на соответствующие значения коэффициентов в базисной функции. Иноговходовой сумматор 8 в течение каждого Т выдает в канал через цифроаналоговый преобразователь 9 сигнал

Ц„° - >. Х;„„ (1 Т), (3)

К1 где Х; — значение i-го разряда ПДК.

На входе приемной стороны t2 с приходом сигнала U аналого-цифровой преобразователь 20 преобразует его в цифровую форму и подает на второй сумматор 21, который производит вычитание иэ сигнала U значения моhei делируемого сигнала U (4)

Ц ° Б - U

Н, М,1

Так как речь идет о двоичном коде, ь то в каждом Т могут существовать 2 различных значений П,, Перед началом работы эти значения вычисляются и заносятся в блок 22 памяти. При поступлении в очередном Т на вход блока 22 одного из кодов U ; на информационном

111 выходе этого блока после считывания . из него появляется двоичный параллельный код, число разрядов которого равно L и 1, в любом разряде которого означает наличие 1 в соответствующем разряде ПДК. (т

В каждом тактовом интервале Т с выхода блока 22 единицы соответствующих разрядов добавляются {или не до25718 з 13 бавляются в случае нулей) к содержимому соответствующих счетчиков 24.

Перед началом следующего такта содержимое каждого j-ãî счетчика (где 1

1,2,...,L) переписывается в (j+1)-й счетчик, после этого первый счетчик обнуляется.

Таким образом, после Ь тактов Т в крайнем, левом L-м счетчике находится число единиц, равное числу случаев, когда данный разряд определен как единичный. Если это число единиц больше Ь/2, та пороговый элемент 25 формирует на выходе единицу, если меньше либо равно L/2 — нуль.

С выхода элемента 25 значение сформированного разряда заносится, в регистр 1Э сдвига, после чего блок

15 перемножителей производит операцию

X»Y (i Т) и подачу данного значения на многовходовой сумматор 19.

Работа блоков !3, 15, 17 и 19 полностью аналогична работе блоков 2, 4, 6 и 8. Код с выхода сумматора 19 подается на первый вход сумматора 21, который в каждом Т производит вычитание этого кода из кода с выхода аналого-цифрового преобразователя 20.

Применение предлагаемого устройства для передачи двоичного кода в аппаратуре передачи данных позволяет повысить достоверность передачи информации за счет определения в каждом временном интервале нескольких разрядов кода, увеличить отношение сигнал/шум в месте приема.

Формула изобретения

Устройство для передачи двоичного кода, содержащее на передающей старане регистр сдвига, вход которого является первым входом устройства, выходы регистра сдвига соединены с соот ветствующими первыми входами блока .перемножителей, вторые входы которо5 го подключены к соответствующим выходам блока генераторов опорных сиг налав, выходы блока перемножителей соединены с соответствуюцрпчи входами сумматора, фильтр, выход которого подключен к каналу связи, на приемной стороне устройство содержит регистр сдвига, выходы которого соединены с соответствующими первыми входами блока перемножителей, вторые входы которого подключены к соответствующим выходам блока генераторов опорных сигналов, выходы блока перемножителей соединены с соответствующими входами первого сумматора, о тл и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости передачи информации, в него на передающей стороне введен цифроаналоговый преобразователь, вход и выход которого соединены соответственно с выходом сумматора и входам фильтра, на приемной стороне введены аналого-цифровой преобразователь, второй сумматор, блок памяти, блок счетчиков и пороговый элемент, выход первого сумматора соединен с первым входом второго сумматора, второй вход которого подключен к выходу аналого-цифрового преобразователя, выход второго сумматора через блок памяти соединен с соответствующими первыми входами блока счетчиков, выход которого через поро-. говый элемент соединен с входом реги- стра сдвига, вход аналого-цифрового

40 преобразователя подключен к каналу связи, объединенные вторые входы блока счетчиков являются управляющим вхо. дом устройства, выход порогового элемента является выходом устройства.

1325718

Составитель В.Бородин

Редактор И.Шулла Техред Л.Сердюкова

Корректор Н.Король

Заказ 3127/57 Тираж 901

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1 13035, Москва, И-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Устройство для передачи двоичного кода Устройство для передачи двоичного кода Устройство для передачи двоичного кода Устройство для передачи двоичного кода 

 

Похожие патенты:

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике, а именно к аппаратуре диагностики, и может быть использовано для обнаружения сбоев и отказов при испытании логических блоков

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к цифровой технике, может быть использовано для контроля и диагностирования цифровых устройств и является усовершенствованием изобретения по авт.св

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике

Изобретение относится к автоматике

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике

Изобретение относится к радиосвязи, реализуемой посредством каналов с частотной модуляцией сигналов

Изобретение относится к радиосвязи, реализуемой посредством каналов с частотной модуляцией сигналов

Изобретение относится к области техники связи и может быть использовано для декодирования помехоустойчивых каскадных кодов в аппаратуре помехоустойчивой связи

Изобретение относится к технике связи и может использоваться в системах передачи дискретной информации

Изобретение относится к области кодирования и декодирования данных, в частности к способу и устройству декодирования кода порождающей матрицы с низкой плотностью

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к технике связи и может быть использовано для обнаружения ошибок при приеме последовательного дуобинарного кода
Наверх