Стабилизированная трехфазная система питания

 

Изобретение относится к электротехнике и может быть использовано для образцовых источников параметров качества трехфазной сети. Цель изобретения - повышение точности воспроизведения параметров качества выходного напряжения. В устр-во.введены коммутатор 21, сумматор 22, пороговые элементы 24 - 26, аналоговое запоминающее устройство 23, регистр 27, счетчик-дешифратор 34, усилитель-ограничитель 18, логический блок 35, блок синхронизации 37, цифроаналоговые преобразователи 38-42 и 90традусные фазовращатели 43 и 44. Цель достигается также определенным схемным по с троением опорного элемента 17, а также KOHKpeTHbW логическим законом, которые реализует блок управления. 2 ил. СЛ CAD 1 ND

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (50 4 С 05 Р 1/44

ОПИСАНИЕ ИЗОБРЕТ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4038394/24-07 (22) 23. О1 . 86 (46) 15,06.87. Бюл. В 22 (71) Институт электродинамики

АН УССР (72) В.В. Брайко, И.П. Гринберг, С.Г. Таранов, О.М. Мирфайзиев и В.Н, Черныш (53) 62! . 31 6. 722. 1 (088 .8) (56) Авторское свидетельство СССР

9 849165 кл. G 05 F 1/44, 1978.

Авторское свидетельство СССР

У 983673, кл. G 05 F 1/44, 1981. (54) СТАБИЛИЗИРОВАННАЯ ТРЕХФАЗНАЯ

СИСТЕМА ПИТАНИЯ (57) Изобретение относится к электротехнике и может быть использовано

„„SU„„131?412 А 1 для образцовых источников параметров качества трехфазной сети. Цель изобретения — повышение точности воспроизведения параметров качества выходного напряжения. В устр-во.введень1 коммутатор 21, сумматор 22, пороговые элементы 24 — 26, аналоговое запоминающее устройство 23, регистр 27, счетчик-дешифратор 34, усилитель-ограничитель 18, логический блок 35, блок синхронизации 37, цифроаналоговые преобразователи 38-42 и 90-градусные фазовращатели 43 и 44. Цель достигается также определенным схемным постро ением опорного элемента 17, а.также конкретным логическим законом, которые реализует блок управления. 2 ил.

1 131

Изобретение относится к электроте::нике и может быть использовано для создания образцовых источников параметров качества трехфазной сети.

Целью изобретения является автоматизация процесса амплитуцно-фаэовой симметрии и повыщение точности воспроизведения параметров качества выходного напряжения.

На фиг.l приведена структурная схема предлагаемой стабилизированной трехфазной системы питания; на фиг,2временные диаграммы, поясняющие рабо, ту блока синхронизации.

Устройство содержит преобразователь 1 однофаэного напряжения в трехфазное с нулевым проводом (ПН), в цепь каждой фазы которого включены последовательно соединенные регулируемые фазовращатели (РФВ) 2-4, дополнительные регулируемые делители напряжения (ДДН) 5-7, стабилизаторы (СПН) 8-10 первой гармоники переменного напряжения с трансформаторным выходом и основные регулируемые делители напряжения (ОДН) 11-13, входы и выходы которых через переключатель (ПЕР) 14 подключаются к узлу индикатора симметрии (ИС) 15, а также избирательный узел сравнения (ИУС) 16, один вход которого соединен с выжодом опорного элемента 17, содержащего усилитель-ограничитель (УО) 18, выход которого подключен к управляющему входу прерывателя (ПР) 19, и источник опорного напряжения (ПОН)

20, выход которого соединен с входом

ПР 19, выход ПР 19 является выходом опорного элемента 17, Выходы ОДН

11-13 соединены с информационными входами коммутатора (К) 21, выход которого подключен к второму входу

ИУС 16 и к входу УО 18 опорного элемента 17. Выход ИУС 16 соединен с первым входом сумматора 22 и через аналоговое запоминающее устройство (АЗУ) 23 с вторым входом сумматора

22, а также с входами первого 24 и второго 25 пороговых элементов (ПЭ), Вход третьего ПЭ 26 соединен с выходом сумматора 22, а выходы всех

ПЭ 24 — 26 через регистр (РГ) 27 подключены к информационным входам блока управления (БУ) 28, соединены соответственно со входами +1 и — 1 пяти реверсивных счетчиков (PC) 2933 параллельно, выход Ч„ соединен с входом первого PC 29, выход у„ — с

7412 2

45

5

35 входом Ч второго PC 30, а выход Сч с входом счетчика дешифратора (СчДС)

34, нулевой выход которого подключен параллельно к входу третьего PC 31 и первому управляющему входу К 21, первый выход — к входу V четвертого

PC 32 и второму управляющему входу

К 21, второй выход- к входу Чпятого PC

33 и третьему управляющему входу К

21, выход 3 — к четвертому управляющему входу К 21, первому управляющему входу БУ 28 прямому иинверсивному входам логического блока (ЛБ) 35 и управляющему входу УО 18. Первый информационный вход ЛБ 35 соединен с выходом УО 18 опорного элемента 17, второй информационный вход через УО

Зб — с выходом одного .из ОДН 13, а выход ЛБ 35 подключен к входу блока синхронизации (БС) 37, первый выход которого соединен с управляющим входом АЗУ 23, второй выход — с управляющим входом РГ 27, третий и четвертый выходы — с вторым и третьим управляющими входами БУ 28 соответственно, Выходы РС 29-33 подключены к цифровым входам соответствующих цифроаналоговых преобразователей (ЦАП 1

38-42, Управляющие входы второго и третьего РФВ 3 и 4 соединены через свои ЦАП 38 и 39 и 90 -ные фаэовращатели 43 и 44 с выходами соответствующей фазы преобразователя l, Управляющие входы СПН 8 — 10 соединены через свои ЦАП с выходами ДДН 5 — 7, Устройство работает следующим образом, Выходной трехфазный сигнал преобразователя .1 однофазного напряжения в трехфазное через РФВ 2-4 и ДДН 57 поступают на СПН 8-10 амплитуды первой гармоники переменного напряжения с трансформаторными выходами, Углы сдвига фаэ между выходными напряжениями СПН 8-10 определяются уровнем напряжения на управляющих входах второго и третьего РФВ 3 и 4, а уровень амплитуды выходных напряжений— напряжением на управляющих входах

СПН 8 — 10 и в начале работы могут не соответствовать номинальным значениям, Отработка номинального уровня амплитуды первой фазы начинается в тот момент, когда СчДС 34 устанавливается в состояние 0", Сигнал на выходе "0" СчДС 34 поступает на первый управляющий вход К 21, в результате чего К 21 подключает выход ОДН 11 к

3 13)74 входу ИУС 16 и опорного элемента 17 °

Сигнал, пропорциональный разнице амплитуд опорного напряжения и напряжения первой гармоники на выходе первой фазы устройства, поступает на ПЭ

24 и 25, первый из. которых (24 )настроен на положительный знак разности сравниваемых напряжений, а другой (25) — на отрицательный; Импульсом управления со второго выхода БС 37 10 состояние пороговых элементов записывается в РГ 27, выходные сигналы которого поступают на входы БУ 28, Если разность опорного и выходного напряжения фазы положительна, то, БУ 28 15 вырабатывает сигнал на выходе +1, если отрицательна — то на выходе. -1, Сигналы с выходов +1 и -1 БУ 28 поступают на входы +1 и -1 всех PC 2933, но так как .счетчик-дешифратор 20 находится в состоянии "0", то д данном случае работает только PC 31, который с помощью ЦАП 40 меняет уровень напряжения на управляющем входе

СПН 8, что, в свою очередь, приводит 25 к изменению уровня выходного напряжения на выходе СПН 10, Процесс повторяется до тех пор, пока сигнал разности на выходе избирательного узла сравнения не станет по модулю мень- 30 ше, чем порог срабатывания ПЭ 24 и

25. В этом случае БУ 28 вырабатывает сигнал на выходе Сч, под действием которого СчДС 34 перейдет в новое состояние — "1", В этом случае элементы избирательной обратной связи—

ИУС 16, опорный элемент 17, ПЭ 24 и 25, PC 32, ЦАП 41 — включаются на ртработку номинального уровня амплитуды первой .гармоники второй фазы. 40

Отработка номинального уровня ампли.туды первой гармоники третьей фазы .начнется после того, как под действием сигнала на выходе Сч БУ 28 СчДС

34 перейдет в состояние "2", 45

Точность установки номинального уров ня ампли туд выходных нап ряже ний зависит от коэффициента усиления ИУС

16 и порога срабатывания ПЭ 24 и 25, при этом использование одного, общего для всех фаз, опорного элемента

17 со своим источником ПОН 20 позволяет получать строго идентичные по уровню с амплитуды выходные напря жения.

При переходе СчДС 34 в состояние

3 устройство переходит в режим установления фазовой симметрии трехфаз)2 4 ной системы напряжений Алгоритм работы устройства в этом режиме следующий, Под действием сигнала на выходе 3 СчДС 34 все информационные входы К 21 подключаются к его выходу, запирается УО 18 опорного 17 элемента, ЛБ 35 переключает вход блока синхронизации на выход УО 36, связанного с выходом ОДН 13 одной из фаз устройства> блок управления на выходе q формирует потенциал, pasрешающий работу PC 29, В результате этого на первый вход ИУС 16 поступает сумма напряжений трехфазной системы; на второй вход поступает нулевой потенциал. Сумма равных по амплитуде напряжений равна нулю только в случае полной фазовой симметрии системы. В противном случае, ПЭ 24 или

25 фиксируют ненулевой сигнал на выходе ИУС 16, После записи состояния

ПЭ в РГ 27 аналоговое запоминающее устройство под действием сигнала с выхода 1 БС 37 фиксирует уровень сигнала ошибки симметрирования на выходе ИУС 16 ° Далее, под действием сигнала с выхода 3 БС 37 БУ 28 анализирует состояние РГ 27, при этом, если сработал один из ПЭ 24 и 25, то.БУ 28 формирует. на выходе +1 или

-1, соответственно, импульс, изменяющий состояние PC 29, в противном случае — ПЭ 24 или 25 не сработали ввиду нулевого значения сигнала ошибки симметрирования †. БУ 28 на выход

Сч формирует сигнал, который переводит СчДС 34 в состояние "0" — режимстабилизации амплитуды первой фазы, Изменение состояния PC 29 приводит к изменению уровня напряжения на выходе ЦАП 38, которое повернуто на

90 фазовращателем 43 относительно напряжения, действующего на входе

Р В 3, В результате этого изменяется начальная фаза напряжения на выходе РФВ 3 и соответственно на выходе

СПН 9, что в свою очередь приводит к изменению суммарного сигнала на выходе ИУС 16. Этот сигнал сравнивается на сумматоре 22 с предыдущим значеним сигнала ошибки симметрирования, которое хранится в АЗУ 23, Если изменение состояния PC 29 привело к уменьшению сигнала ошибки симметрирования, то сумматор 22 формирует сигнал, от которого срабытывает

ПЭ 26, в противном случае ПЭ 26 остается в нулевом состоянии.

1317412

После очередного запуска БС 37 сигналом с выхода УО 36 в РГ 27 записывается состояние ПЭ 24-26, затем АЗУ 23 фиксирует новое значение сигнала ошибки. Если в результате предыдущего изменения фазы выходного напряже ния сигнал ошибки уменьшился до нуля (ПЭ 24 и 25 не сработали), то БУ 28 формирует сигнал на выходе Сч. Если сигнал ошибки уменьшился, но не до нуля (сработал ПЭ 26), то БУ 28 формирует сигнал на тот же вход РС 29, что и в предыдущем случае, Если сигнал ошибки увеличился, то БУ 28 формирует сигнал на другой вход РС 29.

Изменение начальной фазы напряжения на выходе СПН 9 в выбранном направлении продолжается до тех пор, пока сигнал на выходе ИУС 16 не станет равным нулю, либо повторно начнет увеличиваться. В последнем случае БУ 28 снимает разрешающий сигнал с выхода с и подает его на выход

1 что приводит к отпиранию РС 30, а управляющего начальной фазой напряжения.на выходе СПН 10, Изменение состояния РС 30 происходит по описанному алгоритму до тех пор„ пока сигнал на выходе ИУС 16 не станет равным нулю либо изменение кода РС 30 как в сторону уменьшения, так и увеличения будет увеличиваться сигнал на выходе ИУС 16. В случае повторного увеличения сигнала на выходе ИУС

16 при регулировании фазы напряжения на выходе СПН 1О БУ 28 вновь переключается на управление фазы напряжения на выходе СПН 9. Таким образом, путем поочередной регулировки фазы напряжений, регулируемых РФВ 3 и 4, система выходныхнапряжений устройства в конце концов установится в симметричное состояние, Под действием нулевого сигнала на выходе ИУС 16 БУ 28 сигналом с выхода 4 блока синхрони-! зации устанавливается в исходное состояние и переходит из режима установления фазовой симметрии в режим контроля номинального уровня амплитуды выходных напряжений устройства °

В соответствии с описанным алгоритмом работы БУ 28 на своих выходах реализует следующие функции:

+1 =ПЭ1(СДЗ+ПЭЭ СДЗ+(ПЭ1+ПЭ2)„) +

+ПЭ2ПЭЗ (ПЭ1+ПЭ2)„СДЗ1

-1=ПЭ2 (СДЗ+ПЭЗ СДЗ+(ПЭ1+ПЭ2)„)+

+ПЭ1ПЭЗ(ПЭ1+ПЭ2), СДЗ;

q,= ПЭЗ„., ПЭЗ у, ПЭЗ ПЭЗ . q

" ч = ПЭ1 ПЭ21

5 где ПЭ1, ПЭ2, ПЭЗ вЂ” состояние ПЭ

24-26 соответственно в текущий момент времени;

ПЭЗ,, — состояние ПЭ 26 в предыдущий момент времени; (ПЭ1+ПЭ2)„ — состояние ПЭ 24 и 25 на первом такте выработан" ного режима работы устройства;

СДЗ вЂ” состояние выхода

3 счетчика дешифратора 34 °

15

Приведенные функции позволяют методами формальной логики реализовать

25 БУ 28, ЛБ 35 реализует функцию вида

ЛС = У018 СДЗ + У036 СДЗ где У018, У036 — сигналы с выходов

30 УО 18 и 36 соответственно °

Ф о р м у л а и з о б р е т е н и я

Стабилизированная трехфазная система питания, содержащая преобразователь однофазного напряжения в трехфазное с нулевым проводом, входом подключенным к входным клеммам, 40 в цепь каждой выходной фазы которого включены последовательно соединенные регулируемые фазовращатели, дополнительные регулируемые делители напряжения, стабилизаторы первой rap"

45 моники переменного напряжения с трансформаторным выходом, подсоединенные к выходным клеммам, и основные регулируемые делители напряжений, входы и выходы которых через переключатель подключены к узлу индикации симметрии, а также избирательный узел сравнения, один вход которого соединен с первым выходом опорного элемента, о т л и ч а ю щ а яс я тем, что, с целью автоматизации процесса амплитудно-фазовой симметрии и повышения точности воспроизведения параметров качества выходного напряжения, в нее введены коммутатор, по выходу -1

p>= ПЭЗ; ПЭЗ -9, по выходу Сч

П =ПЭ1.ПЭ2, 7 1З1741 информационные входы которого подсоединены через резисторы к выходам основных регулируемых делителей напряжения, а выход соединен с первым входом опорного элемента и параллель5 но с вторым входом избирательного узла сравнения, сумматор, один вход которого непосредственно, а другой через введенное аналоговое запоминающее устройство соединены с выходом избирательного узла сравнения, три пороговых элемента, первые два иэ которых своими входами подключены к выходу избирательного узла сравнения, вход третьего порогового элемен- 15 та подключен к выходу сумматора, а выходы пороговых элементов через введенный регистр подключены к информационным входам введенного блока управления, выходы +1 и "1 которой сое- gp динены соответственно с входами +1 и — 1 пяти введенных реверсивных счетчиков параллельно, выход у1 соединен с входом д первого реверсивного счетчика, выход 2 соединен с вхо- 25 дом V второго реверсивного, счетчика, а выход Сч соединен с входом введенного счетчика-дешифратора, нулевой выход которого подключен параллельно к входу Ч третьего реверсивного счет- Зд чика и первому управляющему входу коммутатора, первый выход счетчикадешифратора подключен к входу четвертого реверсивного счетчика и второму управляющему входу коммутатора, вто- 35 рой выход счетчика-дешифратора подключен к входу Ч пятого реверсивного счетчика и третьему управляющему входу коммутатора, а третий выход счетчика-дешифратора подключен к четвер-. щ тому управляющему входу коммутатора, второму входу опорного элемента, первому управляющему входу блока управления и прямому и инверсному входам введенного логического блока, первый 15 информационный вход которого соединен с вторым выходом опорного элемента, а второй информационный вход через первый введенный усилитель-ограничитель соединен с выходом одного из основных регулируемых делителей напряжения, а выход логического элемента соединен с входом введенного блока синхронизации, первый выход которого подключен к управляющему входу аналогового запоминающего устройства, второй выход подключен к управляющему входу регистра, а третий и четвертый выходы подключены к второму и третьему управляющим входам блока управления соответственно, при этом выходы реверсивных счетчиков соединены с цифровыми входами соответствующих введенных цифроаналоговых преобразователей, управляющие входы второго и третьего регулируемых фазовращателей соединены через последовательно включенные свои цифроаналоговые преобразователи и о введенные 90 -ные фазовращатели с выходами соответствующей фазы преобразователя однофаэного напряжения в трехфазное, а управляющие входы стабилизаторов первой гармоники соединены через свои цифроаналоговые преобразователи с выходами дополнительных делителей напряжения, опорный элемент включает в себя второй усилитель-ограничитель, информационный вход которого соединен с первым входом опорного элемента а вход управления подключен к второму входу опорного элемента, выход второго усилителя-ограничителя подключен к входу управления прерывателя и второму выходу опорного элемента, и источник опорного напряжения, выход которого через прерыватель подсоединен к первому выходу опорного элемента, причем блок управления реализует получение выходных сигналов по следующим логическим законам: по выходу +1

+1=ПЭ1(СЛЗ+ПЭЗ.СЛЗ+(ПЭ1+ПЭ2), )+

+ ПЭ2 ПЭЗ(ПЭ1+ПЭ2)„ СЛЗ, -1=ПЭ2(СДЗ+ПЭЗ.СДЗ+(ПЭ1+ПЭ2)„ )+

+ПЭ1-ПЭ1(ПЭ1+ПЭ2), СДЗ, ПО выходу К ц,= ПЭЗ„- „ПЭЗ.у

ПО ВЫХОДУ логический элемент реализует следующий закон:

US„„ = у02 СЛЗ + У01. СЛЗВ где ПЭ1, ПЭ2, ПЭЗ вЂ” логические выходные сигналы соответственно

1317412

10 кодных первого и

Составитель Ю, Опадчий

Редактор Т, Парфенова ТехредЛ.Олийнык Корректор М, Демчик

Заказ 2422/42 Тираж 863 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул, Проектная, 4 первого, второ" го и третьего пороговых элементов;

ПЭЗ; — логический выходной сигнал на выходе третьего порогового элемента в предыдущий момент вре-, 10 мени; (ПЭ1 + ПЭ2) - сумма логических сигналов на вывторого пороговых элементов на первом такте выбранного режима работы;

СДЗ . — логический сигнал на выходе 3 счетчика-дещифратора;

У01, У02 — логические сигналы на выходах первого и второго усилителейограничителей.

Стабилизированная трехфазная система питания Стабилизированная трехфазная система питания Стабилизированная трехфазная система питания Стабилизированная трехфазная система питания Стабилизированная трехфазная система питания Стабилизированная трехфазная система питания 

 

Похожие патенты:

Изобретение относится к электротехнике

Изобретение относится к вторичнь1м источникам питания радиоаппаратуры

Изобретение относится к вторичным источникам питания радиоаппаратуры

Изобретение относится к вторич- HbW источникам питания радиоаппаратуры

Изобретение относится к вторичным источникам питания радиоаппаратуры и является дополнительным к изобретению по основному авт.св

Изобретение относится к электротехнике , в частности к источникам вторичного электропитания

Изобретение относится к вторичным источникам питания радиоаппаратуры

Изобретение относится к вторичным источникам питания радиоаппаратуры

Изобретение относится к импульсным стабилизаторам переменного напряжения

Изобретение относится к вторичным источникам питания радиоаппаратуры

Изобретение относится к электротехнике, в частности к импульсным системам автоматического регулирования, и предназначено для использования в электроприводах переменного тока с ключевыми преобразователями

Изобретение относится к электротехнике, в частности к преобразователям напряжения и тока электротехнологичских установок, и может найти применение для бесконтактного регулирования напряжения и тока в первичных обмотках трансформаторов питания выпрямителей, печей сопротивления, сварочных, дуговых и электролизных установок, зарядных устройств, емкостных накопителей энергии и ряда других потребителей

Изобретение относится к схеме питания с переключаемым режимом работы, содержащей как минимум два источника питания переключаемого режима, которые содержат трансформатор и которые имеют выход, соединенные параллельно

Изобретение относится к стабилизированным источникам высокого напряжения и может быть использовано для питания трубок рентгеновских аппаратов, кинескопов телевизоров, множительных копировальных аппаратов фотоэлектронных умножителей и других высоковольтных потребителей

Изобретение относится к преобразовательной технике, предназначено для поддержания заданной уставки действующего напряжения промышленных сетей освещения и может быть использовано для регулирования нагревательных устройств

Изобретение относится к устройству подавления радиопомех в электронном регуляторе мощности (РМ)

Изобретение относится к способу широтно-импульсной модуляции для последовательно включенных преобразователей, осуществляемому согласно дополнительной части пункта 1 формулы изобретения

Изобретение относится к преобразовательной технике и может быть использовано для повышения энергетических показателей трехфазных регуляторов переменного напряжения

Изобретение относится к области электротехники и может быть использовано в модулях электропитания
Наверх