Устройство для моделирования ошибок в цифровом канале передачи информации
Изобретение относится к специализированным средствам вычислительной техники и может быть использовано при экспериментальном исследовании и испытании аппаратуры цифровых систем передачи. Цель изобретения - расширение функциональных возможностей устройства за счет имитации ошибок в цифровых системах передачи информации с квазитроичными сигналами. Устройство включает генератор 1 шума, ограничитель 2, формирователь 3 импульсов ошибок, триггеры 4, 5, входной 6 и выходной 10 согласующие линейные трансформаторы, элементы НЕ 18, 8, ИЛИ 9, 11, 12, 19, переключатели 7, 17, измеритель 13 отношения, цифроаналоговый преобразователь 14, передатчик 16, приемник 20 и блок 15 индикации. Устройство позволяет имитировать ошибки в квазитроичных сиг. налах, использующихся для передачи информации по линейному тракту цифровых систем передачи. Кроме того, устройство может работать и с униполярными двоичными сигналами и с биполярными двоичными линейными сигналамиj которые используются в некоторых типах цифровых системах передачи. 1 ил. i Л со со со сд 00
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
5 А1 (19) (ИЭ
С51) 4 С 06 F 15 20
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А BTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 4017506/24-24 (22) 23.01.86 (46) 23.09.87. Бюл. 9 35 (72) А.И.Журавин и Д.А.Журавин (53) 681.3(088,8) (56) Авторское свидетельство СССР
Р 1185628, кл. Н 04 К 3/00, 1983.
Авторское свидетельство СССР
1Ф 919117, кл. H 04 К 3/00, 1980. (54) УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ
ОПИВОК В ЦИФРОВОМ КАНАЛЕ ПЕРЕДАЧИ ИНФОРМАЦИИ (57) Изобретение относится к специализированным средствам вычислительной техники и может быть использовано при экспериментальном исследовании и испытании аппаратуры цифровых систем передачи. Цель изобретения расширение функциональных возможностей устройства за счет имитации ошибок в цифровых системах передачи информации с квазитроичными сигналами.
Устройство включает генератор 1 шума, ограничитель 2, формирователь 3 импульсов ошибок, триггеры 4, 5, входной 6 и выходной 10 согласующие линейные трансформаторы, элементы НЕ 18, 8, ИЛИ 9, 11, 12, !9, переключатели
7, 17, измеритель 13 отношения, цифроаналоговый преобразователь 14, пе-. редатчик 16, приемник 20 и блок 15 индикации. Устройство позволяет имитировать ошибки в квазитроичных сиг. налах, использующихся для передачи информации по линейному тракту цифровых систем передачи. Кроме того, устройство может раоотать и с униполярными двоичными сигналами и с биполярными двоичными линейными сигналами которые используются в некоторых типах цифровых системах передачи. 1 ил.
1339580
Изобретение относится к специализированным средствам вычислительной техники и может использоваться при экспериментальном исследовании и испытании аппаратуры цифровых систем передачи,, использующей в линейном тракте квазитроичные сигналы (трехуровневые коды передачи).
Цель изобретения — расширение функциональных возможностей устройст ва за счет имитации ошибок в цифро— вых системах передачи информации с квазитроичными сигналами, 1
На чертеже представлена структур— ная электрическая схема устройства для моцелирования ошибок в цифровом канале передачи информации.
У стройство содержит генератор 1 шума, ограничитель 2, формирователь
3 импульсов ошибок, второй триггер
4, первый триггер 5, входной согласующий линейный трансформатор 6, первый переключатель 7, первый элемент НЕ 8, первый элемент
° ÈËÈ 9, выходной согласующий линейный трансформатор 10, третий элемент ИЛИ 11, четвертый элемент ИЛИ 12, измеритель
13 отношения, цифроаналоговый преобразователь (ЦАП) 14, блок 15 индикации, передатчик 16, второй переключатель 17, второй элемент НЕ 18, второй элемент ИЛИ 19 и приемник 20.
Устройство работает следующим образом.
Последовательность квазчтроичных линейных сигналов (любого из трехуровневых или биполярных кодов передачи) от передатчика 16 цифровой системы передачи поступает на вход линейного трансформатора 6, выходная обмотка которого имеет заземленную среднюю точку и своими вьгходами подключена к двум идентичным цепочкам, состоящим из переключателя 7, первого элемента НЕ 8 и элемента ИЛИ 9, (или 17, 18 и 19), которые предназначены для ввода ошибок в последователь— ность квазитроичных сигналов, расщепленную входнымлинейным трансформатором 6 на две двухуровневые составляющие.
Эти двухуровневые (униполярные) последовательности поступают на первый вход соответствующего переключателя 7 илгл 17, который при воздействии последовательности сформированньгх по заданному закону импульсов с выхоца триггера 5 со счетным входом осуществляет коммутацию выходов. Гес;
20.
55 нератор 1 шума вырабатывает шумовое напряжение. Ограничитель 2 образует случайную последовательность импульсов, частота следования которых зависит от уровня ограничения. Случайная последовательность импульсов с выхода ограничителя 2 подается на вход формирователя 3 импульсов ошибок, на выходе которого образуется последовательность коротких импульсов, сгруппированных по определенному закону. Эта последовательность импульсов поступает на один вход триггеров 4, другой вход которого является сбросовым и соединен с выходом элемента
ИЛИ 11 для фиксации окончания введения каждого искажения. С выхода триггера 4 случайная последовательность импульсов. поступает на счетный вход триггера 5, с выхода которого последовательность импульсов со случайной длительностью подается на управляющие входы переключателей 7 и 17, обеих цепочек, формирующих ошибки в информационной последовательности.
Переключение выходов переключателей
7 и 17 в соответствии с длительностью импульсов на их управляющем входе происходит так, что соответствующая двухуровневая последовательность импульсов проходит либо через первый элемент НЕ 8, (18) и элемент ИЛИ 9 (19), что обеспечивает имитацию искажений импульсoB соответствующей полярности в канале связи, либо прямо без искажений проходит через элементы ИЛИ на линейный трансформатор 10.
Линейный трансформатор 10 осуществляет объединение двух двухуровневых составляющих в единый трехуровневый линейный сигнал, отдельные элементы которого искажены, и выдает эту информационную последовательность на приемник 20 цифровой системы передачи.
Одновременно входные сигналы обеих составляющих информационного сигнала с выходов линейного трансформатора 6 через элемент ИЛИ 12 поступают на один вход измерителя 13 отношения, на другой вход которого подаются через элемент ИЛИ 11 искаженные сигналы с выходов элементов НЕ. Измеритель 13 определяет величину коэффициента ошибки на заданном интервале анализа, которая с помощью ПАП 14 преобразуется в управляющее напряже ние порога ограничителя 2.
1339580
Составитель В. Фукалов
Редактор А. Ворович Техред М.Дидык Корректор М. Демчик
Заказ 4224/40
Тираж 672 Подписное
ВНИИПИ Государственного комитета СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д, 4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4
Формула изобретения
Устройство для моделирования ошибок в цифровом канале передачи информации, содержащее первый переключатель, первый выход которого соединен с первым входом первого элемента ИЛИ, второй выход первого переключателя соединен с входом первого элемента
НЕ, выход которого подключен к второму входу первого элемента ИЛИ, управляющий вход первого переключателя соединен с прямым выходом первого триггера, измеритель отношения, выход которого соединен с информационным входом цифроаналогового преобразователя, выход которого подключен к входу задания уровня сигнала ограничителя, информационный вход которого соединен с выходом генератора шума, а выход ограничителя соединен с входом формирователя импульсов ошибок, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей за счет имитации ошибок в цифровых системах передачи информации с квазитроичными сигнала-. ми, оно дополнительно содержит входной и выходной согласующие линейные трансформаторы, второй триггер, второй, третий и четвертый элементы ИЛИ, второй элемент НЕ и второй переключатель, причем выводы первичной обмотки входного согласующего линейного трансформатора являются входами устройства, выводы вторичной обмотки входного согласующего линейного трансформатора соединены соответста венно с информационными входами пер— вого и второго переключателей, управляющий вход второго переключателя соединен с прямым выходом первого
5 триггера, первый выход второго переключателя соединен с входом второго элемента HF., выход которого подключен к первому входу второго элемента
ИЛИ, второй вход которого соединен с вторым выходом второго переключателя, выходы первого и второго элементов ИЛИ соединены с выводами первичной обмотки выходного согласующего линейного трансформатора, выводы вторичной обмотки которого являются выходами устройства, выходы первого и второго элементов НЕ подключены соответственно к входам третьего элемента ИЛИ, выход которого подключен к нулевому входу второго триггера и первому информационному входу измерителя отношения, второй информационный вход которого подключен к выходу
2б четвертого элемента ИЛИ, выходы которого соединены соответственно с выводами вторичной обмотки входного согласующего линейного трансформатора, выход формирователя импульсов ошибок подключен к единичному входу второго триггера, прямой выход которого соединен со счетным входом первого триггера, средняя точка вторичной обмотки входного согласующего линейного трансформатора и средняя точка пер вичной обмотки выходного согласующего линейного трансформатора подключены к шине нулевого потенциала.