Устройство для деления двух напряжений

 

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах. Целью изобретения является повышение точности и быстродействия.Устройство для деления двух напряжений содержит первый, второй,третий, четвертый и пятый ключи 1,2,3,4 и 5, первый, второй, третий и четвертый масштабные резисторы 6,7,8 и 9, первый и второй накопительные конденсаторы

СОЮЗ СО8ЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

105 А1 (19) (И) (so 4 С 06 С 7/16

)g($ ()1 ii» "

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К A ВТОРСНОМ,Ф СВИДЕТЕЛЬСТВУ

Ф

I 0CVQAPCTBEHHblA КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4129219/24-24 (22) 18.06.86 (46) 23.02.88. Бюл. Ф 7 (71) Львовский политехнический институт им. Ленинского комсомола и Львовский лесотехнический институт (72) В.Г.Брандорф, В.Л.Котляров и Л.В.Ольшевская (53) 681.335(088.8) (56) Авторское свидетельство СССР

У 894725, кл. С 06 С 7(16, 1979.

Авторское свидетельство СССР

В 1057962, кл. G Об G 7/16, 1982.

I (54) УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ 1(ВУХ

НАПРЯЖЕНИЙ (57) Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах.

Целью изобретения является повышение точности и быстродействия. Устройство для деления двух напряжений содержит первый, второй, третий, четвертый и пятый ключи 1,2,3,4 и 5, первый, второй, третий и четвертый масштабные резисторы 6,7,8 и 9, первый и второй накопительные конденсаторы

1376105

10 и 11, первую, вторую и третью схемы сравнения 12, 13 и 14, элемент

ИСКЛЮЧАЮЩЕЕ ИЛИ 15, первый и второй элементы ИЛИ-НЕ 16 и 17, первый,второй, третий, четвертый, пятый и шестой элементы И 18, 19, 20, 21, 22 и

23, первый и второй элементы И-НЕ

24 и 25, первый, второй и третий элементы НЕ 26, 27 и 28, одновибратор 29, триггер 30 запоминающий блок

31, входы 32 и 33 сигнала-делимого и сигнала-делителя источник 34 первого опорного напряжения, шину 35 нулевого потенциала, источник 36 второго опор1

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах.

Цель изобретения — повышение точности и быстродействия.

На фиг. 1 изображена функциональная схема устройства для деления двух напряжений;на фиг. 2 — временные диаграммы сигналов.

Устройство содержит первый 1, второй.

2, третий 3, четвертый 4 и пятый 5 клю-: чи, первый 6, второй 7, третий 8 и четвертый 9 масштабные резисторы,первый 10 и второй 11 накопительные конденсаторы, первую 12, вторую 13 и третью 14 схемы сравнения, элемент

ИСКЛЮЧАЮЩЕЕ ИЛИ 15, первый 16 и второй 17 элементы ИЛИ-НЕ, первый 18, второй 19, третий 20, четвертый 21, пятый 22 и.шестой 23 элементы И,первый 24 и второй 25 элементы И-НЕ, первый 26,второй 27 и третий 28 элементы НЕ, одновибратор 29, триггер

30, запоминающий блок 31, входы

32 и 33 сигнала-делимого и сигналаделителя устройства, источник 34 первого опорного напряжения, шину 35 нулевого потенциала, источник 36 второго опорного напряжения, вход 37 запуска устройства, выход 38 устройства, сигнальный выход 39 окончания ! операции деления.

На фиг. 2 приведены диаграммы напряжений: a — - два цикла экспоненциально убывающего напряжения на ного напряжения, вход 37 запуска устpoActaa, выход 38 устройства,сигнальный выход 39 окончания операции деления. Работа устройства основана на сравнении сформированного первого экспоненциально убывающего напряжения с уровнями входных сигналов и опорного напряжения и запоминании мгновенного значения величины второго экспоненциального убывающего напряжения в моменты сравнения первого экспоненциального убывающего напряжения с входными сигналами и опорным напряжением. 2 ил. первом накопительном конденсаторе 10; б — на втором накопительном конденсаторе 11; в — на входе первой схемы 12 сравнения; r — - на выхо5 де второй схемы 13 сравнения; д— на выходе третьей схемы 14 сравнения; е — на управляющем входе второго ключа 2;ж — на управляющем входе четвертого ключа 4;з — на выходе одновибратора 29;и — на выходе триггера 30.

Устройство для деления двух напряжений работает следующим образом.

В исходном состоянии триггер 30 находится в нулевом состоянии. Второй

2 и четвертый 4 ключи разомкнуты, первый 1и третий 3 ключи замкнуты.

На первом 10 и втором 11 накопитель20. ных конденсаторах присутствуют начальные напряжения, превышающие максимально возможные значения напряжений с входов 32 и 33 и источника 34 первого опорного напряжения.На выходы первой 12, второй 13 и третьей 14 схем сравнения установлен положительный потенциал напряжения.

Начало цикла задается путем подачи импульса с входа 37 запуска.При этом триггер 30 устанавливается в состояние "1", что приводит к размыканию первого 1 и третьего 3 ключей и замыканию второго 2 и четвертого 4 ключей.На первом 10 и втором

11 накопительных конденсаторах на35 чинают формироваться экспоненциально убывающие напряжения, приближаюI

1376105 щиеся к уровням напряжений на входах

32 и 33 и источника 34 первого опорного напряжения. Допустим, что первым приблизится к уровню напряжения сигнала-делимого с входа 32 напряже5 ние на втором накопительном конденг саторе 11. При этом срабатывает третья схема 14 сравнения,на выходе которой формируется нулевой потенциал. В результате этого размыкается четвертый ключ 4 и разряд второго накопительного конденсатора 11, прекращается до тех пор, пока не сработает первая 12 или второя 13 схема сравнения. Появление при этом сигнала логического "0 на выходе второго элемента И 19 вызывает замыкание четвертого ключа 4 и продолжение разряда второго накопительного конденсатора 11. В результате срабатывания первой схемы 12 сравнения (или второй схемы 13 сравнения) появляется потенциал логической "1" на выходе первого элемента ИЛИ-НЕ 16, ко- 25 торый запускает одновибратор 29.

Положительный импульс с выхода одновибратора 29 приводит к размыканию четвертого ключа 4 и к замыканию пятого ключа 5, разрешая перенос величины напряжения на втором накопительном конденсаторе !1 в запоминающий блок 31. Разряд первого накопительного конденсатора 10 продолжается до окончания длительности импуль35. са одновибратора 29, после чего триггер 30 устанавливается в нулевое состояние, вызывая заряд первого 10 и второго 11 накопительных конденсаторов до исходного начально- 40 го уровня.

Результат, занесенный в запоминающий блок 31, пропорционален отноше- . нию большего входного напряжения к меньшему. 45

Устройство работает аналогично и в случае, если первой срабатывает первая 12 или вторая 13 схема сравнения.

Устройство работоспособно при равенстве входных напряжений. При этом на выходе элемента ИСКЛ1ОЧАЮЩЕЕ

ИЛИ 15 будет постоянный нулевой потенциал, потенциалы на выходах первой 12 и второй 13 схем сравнения и второго элемента И 19 одинаковы.

Пусть первой срабатывает третья схема 14 сравнения. Разряд второго накопительного конденсатора 11 оотанавливается на уровне, равном напряжению источника 36 второго опорного напряжения. В момент срабатывания первой 12 и второй 13 схем сравнения запускается одновибратор 29, выходной импульс которого вызывает размыкание четвертого ключа 4 и перенос величины напряжения второго накопительного конденсатора 11 в запоминающий блок 31.

В дальнейшем устройство работает аналогично.

Устройство для деления двух напряжений обладает более высоким быстродействием за счет того, что сразу же после переноса результата. деления в запоминающий блок 31 происходит возвращение в исходное состояние. Повьппение точности обусловлено за счет отсутствия ложного переноса информации в запоминающий блок 31 во время срабатывания одной из схем сравнения, а также тем, что перенос результата деления осуществляется после прекращения разряда второго накопительного конденсатора 11 °

Ф о р м у л а и з о.б р е т е н и я

Устройство для деления двух напряжений, содержащее соединенный последовательно первый масштабный резистор и первый ключ, выход которого подключен к первому выводу второго масштабного резистора, к первой обкладке первого накопительного конденсатора и к первым входам первой и второй схем сравнения, вторые входы которых являются соответственно входами сигнала-делимого и сигналаделителя устройства, второй вывод второго масштабного резистора через второй ключ соединен с второй обкладкой первого накопительного конденсатора и с шиной нулевого потенциала, соединенные последовательно третий масштабный резистор и третий ключ, выход которого подключен к первому выводу четвертого масштабного резистора и к первой обкладке второго накопительного конденсатора, второй вывод четвертого масштабного резистора через четвертый ключ соединен с шиной нулевого потенциала и с второй обкладкой второго накопительного конденсатора, первая обкладка которого через пятый ключ соединена с входом запоминающего

1376105 блока, выход которого является выходом устройства, первые выводы первого и третьего масштабных резисторов подключены к выходу источника первого опорного напряжения, триг- гер, прямой выход которого соединен с первым входом первого элемента И, второй элемент И, о т л и ч а ю щ ее с я тем,что,с целью повышения точ- 10 ности и быстродействия,в него введены элемент ИСКЛЮЧАЮЩЕЕ ИЛИ,одновибратор, первый и второй элементы

ИЛИ-НЕ, первый и второй элементы

И-НЕ, первый, второй и третий элемен- 15 ты НЕ, третий, четвертый, пятый и шестой элементы НЕ третья схема сравнения, источник второго опорного напряжения, причем выход первой схемы сравнения подключен к первому . входу элемента ИСКЛ10ЧАЮЩЕЕ ИЛИ, к первому входу первого элемента

ИЛИ-НЕ и к первому входу второго элемента И, выход второй схемы сравнения соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, с вторым входом первого элемента ИЛИ-НЕ и с вторым входом второго элемента И, первая обкладка второго накопительного конденсатора подключена к первому входу третьей схемы сравнения, к второму входу которой подключен выход источника второго опорного напряжения, выход третьей схемы сравнения соединен с третьим входом первого элемента ИЛИ-НЕ и с первым входом

35 первого элемента И-НЕ, выход которого подключен к второму входу первого элемента И, выход которого соединен с управляющим входом второго ключа, инверсный выход триггера подключен к управляющим входам первого и третьего ключей, выход элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ соединен с первым входом второго элемента ИЛИ-НЕ, выход второго элемента И соединен с вторым входом второго элемента ИЛИНЕ, с первым входом второго элемента И-НЕ и через первый элемент НЕ соединен с вторым входом первого элемента И-НЕ, выход первого элемента ИЛИ-НЕ подключен к входу одновибратора, выход которого соединен с управляющим входом пяТого ключа и через второй элемент НЕ подключен к первому входу третьего элемента

И, к второму и третьему входам которого подключены соответственно выход второго элемента И-НЕ и прямой выход триггера, выход третьего элемента И соединен с управляющим входом четвертого ключа, первый вход четвертого элемента И является входом запуска устройства, выход четвертого элемента И подключен к входу установки в "1" триггера, вход установки в "0" которого соединен с выходом пятого элемента И, первый и второй входы которого подключены к выходам соответственно второго элемента ИЛИ-НЕ и второго элемента

НЕ, второй вход четвертого элемента И соединен с выходом шестого элемента И, первый вход которого подключен к выходу второго элемента И, выход третьей схемы сравнения соединен с вторым входом шестого элемента И и через третий элемент

НЕ подключен к второму входу второго элемента И-HF., выход шестого элемента И является выходом окончания операции деления устройства.

1376105 фиг. Я

Составитель 0.0траднов

Техред А.Кравчук

Редактор Н.Тупица

Корректор С.Черни

Заказ 789/48 Тираж 704

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Устройство для деления двух напряжений Устройство для деления двух напряжений Устройство для деления двух напряжений Устройство для деления двух напряжений Устройство для деления двух напряжений 

 

Похожие патенты:

Изобретение относится к электрическим -вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вычислительным устройствам с импульсным,преобразованием сигналов и может быть использоваН(0 в аналоговых вычислительных машинах.Целью изобретения является расширение функ циональных возможностей за счет увеличения числа вводимых переменных и повьпиение точности

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к устройствам перемножения электрических сигналов на основе усилителей с переменной крутизной и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к вычислительной технике, конкретно к устройствам деления аналоговых электрических сигналов, и может быть использовано в устройствах обработки аналоговых сигналов

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вьтислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в аналоговых вычислительных машина.ч

Изобретение относится к вычислительным устройствам и может быть использовано в аналоговых вычислительных машинах

Изобретение относится к области аналоговой вычислительной техники и предназначено для реализации различных математических функций одного аргумента в различных уздах систем сбора и обработки информации

Изобретение относится к вычислительной технике и может найти применение в аналоговых, цифроаналоговых, специализированных устройствах и вычислительных машинах

Изобретение относится к устройству для измерения расхода электроэнергии, содержащему по меньшей мере один преобразователь сигма-дельта, приспособленный для выдачи последовательности цифровых импульсов, цифровой счетчик для суммирования выходного сигнала преобразователя сигма-дельта и средство сигнализации для выдачи выходного сигнала при достижении суммарным сигналом заранее заданной величины

Изобретение относится к вычислительной технике и предназначено для использования в системах обработки и преобразования информации

Изобретение относится к электрическим вычислительным устройствам и может быть использовано в измерительной технике

Изобретение относится к электронике и может быть использовано при обработке аналоговых сигналов

Изобретение относится к измерительной технике и может быть использовано в цифровых системах управления
Наверх