Способ испытаний цифровых интегральных микросхем

 

Изобретение может быть использовано для форсированного и ускоренного испытания цифровых интегральных микросхем (М) на надежность. Цель изобретения - повышение величины форсированной нагрузки и ее однородности. Для этого осуществляется одновременное введение всех элементов М в динамический режим работы на переходном участке выходной переключательной характеристики на частотах, на которых отсутствует формирование логических сигналов внутри и на выходах М. При этом на входы М подают электрическое смещение и переменные сигналы. Амплитуды последних - в пределах переходного участка входной переключательной характеристики при различных сочетаниях фазы переменных сигналов. Частота поддерживается таковой, что амплитуды соответствующих переменных сигналов на выходах М остаются в пределах переходного участка ее переключательной характеристики. 1 ил.

Изобретение относится к электронной технике, в частности к способам форсированных и ускоренных испытаний цифровых интегральных микросхем на надежность. Целью изобретения является повышение величины форсированной нагрузки и ее однородности для элементов цифровой микросхемы в процессе испытаний на надежность, т.е. повышение эффективности испытаний. На чертеже приведена блок-схема установки для реализации предлагаемого способа испытаний. Электрическое смещение с источника 1 и переменные сигналы с генератора 2 через фазовращатель 3 подают на входы микросхемы 4, выходные сигналы с которой поступают на нагрузку 5. Источник питания 6 обеспечивает режим работы микросхемы 4 по постоянному току или напряжению. Величина постоянного смещения с источника 1 и переменные входные сигналы с генератора 2 задают динамический режим работы элементов цифровой микросхемы в пределах переходного участка ее выходной переключательной характеристики. Сущность способа заключается в одновременном введении всех элементов цифровой микросхемы в динамический режим работы на переходном участке выходной переключательной характеристики на частотах, на которых отсутствует формирование логических сигналов внутри и на выходах микросхемы. Для этого на входы цифровой интегральной микросхемы подают электрическое смещение и переменные сигналы с амплитудами в пределах переходного участка входной переключательной характеристики при различных сочетаниях фазы переменных сигналов и с частотой, на которой амплитуды соответствующих переменных сигналов на выходах микросхемы остаются в пределах переходного участка ее переключательной характеристики. Частота входных переменных сигналов соответствует частоте, при которой в элементах и на выходах микросхемы исключается формирование логических сигналов (согласно результатам испытаний для КМОП цифровых микросхем, частота входных переменных сигналов на порядок превышает максимальную рабочую частоту изделия). Для исключения фиксации состояния элементов микросхемы в определенной рабочей точке в пределах переходного участка входной переключательной характеристики изменяют соответствие фаз входных переменных сигналов с помощью фазовращателя 3. В качестве нагрузки 5 могут быть применены пассивные цепи или входы однотипных испытываемых микросхем при объединении их в параллельно-последовательные цепочки. Способ позволяет повысить величину и однородность форсированной нагрузки при испытаниях цифровых интегральных микросхем на надежность и таким образом сократить длительность испытаний, повысить достоверность их результатов. В зависимости от степени интеграции и логической структуры испытываемых цифровых микросхем величина форсированной нагрузки может измеряться от 10 до 104 раз и увеличивается с ростом степени интеграции цифровых микросхем.

Формула изобретения

СПОСОБ ИСПЫТАНИЙ ЦИФРОВЫХ ИНТЕГРАЛЬНЫХ МИКРОСХЕМ, предусматривающий создание форсированной нагрузки испытуемой интегральной микросхемы, путем подачи на ее выводы переменного электрического напряжения и контроля правильности ее функционирования, отличающийся тем, что, с целью повышения эффективности испытаний, на входы испытуемой интегральной микросхемы подают постоянное электрическое смещение и устанавливают амплитуду переменного электрического напряжения в пределах переходного участка входной переключательной характеристики интегральной микросхемы, контролируют амплитуду выходного сигнала микросхемы, увеличивают частоту до значения, при котором амплитуда выходных сигналов микросхемы находилась в пределах переходного участка выходной переключательной характеристики интегральной микросхемы, после чего проводят контроль функционирования интегральной микросхемы.

РИСУНКИ

Рисунок 1

MM4A Досрочное прекращение действия патента Российской Федерации на изобретение из-за неуплаты в установленный срок пошлины за поддержание патента в силе

Дата прекращения действия патента: 07.04.1994

Номер и год публикации бюллетеня: 6-2002

Извещение опубликовано: 27.02.2002        




 

Похожие патенты:

Изобретение относится к контролю параметров интегральных микросхем (М)

Изобретение относится к контрольно-измерительной технике и позволяет расширить функциональные возможности и повысить быстродействие анализатора помехоустойчивости

Изобретение относится к классу устройств для контроля и диагностики параметров тиристорных преобразователей, управление которыми осуществляется на базе микропроцессорной техники

Изобретение относится к области теплового неразрушающего контроля силовой электротехники, в частности тиристоров тиристорных преобразователей, и предназначено для своевременного выявления дефектных тиристоров, используемых в тиристорных преобразователях, без вывода изделия в целом в специальный контрольный режим
Изобретение относится к области диагностирования силовой электротехники, в частности тиристорных преобразователей, и предназначено для поддержания надежности тиристорного преобразователя на требуемом уровне и своевременного выявления дефектных тиристоров, используемых в тиристорных преобразователях, без вывода последних в специальный контрольный режим

Изобретение относится к импульсной технике и может быть использовано в качестве устройства диагностики при проведении пусконаладочных работ, эксплуатации и ремонте устройств автоматики и вычислительной техники на микросхемах эмиттерно-связанной логики (ЭСЛ)

Изобретение относится к автоматике и вычислительной технике для диагностики состояния объекта по результатам преобразования детерминированных и случайных сигналов и может быть использовано в телеметрических системах с эвакуируемыми накопителями информации ("черный ящик") и радиоканалом для передачи катастрофических отказов

Изобретение относится к области электронной техники и может быть использовано для диагностирования разветвленных электронных цепей

Изобретение относится к способам электрического контроля и испытаний на постоянном и переменном токе с последующей отбраковкой подложек из диэлектрика или полупроводника, содержащих изделия электронной техники и электротехники (электрорадиоизделия), содержащих плоские и объемные проводящие области, содержащих активные и пассивные функциональные элементы в виде полупроводниковых приборов, многослойных трехмерных структур, пленок с различным типом электрической проводимости, жидкокристаллических панелей и др

Изобретение относится к автоматике и контрольно-измерительной технике и может быть использовано для контроля и поиска неисправностей в цифровых электронных устройствах

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля работоспособности цифровых блоков и схем, поиска и локализации в них неисправностей как в процессе регулировки, так и в процессе эксплуатации
Наверх