Устройство для обнаружения потери импульса

 

Изобретение относится к импульсной технике и может быть использовано для обнаружения потери импульса в последовательностйх импульсов, например в исполнительных органах резервированных генераторов импульсов. Для достижения поставленной цели: повышение быстродействия и надежности - в устройство, содержащее квазиселектор 1, RS-триггер 2, элемент И 3, дополнительно введен элемент НЕ 4. В случае пропадания импульса из контролируемой последовательности устройство формирует сигнал, имеющий минимальную задержку относительно времени пропадания импульса. При этом устраняется возможность возникновения ло :ного сигнала срабатывания устройства и обеспечивается его высокое быстродействие при сохранении высокой надежности. 4 ил. с ю

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (!!) (5() 4 Н 03 К 5 I!

1 q t

1 (ОПИСАНИЕ ИЗОБРЕТЕНИЯ

БЯ,11 .,;

ГОСУДАРСТБЕККЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТШИЙ И ОТКРЫТИЙ

К A8TOPGHOMY СВИДЕТЕЛЬСТВУ (2I) 4016190/24-21 (22) 27.01 86 (46) 30. 06.88. Бюл. 1(24 (72) А.Н. Медведев (53) 621.374(088.8) (56) Авторское свидетельство СССР

Ф 399057, кл. Н 03 К 5/19, 1973.

Авторское свидетельство СССР

У 621081, кл. H 03 К 5/19, 1977. (54) УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ПОТЕРИ ИМПУЛЬСА (57) Изобретение относится к импульсной технике и может быть использовано для обнаружения потери импульса в последовательностях импульсов, например в исполнительных органах резервированных генераторов импульсов. Для достижения поставленной цели: повышение быстродействия и надежности — в устройство, содержащее квазиселектор

1, RS-триггер 2, элемент И 3, дополнительно введен элемент НЕ 4. В случае пропадания импульса из контролируемой последовательности устройство формирует сигнал, имеющий минимальную задержку относительно времени пропадания импульса ° При этом устраняется возможность возникновения ложного сигнала срабатывания устройства и обеспечивается его высокое быстродействие при сохранении высокой надежности.

4 ил.

1406755

Изобретение относится к импульсной технике и может быть использовано для обнаружения потери импульсов в последовательнастях импульсов, например в исполнительных органах резервированных генераторов импульсов.

Цель изобретения — повышение быстродействия и надежности.

На фиг. 1 представлена функцио- lp нальная схема предлагаемого устройства; на фиг. 2 — временные диаграммы

1 работы; на фиг. 3 — функциональная схема квазиселектора; на фиг. 4 диаграммы его работы. 15

Устройство для обнаружения потери импульса содержит квазиселектор 1, RS-триггер 2, элемент И 3, элемент

НЕ 4, вход которого соединен с входной шиной и S-входом триггера 2, а выход — с третьим входом элемента

И 3, первый вход которого соединен с выходом триггера 2, а второй вход с выходом квазиселектора 1, вход которого соединен с входной шиной, а 25 выход элемента И 3 соединен с выходной шиной и R-входом триггера 2.

Устройство для обнаружения потери импульса работает следующим образом.

При поступлении на вход устройства первого импульса контролируемой импульсной последовательности на выходе квазиселектора 1 (см. фиг. 1) устанавливается логический "0", так как квазиселектор 1 переходит в режим сравнения временного интервала между

35 импульсами и эталонного временного интервала с„, на которой он настроен.

Квазиселектор состоит из резистора

5 сопротивлением R, конденсатора 6, емкости С, элемента НЕ 7 и D-триггера 8. Вход квазиселектора соединен с первым выводом резистора 5 и S-входом триггера 8, вто-ой вывод резистора 5 соединен с первым выводом конденсатора 6 и входом элемента НЕ 7, выход которого подключен к тактовому входу триггера 8, Э-вход которого и второй вывод конденсатора 6 соединен с обшей шиной устройства. Инверсный выход триггера 8 является выходом квазиселектора.

При поступлении на вход квазиселектора импульса контролируемой последовательности триггер 8 устанавливается по S-входу.

Данная схема квазиселектора, используемая в предлагаемом изобретении, обладает низкой достоверностью работы.

В случае, когда эталонный интервал удовлетворяет описанному соотношению, к моменту прихода очередного контролируемого импульса на вход квазиселектора конденсатор 6 квазиселектора успевает разрядитвся до напряжения U — порога срабатывания элемента НЕ 7 (см. фиг. 4е, 4ж). При этом на выходе элемента НЕ 7 появляется логическая "1" (до этого был логический "0"), поступающая на С-вход триггера 8. Одновременно входной импульс устанавливает на S-входе триггера 8 также логическую "1". Так как D-вход этого триггера подключен к общей шине, то в данном триггера могут воз-, никнуть так называемые "состязания", поскольку на входы установки в ноль (синхронный) и в единицу (потенциальный) одновременно поступили управляющие сигналы. Так как состояние выходов триггера 8 в этом случае непредсказуемо, то на его инверсном выходе может появиться в этот момент короткий положительный импульс длительностью с (длительность срабатывания триггера см. фиг. 4к). У триггера потенциальный вход обладает приоритетом над синхронным входом, и как только триггер устройства сработает по сигналу на своем S-входе, то на инверсном его выходе установится потенциал логического "0".

Таким образом, на выходе квазиселектора 1 также возможно появление коротких импульсов ложного срабатывания (см. фиг. 2б). Но, в отличие от прототипа, в изобретении эти импуль- сы не могут пройти на выход устройства и тем самым вызвать ложное срабатывание подключенной к нему аппаратуры (например, тракта деления или т.п.). Первый же импульс контролируемои последовательности устанавливает триггер 2 по S-входу в состояние логической "1" по выходу (см. фиг. 2в).

Тем самым элемент И 3 открывается по первому входу. Одновременно квазиселектор 1 переходит в режим сравнения временных интервалов, и на его выходе появляется логический "0", но с некоторой задержкой —, по ранее уже рассмотренной причине. Поэтому ложное срабатывание возможно уже здесь, так как выход квазиселектора l подключен к второму входу элемента И 3, первый вход которого открыт. Предотвратить это удается с помощью включения межd

О

Р

14067 ду входом устройства и третьим входом элемента И 3 элемента НЕ 4. Такое включение обеспечивает запирание элемента И 3 по третьему входу на время

5 деиствия входного импульса логическим

"0" с выхода элемента НЕ 4 (см. фиг. 2д). Элемент И 3 с началом прихода любого контролируемого импульса надежно закрывается по третьему входу 1О логическим "0", поэтому триггер 2 можно устанавливать беэ задержки.

При попадании контролируемого импульса (см. фиг. 2а) на выходе кваэиселектора 1 устанавливается логическая "!" (см. фиг. 26), а на третьем входе элемента И 3 логический "0" не появляется там также логическая "1" (см. фиг. 2д). Таким образом, элемент

И 3 оказывается открытым по всем трем 2О входам и на его выход проходит логическая "1" (см. фиг. 2г).

Так как выход элемента И 3 и всего устройства соединен с R-входом триггера 2, то триггер 2 изменит свое 25 состояние на противоположное и закроет по первому входу элемент И 3 логическим "0". При этом на выходе элемента И 3 и всего устройства устанавливается логический "0".

ЗО

Таким образом, при первом же пропадании импульса в контролируемой последовательности на выходе устройства сформируется короткий импульс, который может быть использован как сигнал

35 пропадания импульса в последовательности. Если после этого импульсы снова начнут поступать на вход устройства, то первый же иэ них вызовет появ55 ление 0 на выходе х» зиселектора I (см. фиг.2а,б), установит тоиггер 2 по S-входу в "1" по выходу,см. фиг. 26), закрыв при этом элемент И 3 по третьему входу (см. фиг.2г,д).

Устройство оказывается снова в исходном состоянии.

Таким образом, в случае пропадания первого контролируемого импульса из последовательности устройство формирует сигнал, который имеет минимальную задержку относительно момента пропадания импульса (равную времени срабатывания элемента И). При этом устранена возможность возникновения сигналов ложного срабатывания устройства, т.е. удалось добиться максимального быстродействия при сохранении высокой надежности — повысить надежность устройства при максимальном его быстродействии. ! формула изобретения

Устройство для обнаружения потери импульса, содержащее квазиселектор, триггер и элемент И, первый вход которого соединен с выходом триггера, а второй вход — с выходом квазиселектора, вход которого соединен с входной шиной, а выход элемента И соединен с выходной шиной и с R-входом

М триггера, отличающееся тем, что, с целью повышения быстродействия и надежности, в него введен элемент НЕ, вход которого соединен с входной шиной и S-входом триггера, а выход — с третьим входом элемента И.

1406755

Составитель М. Леонова

Редактор М. Бандура Техред М. Ходанич Корректор А. Тяско

Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 3206/53,с

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса Устройство для обнаружения потери импульса 

 

Похожие патенты:

Изобретение относится к измерительным устройствам системы слежения середины строб-импульса за временным положением импульсного сигнала

Изобретение относится к импульсной технике и может быть использовано для контроля импульсных последовательностей цифровых блоков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах коммутации сигналов электрических цепей, содержащих электромеханические контакты

Изобретение относится к импульсной технике и может быть использовано для контроля импульсных последовательностей , в частности для обнаружения потери выходных импульсов с магнитного носителя информации, например с магнитофона

Изобретение относится к автоматике и может быть использовано, например , в цифровьк электроприводах

Изобретение относится к импульсной технике и может быть использовано в устройствах обработки информации систем управления и контроля

Изобретение относится к импульсной технике и может быть использовано в автоматике, измерительной технике и системах обработки информации для селекции импульсов по длительности в заданном диапазоне

Изобретение относится к области радиотехники и автоматики, а также к импульсной и вычислительной технике и может быть использовано для контроля импульсных последовательностей в реальном масштабе времени

Изобретение относится к измерительной технике и предназначено для контроля обеспечения режима насыщения транзисторного ключа - основного элемента при разработке высокоэффективной силовой бесконтактной защитно-коммутационной аппаратуры

Изобретение относится к радиотехнике и может быть использовано в устройствах анализа и измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности и амплитуде

Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности, амплитуде и периоду
Наверх