Устройство для контроля логических узлов

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля исправности логических блоков и цифровых схем. Цель изобретения - повышение достоверности контроля. Изобретение позволяет осуществить контроль и локализацию константных и неконстантных неисправностей как в ком

СОЮЗ СОВЕТСНИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИН (so 4 С 06 F 11/16

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

H АBTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

flO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (61) 1020829 (21) 4149816/24-24 (22) 19. 11.86 (46) 15.07.88. Бюл. № 26 (71) Ленинградский институт инженеров железнодорожного транспорта им. акад. В.Н.Образцова (72) Вал .В.Сапожников, Вл .В.Сапожни— ков, В.M.×óõoíèí и В.Л.Лабецкий (53) 681.3(088.8) (56) Авторское свидетельство СССР № 1020829, кл. С 06 F 11/16, 1982.

SU„1 10036 А 2 (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЛОГИЧЕСКИХ УЗЛОВ ! (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля исправности логических блоков и цифровых схем. Цель изобретения — повышение достоверности контроля. Изобретение позволяет осуществить контроль и локализацию константных и неконстантных неисправностей как в ком14 инационных, так и в последовательостных схемах, в том числе и неисг1равностей типа короткое замыкание, с оздающих контуры обратной связи с ь ечетным числом инверсий и вызываюп1их появление в линия короткого.заь1ыкания устойчивой генерации. Это до1тигается тем, что после завершения ереключения логических элементов роверяемого узла 3 в устройстве предусмотрен анализ на наличие в

10036 схеме устойчивой генерации. В случае ее возникновения в индуктивном датчике 28 появляется сигнал, который через дифференцирующий узел 21, первый

22 и второй 23 усилители поступает на входы элемента ИЛИ 24 и запускает формирователь импульсов 29. Сигнал с выхода формирователя 29 через элемент памяти 26 включает индикатор 27, фиксируя наличие неисправности в схеме. 2 ил. ( (1 !

Изобретение относится к автоматике и вычислительной технике и может быть и пользовано для контроля исправнос. т логических блоков и цифровых схем и является дополнительным к основному а т. св. Ф 1020829.

Цель изобретения — повышение дост верности контроля.

На фиг.1 представлена-схема предлагаемого устройства, на фиг.2 — пример выполнения согласующего блока и индуктивного датчика.

Устройство содержит генератор 1 иМптульсов,. счетчик 2, проверяемый уз л 3, блок 4 хранения эталонов, эл мент 5 сравнения, элемент 6 памяти иицикатор 7, блок 8 фиксации владо, блок 9 управления, содержащий лереключатель 10, формирователь 11 закуска, переключатель. 12. Кроме того устройство содержит элемент И 13, переключатель 14, блок !5 регистрации переключений, элемент И-НЕ 16, индикатор 17, формирователь 18 импульсов, элементы ИЛИ 19, элемент 20 задержки, блдк электрического согласования, состоящий из дифференцирующего узла

21р первого усилителя 22 и второго усИлителя 23, элемент ИЛИ 24, элемент

И 25р элемент 26 памяти, индикатор

27> индуктивный датчик 28, второй формирователь 29 импульсов, транзисторы 30 и 31, резистор 32, конденсатор 33, резисторы 34 и 35.

Устройство работает по принципу сравнения входных и выходных сигналов двУх идентичных блоков - проверяемого узла 3 и блока 4 хранения этало25

35 жима работы либо начинают передавать тестовые сигналы от счетчика 2 через элементы И 13 на Входы проверяемого узла 3 и блока 4 хранения эталонов, либо во втором режиме открывают переключатели 14, что обеспечивает передачу сигналов с входов проверяемого узла на входы блока 4 хранения эталонов. Включенные блоки 15 регистрации переключений через элемент И-НЕ 16 удерживают элементы 6 и 26 памяти в исходном состоянии. После того как на всех входах блока 4 хранения эталонов произойдет переключение, т.е. осуществится подача сигналов на все возможные установочные входы проверя-

2 нов. Устройство имеет два режима работы. Первый соответствует контролю узлов, второй — контролю микросхем, установленных на печатных платах.

Устройство работает следующим образом (см. фиг.1).

Первоначально все элементы 6 памяти, блоки 8, 15 и элемент 26 устанавливаются в нулевое состояние. Переключателем 10 запускается формирователь 11 запуска, открывающий блоки 8 фиксации входов, которые определяют выводы блока 4 хранения эталонов, соответствующие входам блока, включают блоки 15 регистрации переключений, соответствующие входам блока 4 хранения эталонов, устанавливая их в нулевое состояние, отключают блоки 15 регистрации переключений, соответствую-.

20 щие выходам блока 4 хранения эталонов, устанавливая их в ециничное состояние, а также в зависимости от ре1410036 емого узла 3 и блока 4 хранения эталонов, все блоки 15 регистрации переключений отключаются, снимая запрет на включение элементов памяти сигналами с выходом элементов 5 сравнения.

Одновременно с этим сигнал низкого логического уровня с выхода элемента

И-НЕ 16 включает индикатор 17 и запускает формирователь 18 импульсов.

Элементы 5 сравнения в обоих режимах сравнивают сигналы на выводах блоков

3 и 4 и в случае их несовпадения выдают сигналы на соответствующий элемент 6 памяти, который в этом случае устанавливается в состояние, соответствующее свечению индикатора 7, Сигнал с выхода формчрователя 18 импульсов через элемент 20 задержки с временной задержкой, необходимой для завершения переключения логических элементов проверяемого узла,, осущест= вляет установку счетчика 2 в исходное состояние и, поступая на вход элемента И 25, разрешает запись D элемент

26 памяти результатов определения наличия в исследуемом узле генерации.

При возникновении очага генерации в любом месте испытуемого узла (см, фиг.2) в индуктивном датчике 28,, оторый представляет собой антенну, выполненную в виде печатной индуктивности, рассчитанную на максимальную частоту переключения логических элементов и расположенную с минимальным зазором от испытуемого узла, появляется сигнал, имеющий емкостную и индуктивную составляющие. Изменение потенциала будет передаваться через емкость, образованную печатными проводниками испытуемого узла и антенной, на узел 21. Потенциал, наведенный емкостной составляющей, поступает синфазно на оба входа узла 21, который представляет собой, например, дифференциальный каскад, выполненный на транзисторах 30 и 31. Выходом каскада является резистор 32, с которого потенциал через конденсатор 33 поступает на вход усилителя 23, где усиливается до уровня, необходимого для срабатывания элемента ИЛИ 24. Индуктивная составляющая сигнала появляется за счет взаимоиндукции печатных проводников испытуемого узла и антенны. Она выражается в появлении разности потенциалов на концах антенны в момент изменения тока в очаге генерации. Эта разность потенциалов

40

50

ro датчика.

30 усиливается. дифференциальным каскадом и с резисторов 34 и 35 поступает на усилитель 22, где усиливается до уровня„ достаточного для срабатывания элемента ИЛИ 24. Таким образом, если в испытуемом узле возникла устойчивая генерация, вызванная неисправностью типа короткое замыкание с обратными связями, на выходе формирователя 29 появится сигнал высокого логического уровня. Этот сигнал сохранится и после завершения переключения логических элементов блока хранения эталонов, т.е. и после истечения задержки времени, выработанной элементом 20 задержки. Если в испытуемом узле устойчивая генерация не возникла, то после завершения переключения логических элементов блоков 3 и 4 на выходе формирователя 29, а следовательно, и на выходе элемента И 25, будет присутствовать потенциал низкого логического уровня. Таким образом, при поступлении на второй вход элемента И 25 с выхода элемента 20 задержки сигнала разрешения записи результатов определения наличия генерации «а информационный вход элемента памяти 26 поступит сигнал соответствующего уровня. В случае возникнозения устойчивой генерации элемент 26 памяти включает индикатор 27.

Формула изобретения

Устройство для контроля логических узлов по авт. св. Р 1020829, о т— л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, в него введены индуктивный датчик, блок электрического согласования, элемент ИЛИ, второй формирователь импульсов, элемент И, элемент памяти, индикатор и элемент задержки, причем выход первого формирователя импульсов через элемент задержки соединен с установочным входом счетчика и первым входом элемента И, выход которого соецинен с информационным входом элемента памяти, управляющий вход которого соединен с выходом элемента ИНЕ, а выход — с входом индикатора, второй вход элемента И через второй формирователь импульсов соединен с выходом элемента ИЛИ, входы которого через блок электрического согласования соединены с выходами индуктивно1410036

Составитель И.Хазова

Техред Л.Олийнык KoppeKTop M.Ïîæî

Редактор А.Долинич

Заказ 3481/45

Тираж 704 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Устройство для контроля логических узлов Устройство для контроля логических узлов Устройство для контроля логических узлов Устройство для контроля логических узлов 

 

Похожие патенты:

Изобретение относится к облас ти вычислительной техники и предназначено для проверки работоспособности комбинационных схем дискретного действия и локализации в них неисправностей

Изобретение относится к вычис.литель- Hoii те.хнике и может быть использовано для контроля и диагностики нифровых узлов с применением метода сигнатурного анализа

Изобретение относится к вычислительной технике и может быть использовано для контроля работы вычислительных машин, не имеющих внешних средств синхронизации и встроенных средств контроля

Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля и диагностики дифровых блоков методом сигнатурного анализа

Изобретение относится к вычислительной технике и может быть использовано для контроля цифровых узлов , имеющих выходы с тремя .состояниями

Изобретение относится к автоматике и вычислительной технике, в частности к устройствам контроля

Изобретение относится к автоматике и вычислительной технике, может быть использовано для входного и выходного контроля логических микросхем и является усовершенствованием основного изобретения по а.с

Изобретение относится к вычистительной технике и может быть использовано в качестве устройства для селекции информационных каналов в многоканальных системах сбора, регистрации и обработки информации

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к системным контроллерам

Изобретение относится к устройству и способу выработки команд управления приводами самолета

Изобретение относится к вычислительной технике и может быть использовано при построении надежных вычислительно-управляющих систем

Изобретение относится к способам сохранения данных в энергонезависимой ферроэлектрической памяти с произвольной выборкой

Изобретение относится к области обработки файлов, в частности раскрывает сервер с видоизмененной операцией открытия файла

Изобретение относится к вычислительной технике и может быть использовано в цифровых автоматических системах
Наверх