Устройство для мажорирования и синхронизации дискретных асинхронных сигналов

 

Изобретение относится к вычислительной технике и может nafiTV применение при построении ЦВМ повьплепьч И надежности. Цель изобретения - упрощение устройства. Устройство содержит мажоритарный элемент 3, два формирователя импульсов 5, 6, D-триггер 8 и элементы ИЛИ-НЕ 2, ИЛИ 4 и 2ИЛИ- НЕ 7. Цель изобретения достигается за счет того, что вместо подключения одновибраторов к каждой входной шине в устройстве используются два формирователя импульсов 6 и 5, обеспечивающих задержку переднего и заднего фронтов выходного сигнала на t и t, соответственно. 2 ил. (О

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ щСПуЬЛИН (19) (И) А1

®f 1 В ).и)1 y

° 8,Д (72) О.В.Холин (53) 681.396 (088.8) 1ОСУДАРСТБЕИИ1.1Й ИдМИТЕТ CCCP

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA (21) -,235761 /24-24 (22, 27.04.87 (46) 23.10.88. Бюл. У 39 (56) Авторское свидетельство СССР

У 1225057, кл. Н 05 К 10/00, 1984.

Авторское свидетельство СССР

М- 1269286, кл. Н 05 К 10/00, 1984. (54) УСТРОЙСТВО ДЛЯ ИАЖОРИРОВАНИЯ И

СИНХРОНИЗАЦИИ ДИСКРЕТНЫХ АСИНХРОННЫХ

СИГНАЛОВ (51) 4 Н 05 K 10/00 Ц 03 К 19/23 (57) Изобретение относится к вычислительной технике и может пайти применение при построении ЦВИ повыгеппоii надежности, Цель изобретения — упрощение устройства. Устройство содержит мажоритарный элемент 3, два формирователя импульсов 5, 6, D-триггер

8 и элементы ИЛИ-НЕ 2, ИЛИ 4 и 2ИЛИНЕ 7. Цель изобретения достигается за счет того, что вместо подключйния одновибраторов к каждой входной тине в устройстве используются два формирователя импульсов 6 и 5, обеспечивающих задержку переднего и заднего фронтов выходного сигнала на t„ и t соответственно. 2 ил.

1432821

Изобретение относится к вычислительной технике и может най-.è применение при построении цифровьгх вычислительных машин повышенной надежности.

Цель изобретения — упрощение устройства.

На фиг.l представлена блок-схема предлагаемого устройства; на фиг.2— временные диаграммы работы устройства.

Устройство содержит входы 1, элемент М И-НЕ 2, мажоритарный элемент

3, элемент N ИЛИ 4, первый и второй формирователи 5 и б импульсов, элемент 2ИЛИ-НГ 7 и D-триггер 8, выход 9.

В качестве формирователей 5 и б импульсов могут быть использованы одновибраторы.

Обозначение позиций диаграммы 2г1 (фиг.2) соответствует обозначению номеров элементов (фиг.1). На диаграмме (фиг.2) иллюстрируется режим работы устройства при количестве входт} ных шин, равном трем. Позиции Т,,I 35 соответствуют 1 — 3 входной шине вход} да устройства 1.

Устройство работает следующим образом.

Пусть порог срабатывания элемента 3О

3 есть величина m определенная следующим неравенством:.

И+1

--- (m(N

4(1формулаизобретения

55 где N — нечетное число входов элемента 3.

Обозначим вес набора сигналов, поступивших на входы l, т.е. коли чество сигналов, имеющих единичное значение, величиной d. В исходном состоянии сигналы на входы устройства 1 не поступают, с выхода элемента

Ы ИЛИ 4 нулевой сигнал поступает на вход R D-триггера 8 и устанавливает его в нулевое состояние, На выходе 9 устройства нулевой сигнал. Сигнал с йнверсного выхода D-триггера 8 устанавливает формирователь б в исходное состояние., формирователи 5 и б обеспечивают выдачу импульсов длительностью t и tä соответственно в случае их йредварительной установки

s исходное состояние и поступлении сигнала на соответствующий вход запуска формирователя.

В момент выполнения условия d = n сигнал, поступающий с вьглода элемента

N И-НЕ 2 на вход S D-.ãðèããeðà 8, записывает в последующий единицу. В слу ае невыполнения условия d = N в течение задержки 7 с момента выполнения условия d>m единицу в D-триггер г

8 записывает задний фронт импульса длительностью г}, поступающий с выхода второго формирователя 6 через элемент 2ИЛИ-НЕ 7 на вход синхронизации Р-триггера 8. Запись единицы в

D-триггер 8 вызывает установку в исходное состояние формирователя 5, В момент выполнения на входах 1 условия d(m отрицательный перепад сигнала, поступающегo с выхода мажоритарного элемента 3, запускает первый формирователь 5 по инверсному входу запуска. В момент вь|полнения условия d = О сигнал, поступающий выхода элемента 1 ИХГ 4 на вход Р.

D-триггера 8, записывает в послед}:HA ноль.

В случае невыполнения условия

= О в течение задержки 6g с момента

< выполнения усговил dcm ноль в D-триг гер 8 записывает задний фронт импульf са длительностью поступающии с

4 } выхода первого формирователя 5 через элемент 2ИЛИ-НЕ 7 на вход синхронизации D-триггера 8.

TGKHM образом} НрН синхронном или асинхронном поступлении сигналов на входы 1 устройства, а также при возникновении помех по передним и задним фронтам входных сигналов на выходе устройства будет формироваться единичный сигнал, соответствующий выполнению функции мажорирования.

Устройство для мажорирования и синхронизации дискретных асинхронных сигналов, содержащее два формирователя импульса, мажоритарный элемент, выход которого соединен с прямым входом запуска первого формирователя импульсов, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства„ в него введены элемент N И-НЕ, элемент N ИЛИ, элемент 2ИЛИ-НЕ и

D-триггер, R- u S-входы которого соединены с выходами элемента N HJIN u элемента NH-HE соответственно, Dвход D-триггера соединен с выходом мажоритарного элемента, а C-вход— с выходом элемента 2ИЛИ-НЕ, входы которого подключень} к прямьи выходам первого и второго формирователей имI43282I

Составитель Н.Парамонов

Редактор В.Бугренкова Техред Л.Олийнык Корректор В.Гирняк

Тираж 832 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1!3035, Москва, Ж-35, Раушская наб., д. 4/5

Заказ 5468/57

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектна я 4 пульса, входы сброса которых соединены с инверсным и прямым выходами

D-триггера соответственно, выход первого формирователя импульса подключен к своему инверсному входу запуска, инверсный вход второго формирователя импульса, соединен со своим прямым входом запуска, а инверсный вход за- пуска — с выходом мажоритарного эле" мента, входы устройства соединены с соответствующими входами мажоритарного элемента, элемента N ZI-HE и элемента N ZUIH, а прямей выход D-триг" гера является выходом устройства.

Устройство для мажорирования и синхронизации дискретных асинхронных сигналов Устройство для мажорирования и синхронизации дискретных асинхронных сигналов Устройство для мажорирования и синхронизации дискретных асинхронных сигналов 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано при создании многоканальных резервированных устройств, в частности в качестве задающего генератора тактовых импульсов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в цифровых многоканальных системах

Изобретение относится к автоматике и вычислительной технике и может быть применено при построении цифревых автоматических и вычислительных устройств повышенной надежности

Изобретение относится к вычислительной технике и может быть использовано при построении высоконадежных вычислительных управляющих систем

Изобретение относится к радиотехнике

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения устройства и обработки дискретной информации

Изобретение относится к импульсной технике и может быть использовано в вычислительной и измерительной аппаратуре и системах автоматики

Изобретение относится к импульсной технике и может быть использовано в качестве универсального логического элемента для реализации пороговых и непороговых функций

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении устройств передач и переработки дискретной информации

Изобретение относится к импульсной технике и может быть использовано в системах автоматического управления и связи для приема и передачи информации

Изобретение относится к комбинационным логическим схемам на биполярных транзисторах

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления
Наверх