Устройство для контроля параметров

 

1. Устройство для контроля параметров, содержащее коммутатор, анализатор параметра, блок вывода результата и задатчик программ, сигнальные входы коммутатора соединены с входами устройства для подключения к выходам объекта контроля, управляющий вход - с первым информационным выходом задатчика программ, а выход - с сигнальным входом анализатора параметра, первый, второй и третий информационные входы которого соединены соответственно с вторым, третьим и четвертым информационными выходами задатчика программ, первый и второй управляющие входы соединены соответственно с первым и вторым управляющими выходами задатчика программ, управляющий вход которого соединен с управляющим выходом анализатора параметра, отличающееся тем, что, с целью повышения достоверности контроля, в него введены блок ключей, блок управления и блок переключения, первый и второй информационные входы которого соединены соответственно с пятым и шестым информационными выходами задатчика программ, а информационный выход соединен с информационным входом задатчика программ, первый, второй и третий информационные выходы анализатора параметра соединены соответственно с первым, вторым и третьим информационными входами блока ключей, первый, второй и третий информационные выходы которого соединены соответственно с первым, вторым и третьим информационными входами блока вывода результата, управляющий вход блока ключей соединен с первым выходом блока управления, второй выход которого соединен с управляющим входом блока переключения, первый вход блока управления соединен с третьим управляющим выходом задатчика программ, второй вход блока управления соединен с третьим информационным выходом анализатора параметра, а третий вход соединен с управляющим выходом анализатора параметра.

2. Устройство по п.1, отличающееся тем, что блок управления содержит элемент ИЛИ, первый и второй элементы НЕ, первый и второй элементы И, входы элемента ИЛИ являются первым и вторым входами блока соответственно, первые входы первого и второго элементов И являются третьим входом блока, выход элемента ИЛИ через первый элемент НЕ соединен с вторым входом первого элемента И и с входом второго элемента НЕ, выход которого подключен к второму входу второго элемента И, выход которого и выход первого элемента И являются вторым и первым выходами блока соответственно.



 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для построения микропрограммируемых микропроцессорных систем

Изобретение относится к автоматике и вычислительно технике и может быть использовано в ЭВМ и вычислительных системах с микропрограммным управлением

Изобретение относится к автоматике и ВЫЧИСЛИТЕЛЬНОЙ технике и может быть использовано при разработке микропрограммных устройств управления и средств диагностирования отказоустойчивых вычислительных систем

Изобретение относится к автоматике и вычислительной технике и может быть использовано в ЭВМ и вычислительных системах с микропрограммным управлением

Изобретение относится к вычислительной технике и может быть использовано при настройке paзpaбaтывae «llx и контроле серийно выпускаемых цифровых узлов

Изобретение относится к вычислительной цифровой технике и может быть использовано для контроля функционирования логических блоков ЭВМ

Изобретение относится к информационно-управляющим системам и предназначено для сбора информации, решения боевых задач и выработки сигналов управления системами вооружения и техническими средствами, в частности, корабельным оружием и оружием берегового базирования

Изобретение относится к способу контроля выполнения компьютерных программ в соответствии с их назначением

Изобретение относится к области вычислительной техники

Изобретение относится к механизмам автоматической генерации кода, который тестирует возможности тестовой вычислительной системы в отношении моделирования схемы обмена сообщениями

Изобретение относится к области тестирования приложений, Техническим результатом является облегчение тестирования приложений

Изобретение относится к области антивирусной защиты

Изобретение относится к способу и устройству для сравнения выходных данных по меньшей мере двух исполнительных блоков микропроцессора

Изобретение относится к области вычислительной техники, а именно к системам и способам профилирования и трассировки виртуализированных вычислительных систем

Изобретение относится к области настройки и/или конфигурирования программного обеспечения в устройствах
Наверх