Устройство для фиксации временного положения импульса


H03K3/64 - Импульсная техника (измерение импульсных характеристик G01R; механические счетчики с электрическим входом G06M; устройства для накопления /хранения/ информации вообще G11; устройства хранения и выборки информации в электрических аналоговых запоминающих устройствах G11C 27/02; конструкция переключателей для генерации импульсов путем замыкания и размыкания контактов, например с использованием подвижных магнитов, H01H; статическое преобразование электрической энергии H02M;генерирование колебаний с помощью схем, содержащих активные элементы, работающие в некоммутационном режиме, H03B; импульсная модуляция колебаний синусоидальной формы H03C;H04L ; схемы дискриминаторов с подсчетом импульсов H03D;

 

Изобретение может быть использовано при построении систем статистического временного анализа ядерно-физического , оптико-Физического, лазерно-локационного и др. назначений . Цель изобретения - повышение точности фиксации временного положения импульса. Устройство содержит .входную клемму 1, компараторы 2-5 | напряжений, источники 9-1,1 опорного напряжения, резистивный делитель 12 напряжения, дифференцирую цую цепь 8, генераторы 17 и 18 тока, накопительный конденсатор 21, триггер 13 и выходную клемму 27. В устройство введены компараторы 6 и 7, триггеры 14- 16, преобразователь 23 время - амплитуда , блок 24 вычитания, генератор 19 тока, элемент 25 совпадений, инвертор 26 и злемент 22 задержки. Введение перечисленных элементов с соответствующими связями дает возможность в предложенном устройстве оценивать кривизну фронта фиксируемых сигналов и автоматически перестраивать параметры устройства таким об- Iразом, чтобы уменьшить общий разброс временных положений выходных импульсов , обусловленный изменениями длительности и формы входных воздействий . 2 ил. 2.7 -4 о (Л 4 00 | со О5 иг.1

союз советских социАлистичесних

РЕСПУБЛИН (g)) q " 03 K 5/!3, 3/64

ОПИСАНИЕ ИЗОБРЕТЕНИЯ,. " госудиственный номитет сссР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

М А ВТОРСМОМУ СВИДЕТЕЛЬСТВУ (21) 4121104 24 — 21 (22) 22.09.86 (46) 15.11.88. Бюл. У 42 (71) Научно-исследовательский институт прикладных физических проблем им. А.H. Севченко (?2) В.А. Вирт, В.В, Данилевич .,и P.Н.Хусаинов: .(53) 683.3(088 8) (56 ) Бис 1еаг Instruments апй Ме1 бойз, 1981, ч. 190, р. 67-?О. (54) УСТРОЙСТВО ДЛЯ ФИКСАЦИИ ВРЕМЕННОГО ПОЛОЖЕНИЯ ИМПУЛВСА (57 ) Изобретение может быть использовано при построении систем статистического временного анализа ядерно-физического, оптико-физического, лазерно-локационного и др. назначений. Цель изобретения — повышение точности фиксации временного положения импульса. Устройство содержит.входную клемму 1, компараторы 2 5 напряжений, источники 9-1! опорного напряжения, резистивный делитель 12 напряжения, дифференцирующую цепь 8, генераторы 17 и 18 тока, накопительный конденсатор 21, триггер 13 и выходную клемму 27. В устройство введены компараторы 6 и 7, триггеры 1416, преобразователь 23 время — амплитуда, блок 24 вычитания, генератор 19 тока, элемент 25 совпадений, инвертор 26 и элемент 22 задержки.

Введение перечисленных элементов с соответствующими связями дает возможность в предложенном устройстве оценивать кривизну фронта фиксируемых сигналов и автоматически перестраивать параметры устройства таким об"

; разом, чтобы уменьшить общий разброс временных положений выходных импульсов, обусловленный изменениями длительности и формы входных воздействий. 2 ил.

1437976

Изобретение относится к импульсной технике и может быть использовано при построении систем временного анализа ядерно-физического, CIIтико-физического и т.д.

Цель изобретения — повышение точности фиксации временного положения импульса.

На фиг. 1 представлена структурная схема устройства для фиксации временного положения импульсов, на фиг. 2 — временные диаграммы работы для случаев сигналов различной амплитуды и длительности. 15

Устройство содержит входную клемму 1, компараторы 2-7 напряжений, дифференцирующую цепь 8, источники

9-11 опорных напряжений, реэистивньп» делитель 12 напряжения, тригге- 20 ры 13-16, генераторы 17-19 тока, ключ

20, накопительный конденсатор 21,элемент 22 задержки, преобразователь 23 время — амплитуда, блок 24 вычитания, элемент 25 совпадений, инвертор 26 и 25 выходную клемму 27.

Входная клемма 1 устройства соединена с первыми входами компараторов 2-5, компаратор 2 соединен вторым входом с выходом источника 9 и с первым входом делителя 12, второй вход которого подключен к общей шине, выход компаратора 2 подключен через дифференцирующую цепь 8 к входу установки единицы триггера 16, выход которого подключен к выходной клемме 27, выходы компараторов 3 и

4 соединены соответственно с входа ми установки единицы триггера 13 и со стоп-входом преобразователя 23, выход компаратора 5 соединен со стартвходом преобразователя 23, входом установки единицы триггера !4 и через инвертор 26 — с вторым входом элемента 25 соединения, выход триггера

13 подключен к второму входу генератора 17 тока непосредственно и к тактовому входу триггера 15 через элемент 22 задержки, выход триггера 14 соединен с первым входом генератора 17 тока, с входом генератора тока 18 и управляющим входом ключа

20, выход преобразователя 23 соеди.нен с первым входом блока 24 вычитания второй вход которого соединен с

55 источником 10 опорного напряжения, а выход подключен к второму входу компаратора 7, выход которого соединен с D-входом триггера 15, ключ 20 подключен» араллельно накопительному конденсатору 21, соединенному одной обкладкой с общей шиной, а второй — с первыми входами компараторов 6 и 7 и выходами генераторов 17-19 тока.Второй вход компаратора 6 подключен к источнику !1 опорного напряжения, а выход соединен с первым входом эле мента 25 совпадения и входами установки нуля триггеров 15 и 16, выход триггера 15 соединен с входом генератора 19 тока, а выход элемента 25 совпадений — с входами установки нуля триггеров 13 и 14 и входом сброса преобразователя 23.

На временной диаграмме работы устройства (фиг. 2) показаны . а — входные сигналы с различающимися амплитудами и длительностями, б,в,г,д— сигналы на выходах комп;.раторов соответственно 5,4,3,2, е,z,ç — сигналы на выходах триггеров соответственно 14,13,15, и — сигналы на выходах преобразователя время — амплиту" да 23(а ) и на накопительном конденсаторе 2! (б ), к — выходные сигналы триггера 16; л, м — сигналы на выходах компараторов 7 (для случая отрицательного опорного напряжения источника 10),и 6; н — выходные сигналы элемента 25 совпадения. Все изображенные сигналы даны в положительной полярности.

Устройство работает следующим образом.

На вход компаратора 2 с источника 9 подается потенциал U», определяющий минимальную амплитуду регистрируемых сигналов. На входы компараторов 3-5 с резистивного делителя 12 напряжения подаются уровни напряжения Up U4 и U3 выбранные исходя из соОтнОшений: 11. > Ug ) Uq >

>U3 > 0; U =(U +U3 )/2. На выходах упомянутых компараторов в отсутствии входного сигнала имеется потенциал логического нуля, триггеры 1316 находятся в нулевом состоянии.

Выходные сигналы триггеров 14 и 15 в исходном состоянии удерживают выключенньии генераторы 17-19, а ключ 20 — . включенным, вследствие чего накопительный конденсатор 21 находится в разряженном состоянии.

Входной фиксируемый сигнал подается через клемму 1 одновременно на пернь»е входы компараторов 2-5, кото76 з 14379 рые формируют на своих выходах перепады напряжений в моменты превышения мгновенньй значением фиксируемого сигнала соответствующих порогоВ вых уровней напряжения. Первым из них срабатывает компаратор 5. Его выходной сигнал устанавливает в единичное состояние триггер 14, запускает преобразователь 23 время — амплиту-1О да и через инвертор 26 блокирует элемент 25 совпадения. По единичному состоянию триггера !4 закрывается ключ 20 и включаются одновременно генераторы 17 н 18 тока. Накопитель- 15 ный конденсатор 21 начинает при этом линейно заряжаться суммарным током упомянутых генераторов тока со скоростью,. При превышении фиксируемым сигналом порогового уровня U< 20 компаратора 3 устанавливается в единичное состояние триггер 13 и выключается генератор 17 тока. Накопительный конденсатор 2! с этого момента продолжает заряжаться только от ге- 25 нератора 17 тока со скоростью, .(4

Между моментами срабатывания компараторов 5 и 3 по сигналу компаратора, 4 выключается преобразователь

23 время — амплитуда и на его выходе 30 фиксируется потенциал U, пропорциональный временному интервалу между моментами перехода входным сигналом пороговых уровней П и U . Коэффициент передачи преобразователя 23 выбирается равным удвоенному значению g и поэтому при фиксации сигна4 лов с линейно нарастающим фронтом величина U, оказывается равной уровню потенциала на накопительном кон- 40 денсаторе 21 U„, достигнутому к моменту выключения генератора !7 тока.

При регистрации сигналов, фронт которых описывается функцией с положительной второй производной .д, Ungg > 45

)П„. Если же„ имеет значение меньше нуля, то Уд8д с U

Выходной сигнал преобразователя

23 складывается при помощи блока 24 вычитания с опорным напряжением ис- 5о точника 10 и результат суммирования подается на вход компаратора ?. Последний сравнивает его с потенциалом накопительного конденсатора 21. Если потенциал накопительного конденсатора 21 У„ превышает потенциал блока

24 вычитания Ug, то на выходе компаратора 7 появляется уровень логической единицы и нулевой уровень в противном случае. Результат сравнения потенциалов накопительного конденсатора 21 и блока 24 вычитания анализируется и запоминается D-триггером

15. Эта операция выполняется по фронту сигнала триггера 13, задержанному элементом 22 задержки на время переходных процессов в генераторе 17 IoKa и компараторе 7 и поступающему на тактовый вход триггера 15. Выходным потенциалом триггера 15 управляется генератор !9 тока. Он включается в случае, если упомянутый триггер переходит в единичное состояние.

Таким образом, в зависимости от формы фиксируемого сигнала, заряд накопительного конденсатора 21 посЛе поступления на тактовый вход триггера 15 синхронизирующего сигнала с

t элемента 22 задержки может продолжаться с двумя разными скоростями.

Если фронт нарастания фйссируемого сигнала описывается функцией с положительной второй производной, то накопительный конденсатор 21 продолжает заряжаться с прежней скоростью

Для сигналов с,уз с 0 в момент переключения триггера 15 скорость заряда накопительного конденсатора 21 увеличивается. Значение З, при котором происходит смена скорости заряда накопительного конденсатора 21, может и отличаться от нуля. Оно оптимизируется путем подбора напряжения источника опорного напряжения таким образом, что для заданного класса форм регистрируемых сигналов минимизировать суммарную неопределенность моментов их време мой фиксации. Если переклю ение скорости заряда осуществляется при„7З = 0 (линейно нарастающий сигнал), упомянутое опорное напряжение выбирается равным приращению потенциала накопительного конденсатора 21 за время задержки сигнала в цепи: компаратор 7, триггер

15, генератор 19 тока.

Второй этап заряда накопительного конденсатора 21 продолжается до превышения его потенциалом порогового уровня напряжения U, установленного источником II опорного напряжения. В момент превышения на выходе компаратора 6 формируется перепад напряжения, которым сбрасываются триггеры 15 и 16. Последний устанавливается в единичное состояние про1437976 дифференцированным, выходным сигналом компаратора 2 по фронту входного сигнала в случае, если его амплитуда превышает уровень,напряжения источника 9. Спад выходного импульса триггера 16 при его переключении в нулевое состояние фиксирует временное положение входного сигнала устройства. его временное положение относительно начала входного воздействия с точностью до постоянной составляющей, определяемой величиной задержки сигнала в элементе

22 .задержки, триггере 15 и генераторе 19 тока.

Выходной сигнал компаратора 6 единичного уровня поступает также на вход элемента 25 совпадения и если на его другом входе присутствует потенциал логической единицы с выхода инвертора 26 (фиксируемый сигнал окончился), сбрасывает триггеры 13 и

l4 и преобразователь 23 время — амплитуда. Устройство приводится при этом в исходное состояние. Если к моменту срабатывания компаратора 6 входной сигнал еще не закончился и на выходе инвертора 26 присутствует потенциал блокировки, то сброс триггеров 13 и 14 и преобразователя 24 время — амплитуда и возврат устройства в исходное состояние задерживаются до окончания выходного сигнала компаратора 5. формула изобретения

Устройство для фиксации временного положения импульса, содержащее первый и второй источники опорных напряжений, первый, второй, третий и четвертый компараторы напряжений, первый и второй генераторы тока, дифференцирующую цепь, резистивный делитель напряжения, ключ, накопительный конденсатор и первый триггер, первый вход которого подключен через дифференцирующую цепь к выходу первого компаратора напряжений, второй вход первого триггера подключен к выходу четвертого компаратора напряжений, первый вход которого подключен к первой обкладке накопитель- . ного конденсатора, к первому входу ключа и к выходам первого и второго. генераторов тока, второй вход четвертого компаратора напряжений соединен с выходом второго источника опорнЫх напряжений, вход второго генератора тока соединен с перньм входом первого генератора тока, первые вхоцы первого, второЯ> и третьего компараторов напряжений объединены и подключены к входной клемме, выход первого источника опорных напряжений соединен с входом резистивного делителя напряжений и с вто10 рым входом первого компаратора напряжений, вторые входы второго и третьего компараторов напряжений соединены соответственно с первым и вторым выходами резистивного делителя напряжений, второй вход которого подключен к общей шине, вторая обкладка конденсатора и ключ подключен к общей шине, о т л и ч а ющ е е с я тем,,что, с целью повышения точности фиксации временного положения импульса, в него введены пятый и шестой компараторы напряжений, второй, третий и четвертый

ЗО

55 триггеры, третий генератор тока, преобразователь время †.амплитуда, блок вычитания, элемент задержки, инвертор и элемент совпадения, причем первый вход пятого компаратора напряжений соединен с входной клеммой, а второй вхоц соединен с третьим вы— ходом резистивного делителя напряжений, выходы второго, третьего и пятого компараторов напряжений подключены соответственно к первым входам второго триггера, преобразователя время — амплитуда и третьего триггера, второй вход которого соединен с вторыми входами преобразователя время-амплитуда, второго триггера и с выходом элемента совпадения, первый вход которого через инвертор подключен к выходу гятого компаратора напряжений и к третьему входу пре— образователя время — амплитуда, выход которого подключен к первому входу блока вычитания, второй вход которого соедичен с выходом первого источника опорных напряжений, выход второго триггера соединен через элемент задержки с первым входом четвертого триггера и с вторым входом первого генератора тока, выход которого подключен через третий генератор тока к выходу четвертого триггера и к первому входу-шестого компаратора напряжений, второй вход которого соединен с выходом блока вычитания, а выход соединен с вторым входом четвертого триггера, третий вход котоl 43797б рого соединен с выходом четвертого компаратора напряжений и с вторым входом элемента совпадения, выход третьего триггера подключен к входу второго генератора тока и управляющему входу ключа. 1

Уд

Ыу

Ф

Составитель В. Чижов

Релзктор Н. Киштулинец Техред N.Õoäàíè÷

Корректор М. Васильева

Заказ 5967/54

Тираж 92 9

Подписное

ВНИИПИ Государственного комитета СССР по делам иэобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Проиэводственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Устройство для фиксации временного положения импульса Устройство для фиксации временного положения импульса Устройство для фиксации временного положения импульса Устройство для фиксации временного положения импульса Устройство для фиксации временного положения импульса 

 

Похожие патенты:

Изобретение относится к вычислительной технике, а именно к устройствам синхронизации, и может быть использовано в системах синхронизации средств автоматики и вычислительной техники и в телевидении

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в устройствах оптоэлектронной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах цифровой обработки информации

Изобретение относится к импульсной технике и может быть использовано для формирования интервалов времени в аппаратуре автоматики, телемеханики , измерительной техники

Изобретение относится к области импульсной техники и может быть использовано в вычислительных и измерительньк устройствах в качестве устройства выделения одиночного импульса из непрерывной последовательности

Изобретение относится к области импульсной техники и может использоваться для формирования высокостабильных интервалов времени в аппарате автоматики, телемеханики, измерительной техники

Изобретение относится к импульсной технике и может быть использовано в импульсных цифровых радиотехнических устройствах для создания линейно изменяющейся задержки опорного импульсного сигнала со скоростью, задаваемой цифровым кодом

Изобретение относится к импульсной технике и может быть использовано в контрольно-испытательной и информационно-измерительной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть использовано в устройствах питания импульсных дуговых ламп, Целью изобретения является повышение удельных энергетических показателей за счет увеличения мощности, снимаемой непосредственно с первичного источника питания без преобразования энергии при одновременном повышении импульсного рабочего напряжения

Триггер // 1437969

Изобретение относится к импульсной технике и может -быть использовано для питания светоимпульсных ламп

Изобретение относится к преоб- .разователыюй технике и может найти применение в источниках питания

Изобретение относится к преоб- .разователыюй технике и может найти применение в источниках питания

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях
Наверх