Устройство для приема дискретной информации в системах с решающей обратной связью

 

Изобретение относится к электросвязи. Цель изобретения - повышение достоверности приема дискретной информации и сокращение времени приема дискретной информации по каналам низкого качества. Устройство содержит блок выделения 1 сигнала, входной и выходной накопители 2 и 31, декодер 3, блок управления 4 записью, блок приема 5 служебной информации, счетчик 6 принятых кодовых комбинаций (КК), управляемый делитель 7 частоты, блок очередей 8 ошибочных КК, накопитель 9 адресов очереди ошибочных КК, регистр 10 данных, блок формирования 11 границ очереди ошибочных КК, блок памяти 15 номеров КК, блок выделения 20 границ зоны памяти, блок адресации 24 КК, счетчик 27 текущего адреса, реверсивный счетчик 28, блок сравнения 29 и формирователь 30 сигналов квитанции. Входная кодированная последовательность в устройстве преобразуется в кодовую комбинацию, которая проверяется на наличие ошибки. При обнаружении ошибки запрещается вывод информации получателю и устройство осуществляет работу по алгоритму постановки в очередь ошибочной КК. Далее блок управления 4 осуществляет перевод устройства в различные состояния, позволяющие повысить достоверность приема дискретной информации. 3 з.п. ф-лы, 6 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (5!) 4 Н 04 L 1/16

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ

Il0 ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 4017819/24-09 (22) 06.02.86 (46) 07.05.89. Бюл. №- 17 (72) Н.Ф.Логвиненко, В.И.Петрович, В.Д.Русаков, Е.А,Горбачев, С.Н.Абрамов, Ю.П.Сухоруков, А.П.Сорокин и В.П.Плотвинов (53) 621.394.14 (088.8) (56) Авторское свидетельство СССР

¹ 809615, кл. Н 04 L 1/16, 1979. (54) УСТРОЙСТВО

НОЙ ИНФОРМАЦИИ В СИСТЕМАХ С РЕШАЮЩЕЙ

ОБРАТНОЙ СВЯЗЬЮ (57.) Изобретение относится к электросвязи, Цель изобретения — повышение достоверности приема дискретной информации и сокращение времени приема дискретной информации по каналам низкого качества. Устр-во содержит блок выделения 1 сигнала, входной и выходной накопители 2 и 31, декодер

3, блок. управления 4 записью, блок приема 5 служебной информации, счетчик 6 принятых кодовых комбинаций (КК), управляемый делитель 7 частоты, блок очередей 8 ошибочных КК, нако1478361 питель 9 адресов очереди ошибочных

КК, регистр 10 данных, блок формирования 11 границ очереди ошибочных

КК, блок памяти 15 номеров КК, блок выделения 20 границ зоны памяти, блок адресации 24 КК, счетчик 27 те-кущего адреса, реверсивный счетчик

28, блок сравнения 29 и формирователь 30 сигналов квитанции. Входная кодированная последовательность в устр-ве преобразуется в кодовую комИзобретение относится к электросвязи и может быть использовано в системах передачи дискретной информации с решающей обратной связью.

Целью изобретения является повышение достоверности приема дискретной информации и сокращение времени приема дискретной информации по каналам низкого качества.

На фиг.1 представлена структурная электрическая схема устройства для приема дискретной информации в сис темах с решающей обратной связью; на фиг.2 и 3 — варианты реализации блока управления записью и блока очередей ошибочных кодовых комбинаций; на фиг.4 — алгоритм работы устройства для приема дискретной информации в системах с решающей обратной связью; на фиг.5 — алгоритм постановки в очередь ошибочной кодовой комбинации; на фиг.б — алгоритм исключения из очереди правильно принятой кодовой комбинации.

Устройство для приема дискретной информации в системах с решающей обратной связью содержит блок 1 выделения сигнала, входной накопитель

2, декодер 3, блок 4 управления записью, блок 5 приема служебной информации, счетчик 6 принятых кодовых комбинаций (КК), управляемый делитель

7 частоты, блок 8 очередей ошибочных кодовых комбинаций (ОКК), накопитель ,9 адресов очереди ОКК, регистр 10 данных, блок 11 формирования границ очереди ОКК, в состав которого входят регистр 12 конца очереди, регистр 13 начала очереди и дешифрабинацию, которая проверяется на наличие ошибки..При обнаружении ошибки запрещается вывод информации получателю и устр-во осуществляет работу по алгоритму постановки в очередь ошибочной КК. Далее блок управления

4 осуществляет перевод устр-ва в различные состояния, позволяющие повысить достоверность приема дискретной информации. 3 з ° п, ф-лы, б ил. тор 14 нуля, блок 15 памяти номеров

КК, в состав которого входят первый

16 и второй 17 регистры очереди и

5 первый 18 и второй 19 буферные регистры, блок 20 выделения границ зоны памяти, в состав которого входят блок 21 сравнения, дешифратор 22 адреса и буферный регистр 23, блок 24 адресации КК, в состав которого входят регистр 25 адреса и регистр 26 конечного адреса, счетчик

27 текущего адреса, реверсивный счетчик 28, блок 29 сравнения, формирователь 30 сигналов квитанции и выходной накопитель 31, .причем в, состав блока 4 управления записью входят блок триггеров 32, блок элементов И 33, двоичный счетчик 34, дешиф2р ратор 35, блок 36 сравнения, шифратор 37, D-триггеры 38, 39 и 40 и дешифратор 41 адреса, а в состав блока 8 очередей ОКК входят регистр

42 сдвига, регистр 43 памяти, эле25 мент ИЛИ 44, блок 45 сравнения, дешифратор 46, первый 47 и второй 48 блоки элементов И.

Устройство работает следующим образом.

30 После установления устройства в начальное состояние и окончания процесса фазирования на информационный ,вход блока 1 выделения сигнала поступает кодированная последовательность, начало поступления которой засинхронизировано ранее с импульсной последовательностью входной тактовой частоты, поступающей на тактовые входы блока 4 управления и уп равляемого делителя 7 частоты, с вы1478361

55 хода которого сигнал поступает на вход блока 1 выделения сигнала, который преобразует информационную последовательность из последовательного кода в параллельный и выделяет кодовую комбинацию. Выделанная кодовая комбинация в параллельном коде за писывается в декодер 3, во входной накопитель 2 по сигналам управления блока 4 управления.

Кодовая комбинация в декодере 3 проверяется на наличие ошибки. При обнаружении хотя бы одной ошибки в кодовой комбинации в триггер ошибки записывается логическая единица (сигО нал высокого уровня напряжения) и по сигналу управления с блока 4 управления в формирователь 30 записывается логический ноль, который формируется путем инвертирования сигнала ошибки из декодера 3, после чего в блоке 4 управления анализируется содержимое j-го разряда блока 8 очередей ОКК, где j — номер очередной принятой кодовой комбинации (фиг.4).

Если этот разряд содержит логическую "1", что означает наличие ошибки в кодовой комбинации, то по сигналу блока 4 управления в формирователь 30 сигналов квитанции переписывается в ячейку памяти "Бит номера" предыдущий бит номера, одновременно блок 4 управления запрещает вывод информации получателю. Затем следующим сигналом блок 4 управления осуществляет считывание содержимого регистра 13 начала очереди на входы дешифратора 14 нуля, который выдает в блок 4 управления записью по соответствующему сигналу результат декодирования содержимого регистра 13 начала очереди.

Если это содержимое равно нулю, то содержимое счетчика 27 текущего адреса считывается и записывается в регистр 26 конечного адреса по фронту сигнала, инверсного по отношению к сигналу считывания. Одковременно с этими сигналами в блоке 4 управления записью разрешается вывод информации получателю. На этом заканчивается минимальный цикл работы устройства.

Если содержимое регистра 13 начала очереди не равно нулю, то содержимое счетчика 27 текущего адреса считывается в реверсивный счетчик 28.

Затем по адресу, сформированному на адресных входах накопителя 9 адресов очереди 0КК путем считывания содержимого регистра 13 начала очереди, из накопителя 9 адресов очереди ОКК считывается код адреса, который записывается в регистр 26 конечного адреса, после чего блок 4 управления записью переключается на вывод информации из выходного накопителя 31 получателю.

Если содержимое блока 8 очередей

ОКК не равно нулю, то по сигналу блока 4 управления записью содержимое Реверсивного счетчика 28 считывается и проключается íà первые входы блока 29 сравнения, на вторые входы которого подан двоичный код константы, т.е. числа, означающего границу условного раздела памяти выходного накопителя 31, переход через которую означает отсутствие свободного места (ячеек памяти) для кодовой комбинации и пакета.

При отсутствии свободного места (ячеек памяти) осуществляется автоматически переход в состояние после окончания анализа (сравнения) содержимого блока 8 очередей ОКК.

При наличии свободного количества ячеек памяти, достаточного для размещения кодов кодовой комбинации и пакета, по сигналу блока 4 управления записью из счетчика 6 принятых

КК считывается код адреса который подается на адресные входы блока 8 очередей ОКК, и в результате по этому адресу в этот блок записывается логическая единица.

Теперь устройство продолжает работу по алгоритму постановки в очередь ошибочной кодовой комбинации (фиг.5). По соответствующему сигналу е блока 4 управления записью, выдаваемому на счетчик 27 текущего адреса, содержимое последнего проключается на информационные входы регистра

10 данных и по слеЯ ющим сигналам содержимое счетчика 6 принятых КК проключается На адресные входы накопителя 9 адресов очереди ОКК, устанавливается режим записи информации и производится запись содержимого регистра 10 данных в накопитель 9 адресов очереди ОКК, после чего по следующему сигналу, выдаваемому на счетчик 27 текущего адреса, содержи5 1478361 6 мое последнего увеличивается на еди- В следующем такте считывается ницу. содержимое регистра 12 и записываетВ следующем временном такте про- ся в дешифратор 22 адреса для выбора ключается содержимое регистра 13 на- . регистра, после чего в другом такте чала очереди на дешифратор 14 нуля,, проключается содержимое счетчика 6

5 где оно декодируется и анализируется и записывается в первый ре.гистр 16 в блоке 4 управления записью. очереди и одновременно в регистр 12, Если содержимое регистра 13 нача- после чего к содержимому реверсивнола очереди равно нулю, то по соот- 10 го счетчика 28 добавляется единица. ветствующему сигналу двоичный парал- На этом работа устройства по послельный код счетчика 6 принятых КК тановке в очередь ошибочного блока проключается на информационные входы заканчивается и в блоке 4 управлерегистра 13 начала очереди, после че- ния формируется сигнал перехода в го к содержимому реверсивного счет- 15 другое состояние (после анализа блочика 28 добавляется единица. ка 8 очередей ОКК и выявление налиЕсли содержимое регистра 13 нача- чия признака очередного ошибочного ла очереди не равно. нулю, то в сле- блока (комбинации), т.е. логической дующем такте проключается на даши- единицы в анализируемом разряде рефратар 14 нуля и анализируется со- 20 гистра, фиг.4. держимое регистра 12 конца очереди. По команде блока 4 управления проВ случае равенства нулю содержи- изводится дешифрация j-ro разряда мого регистра 12 конца очереди про- блока 8 очередей OKK и выявление, изводится проключение и запись дво- равен ли этот разряд единице. ичного кода счетчика 6 принятых КК 25 Если в этом разряде содержится в регистр 12 конца очереди. Затем логическая единица, то начинается содержимое регистра 13 начала очере-,формирование управляющих сигналов ди переписывается B буферный регистр по исключению из очереди правильного

23, которое автоматически подается блока (комбинации) (фиг. 6) . на дешифратор 22 адреса, где деко- 30 Вначале считывается код счетчика дируется и формируется сигнал выбора 6 и записывается в буферный регистр регистра в первом 16 и втором 17 ре- 23, затем считывается содержимое гистрах очереди, после чего код сос- регистра 13. И то и другое подается тояния счетчика 6 записывается в выб- на соответствующие входы блока 21 ранный регистр первого регистра 16 .сравнения, с выхода которого форми35 очереди, на который был подан сигнал руется сигнал в блок 4 управления. записи с выхода блока 4 управления. Если коды равны, формируется сигВ следующий момент времени содер- нал, IIo которому считывается из режимое регистра 12 конца очереди пере- гистра 12 его содержимое и дешифруписывается в буферный регистр 23 с 40 ется в дешифраторе 14 нуля. помощью которого выбирается регистр Если содержимое регистра 12 равно во втором регистре 17 очереди, после нулю, формируется в регистре 13 сигчего содержимое регистра 13 прок- нал обнуления, после чего считываетлючается и записывается в выбранный ся код адреса из накопителя 9 адререгистр второго регистра 17 очереди„ сов очереди ОКК, на адресные входы на который был подан сигнал записи . которого подключен код из счетчика информации, и затем осуществляется 6. Этот код адреса, считываемый из переход в состояние (фиг.5), когда накопителя 9 адресов очереди ОКК, к содержимому реверсивного счетчика записывается при этом в регистр 25

28 добавляется единица.

50 адреса. Затем код счетчика 6 прокЕсли содержимое регистра l2 не лючается на адресные входы входного равно нулю, то производится проклю- накопителя 2, с выходов которого чение и запись двоичного кода счет- считывается его содержимое и запичика 6 в буферный регистр 23 для осу- сывается в выходной накопитель 31 по ществления с помощью дешифратора 22 выставленному уже адресу, после чеадреса выбора регистра, после чего

55 го производится обнуление j-го разсодержимое регистра 12 переписывается ряда блока 8 очередей ОКК. в выбранный регистр второго регистра Если содержимое регистра 12 не

17 очереди. равно нулю, то код, хранящийся в

1478361

35 регистре 13, проключается и записывается в буферный регистр 23, выходы которого подключены к дешифратору 22 адреса, который в свою очередь

5 выбирает регистр в первом регистре

16 очереди. Затем содержимое выбранного регистра первого регистра 16 очереди записывается в второй буферный регистр 19 и по следующей команде из второго буферного регистра 19 переписывается в регистр 13, после чего содержимое регистра 13 переписывается в буферный регистр

23. В следующий момент времени на входы блока 21 сравнения проключается содержимое регистра 12 для сравнения с кодом, записанным в буферный регистр 23. В случае неравенства кодов осуществляется переход в состояние после выдачи команды на обнуление регистра 13, а в случае равенства вначале формируется команда для обнуления регистра 12, а затем осуществляется переход в то же состоя- 25 ние (фиг.б).

Если при сравнении кодов счетчика

6 и регистра 13 выявлено их неравенство, в следующем такте содержимое счетчика 6 проключается и записывается в буферный регистр 23, а затем на входы блока 21 сравнения проключается код, хранящийся в регистре 12, для сравнения с кодом счетчика 6, записанным в буферный регистр 23.

Если эти коды равны, то по уже сформированному адресу с помощью дешифратора 22 адреса и буферного регистра 23 считывается слово из второго регистра 17 очереди и записывается в второй буферный регистр 19.

Затем содержимое регистра 13 считывается и записывается в буферный регистр 23 для сравнения с кодом, хранящимся в втором буферном регистре 19. Если эти коды равны, то формируется команда на обнуление регистра 12 и осуществляется переход в состояние после выполнения команды

"Обнуление регистра начала очереди".

Если коды не равны, осуществляется считывание. слова, хранящегося в втором буферном регистре 19, и запись в регистр 12, после чего также устройство возвращается (переходит) в состояние после выполнения команды

"Обнуление регистра начала очереди".

Если коды счетчика 6 и регистра

12 не равны при их сравнении (фиг.б), содержимое счетчика б проключается и записывается в буферный регистр

23, после чего содержимое второго регистра 17 очереди считывается и записывается в второй буферный регистр 19. Затем считывается содержимое первого регистра 16 очереди по адресу счетчика 6, записанному уже в буферный регистр 23, и записывается в первый буферный регистр 18, содержимое которого переписывается в буферный регистр 23. Это содержимое является адресом для второго регистра 17 очереди, в выбранный регистр которого записывается код второго буферного регистра 19, содержимое которого переписывается в буферный регистр 23. Оно теперь является адресом первого регистра 16 очереди, в выбранный регистр которого переписывается код первого буферного регистра 18. После этого по следующему .акту осуществляется переход в другое состояние (после выполнения обнуления регистра 13).

После выполнения команды "Обнуление разряда j в блоке очередей ОКК" (фиг.б) блок 4 управления в очередном такте анализирует результат сравнения сигналов "Бит номера" предыдущего и текущего пакетов информации (фиг.4), Если они не равны, осуществляется перезапись содержимого ячейки текущего бита номера в бит номера предыдущий. Затем по сигналам управления, формируемым блоком 4 управления, для входного накопителя 2 и выходного накопителя 31, адресу, установленному для входного накопителя 2 с выходов счетчика 6, и адресу для выход- ного накопителя 31, установленному с выходов счетчика 7 (СТА), произ-, водится перезапись содержимого выбранной ячейки памяти входного накопителя 2 в выбранную ячейку памяти выходного накопителя 31, после чего в содержимое счетчика 27 добавляется единица и осуществляется переход в состояние, в котором оказывается устройство в случае равенства содержимого текущего и предыдущего бита номера (фиг.б).

Затем осуществляется считывание содержимого реверсивного счетчика 28 на первые входы блока 29 сравнения, на вторые входы которого подан двоичный код константы (К), т.е. число

1478361 для выявления наличия свободного места (ячеек памяти) для размещения очередного пакета информации в входном накопителе 2. Если содержимое реверсивного счетчика 28 меньше константы, то в формирователь 30 записывается единица в ячейку "Бит решения", а если больше, то записывается ноль. Затем анализируется содержимое ячейки "Бит решения", хранящееся в блоке 5 приема.

Если бит решения не равен единице,. осуществляется переход (фиг.б) в состояние после выявления равенства единице j-ro разряда блока 8 очереди ОКК. Если бит решения равен единице, в формирователь 30 записывается инверсное значение содержимого ячейки памяти бита номера, хранящегося в блоке 5 приема, после чего осуществляется переход в состояние после выполнения команды записи содержимого ячейки предыдущего бита номера в текущий бит номера. 25

Формула изобретения

1. Устройство для приема дискретной информации в системах с решающей обратной связью, содержащее блок выделения сигнала, первый выход которого подключен к счетному входу счетчика принятых кодовых комбинаций (КК), а другие выходы блока выделения сигнала подключены к соответсI твующим информационным входам входного накопителя и декодера, первый выход которого подключен к первому входу блока управления записью и к первому входу блока приема служебной

40 информации, к второму и третьему входам которого подключены соответствующие выходы декодера, выходы сигналов управления блока управления записью подключены соответственно к первому и второму входам выходного накопителя, выходы которого и выходы формирователя сигналов квитанции являются соответственно выходами информационных и служебных сигналов устройства, входом которого является информационный вход блока выделения сигнала, о т л и ч а ю щ е е с я тем, что, с целью повьппения достоверности приема дискретной информации и сокращения 55 времени приема дискретной информации по каналам низкого качества, введены управляемый делитель частоты, блок

10 очередей ошибочных кодовых комбинаций (ОКК), накопитель адресов очереди ОКК, регистр данных, блок формирования границ очереди ОКК, блок

I памяти номеров КК, блок сравнения, блок выделения границ зоны памяти, реверсивный счетчик, блок адресации

КК и счетчик текущего адреса, при этом к второму входу блока управления записью подключен первый выход блока приема служебной информации, второй выход которого соединен с первым входом блока очередей ОКК, третий вход блока управления записью объединен с первым входом управляемого делителя частоты и является тактовым входом устройства, управляющими входами которого являются другие . входы управляемого делителя частоты, выход которого подключен к соответствующему входу блока выделения сигнала, к другим входам блока управления записью подключены соответственно выход блока очередей ОКК, выход блока формирования границ очереди

ОКК, выход блока сравнения, выход блока выделения границ зоны памяти, первый вход реверсивного счетчика, объединенный с третьим входом выходного накопителя, который является входом сигнала считывания устройства, и третий выход блока приема служебной информации, выходы сигналов управления блока управления записью подключены соответственно к второму входу счетчика принятых КК, к первому и второму входам входного накопителя, к второму входу декодера, к дополнительному входу блока приема служебной информации, к соответству1 ющим входам блока очередей ОКК, к соответствующим входам блока формирования границ очереди ОКК, к соответствующим входам накопителя адресов очереди ОКК, к первому входу регистра данных, к соответствующим входам блока памяти номеров КК, к первому входу блока выделения границ зоны памяти, к соответствующим входам блока адресации КК, к соответствующим входам реверсивного счетчика, к соответствующим входам счетчика текущего адреса и к соответствующим входам формирователя сигналов квитанции, выходы счетчика принятых КК подключены к соответствующим входам блока очередей ОКК, входного накопителя, блока управления записью, бло1478361

l2 ка выделения границ зоны памяти, на,копителя адресов очереди ОКК, блока памяти номеров КК, к соответствующим; входам и выходам блока формирования границ очереди ОКК и к соответствующим входам и выходам блока памяти номеров КК, четвертый выход блока приема служебной информации соединен с соответствующим входом формирователя сигналов квитанции, выходы входного накопителя подключены соответственно к первым выходам счетчика текущего адреса, к четвертым входам выходного накопителя и к вторым входам регистра данных, выходы которого подключены к соответствующим входам накопителя адресов очереди ОКК, выходы которого подключены к соответс твующим входам и выходам блока адресации КК, к соответствующим входам и выходам реверсивного счетчика, к вторым выходам счетчика текущего адреса, к соответствующим входам выходного накопителя и к первым входам блока сравнения, вторые входы которого являются входами "констант" устройства, выходы блока выделения границ зоны памяти подключены к соответствующим входам блока памяти номеров КК, причем выходы блока управления записью являются выходами сигналов разрешения.

2. Устройство по п.1, о т л и— ч а ю щ е е с я тем, что блок очередей ОКК содержит последовательно соединенные регистр сдвига, регистр памяти, первый блок элементов И, элемент ИЛИ и блок сравнения, а также последовательно соединенные дешифратор и второй блок элементов И, выходы которого подключены к соответствующим входам регистра памяти, причем выходы дешифратора подключе.ны к другим входам первого блока элементов И, другой вход блока срав5 кения объединен с информационным входом регистра сдвига и является первым входом блока очередей ОКК, а выход блока сравнения является выходом блока очередей ОКК, вход синхронизации регистра сдвига является вторым входом блока очередей ОКК, а вход синхронизацгч регистра памяти— третьим входом блока очередей ОКК, четвертым входом которого являются вторые объединенные входы второго блока элементов И, а входы дешифратора являются пятыми входами блока очередей ОКК.

3. Устроиство по п.1, о т л и— ч а ю щ е е с я тем, что блок формирования границ очереди ОКК содержит регистр начала очереди и регистр конца очереди, выходы которых подключены к соответствующим входам дешифратора нуля, причем входы и выходы регистров начала и конца очереди и выход дешифратора нуля являются соответственно входами и выходами блока формирования границ очереди ОКК.

4. Устройство по п.1, о т л и— ч а ю щ е е с я тем, что блок выделения границ зоны памяти содержит объединенные по входу блок сравнения и буферный регистр, выход которого подключен к объединенным входам дешифратора адреса и блока сравнения, причем первые входы блока сравнения и буферного регистра и выходы де40 шифратора адреса и блока сравнения являются соответствующими входами и выходами блока выделения границ зоны памяти.

1478361

1478361

1 478361

l 47836) Составитель В.Евдокимова

Корректор Л Пилипенко

Техред Л. Олийнык

Редактор И.Шмакова

Заказ 2375/56

Тираж 627

Подписное

ВНИИПИ Государственного комитета по-изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101

Устройство для приема дискретной информации в системах с решающей обратной связью Устройство для приема дискретной информации в системах с решающей обратной связью Устройство для приема дискретной информации в системах с решающей обратной связью Устройство для приема дискретной информации в системах с решающей обратной связью Устройство для приема дискретной информации в системах с решающей обратной связью Устройство для приема дискретной информации в системах с решающей обратной связью Устройство для приема дискретной информации в системах с решающей обратной связью Устройство для приема дискретной информации в системах с решающей обратной связью Устройство для приема дискретной информации в системах с решающей обратной связью Устройство для приема дискретной информации в системах с решающей обратной связью Устройство для приема дискретной информации в системах с решающей обратной связью 

 

Похожие патенты:

Изобретение относится к электросвязи и повышает пропускную способность устр-ва путем обеспечения возможности переключения скорости передачи и приема информации при изменении качества канала

Изобретение относится к технике свя зи и Mv6

Изобретение относится к технике связи и может быть использовано при разработке систем полудуплексной связи для передачи сообщений, закодированных каскадным кодом, с подтверждением правильного приема путем передачи квитанции

Изобретение относится к области радиосвязи, электросвязи и вычислительной техники

Изобретение относится к области радиосвязи, электросвязи и вычислительной техники, а конкретнее к области способов и устройств передачи информации в вычислительных сетях

Изобретение относится к области техники связи и может быть использовано для передачи и приема сообщений, защищенных корректирующим кодом, в частности помехоустойчивым каскадным кодом

Изобретение относится к системам связи, в частности к способу и устройству для быстрой повторной передачи сигналов в системе связи

Изобретение относится к области техники передачи дискретных сообщений и может использоваться для построения автоматизированных систем и комплексов радиосвязи

Изобретение относится к области радиосвязи, электросвязи и вычислительной техники и может быть использовано для передачи информации в вычислительных сетях

Изобретение относится к области радиосвязи, электросвязи и вычислительной техники и может быть использовано в устройствах передачи информации

Изобретение относится к технике приема и декодирования данных различных пользователей в системе связи многопользовательского доступа с кодовым расширением канала
Наверх