Счетчик-сдвигающий регистр

 

Изобретение относится к радиоэлектронике. Цель - упрощение счетчика-сдвигающего регистра. Для этого в каждый разряд, содержащий три RS-триггера, дополнительно введены два элемента И-НЕ, входы первого элемента И-НЕ соединены с первым выходом второго RS-триггера и с первым входом, входы второго элемента И-НЕ соединены с дополнительным входом, с первым выходом первого и вторым выходом второго триггеров, выход первого элемента И-НЕ соединен с R-входом второго триггера следующего разряда, выход второго элемента И-НЕ соединен с вторым S-входом первого RS-триггера следующего разряда. 4 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

А1 (19) (11) (б1) 4 Н 03 К 23/40

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4314845/24-21 (22) 06.10.87 (46) 23.10.89. Бюл. Р 39 (71) Всесоюзньп научно-исследовательский институт радиовещательного приема и акустики им. А.С. Попова (72) Г.С. Брайловский и И.М. Лазер (53) 621.374.322 (088.8) (56) Патент Великобритании 11 1264181 кл. G 4 А, 1969.

Патент CILtt. М 3978413, кл. 328-27, 1975.

Патент Болгарии 11- 15102, кл, Н 03 К 27 00, 1969.

Авторское свидетельство СССР

Ь - 1451851, кл. Н 03 К 23/00, 1987.

Изобретение относится к построению устройств цишровой вычислительной техники и дискретной автоматики на потенциальных логических элементах для реализации операций двоичного счета и сдвига, Целью изобретения является упрощение счетчика-сдвигающего регистра.

На фиг ° 1 изображены (К-1), К, (К+1)-й разряды синхронного счетчика; на фиг.2 — один разряд счетчика, аыполненный на логических элементах 1-НЕ; на фиг,3 — временная диаграмма работы в режиме счета, на фиг ° 4в о же, в режиме сдвига.

2 (54 ) СЧЕТЧИК-СДВИГА1дййй РЕГИСТР (57) Изобретение относится к радиоэлектронике. Цель — упрощение счетчика-сдвигающего регистра. Для этого в каждый раз ряд, содержащий три

BS-триггера, дополнительно введены два элемента И-НЕ, входы первого элемента И-PE соединены с первым выходом второго RS-триггера и с первым входом, входы второго элемента И-НЕ соединены с дополнительным входом, с первым выходом первого и вторым выходом второго триггеров, выход первого элемента И-НЕ соединен с Р-входом второго триггера следующего разряда, выход второго элемента P.-HE соединен с вторым S-входом первого

BS-триггера следующего разряда.

4 ил.

Счетчик-сдвигающий регистр, содержащий в каждом разряде первый 1, второй 2 и третий 3 РЯ-триггер,. синхровход 4, в каждом разряде первый 5 и второй 6 элементы И-HЕ, а также вход 7 управления, который соединен с первым входом первого элемента

И-HE 5 всех разрядов, синхровход 4 соединен с первыми Р-входами первого 1 и второго 2 RS-триггеров всех разрядов, выход первого элемента

И-HE 5 каждого разряда соединен с вторым Р-входом второго RS-триггера

2 следующего разряда, который объединен с первым R-входом этого триг 15)7128 гера по И, в каждом разряде прямой выход первого Р$-триггера 1 соединен с Б-входом второго PS-триггера 2, прямой выход которого соединен с вто5 рым входом первого элемента И-HE 5 этого разряда, инверсный выход второто НЯ-триггера 2 соединен с R-входом третьего BS-триггера 3 и третьим

P. — âõîäoì первого RS-триггера 1 данного разряда, инверсный выход перкого BS-триггера 1 соединен с S-входом третьего RS-триггера 3 данного разряда, прямой выход третьего RSтриггера 3 которого соединен с первым 15

Я-входом первого RS-триггера 1 этого р . ряда. Дополнительный вход 8 управления соединен с первым входом вторых элементов И-НЕ 6 всех разрядов, вход второго элемента И-HE 6 каждого раэ- 20 ряда соединен с вторым S-входом первого PS-триггера 1 следующего разряда, который объединен с первым Е-входом этого триггера по И, третий R-вход которого соединен с прямым выходом 25 второго RS-триггера 2 предыдущего раз— ряда, а второй и третий входы второго элемента И-НЕ 6 каждого разряда соединены соответственно с прямым и инверсным выходами соответственно первого 1 и второго 2 РР-триггеров того же разряда.

На Фиг.2 представлен один разряд счетчика, выполненный на логических элементах И-HE. Разряд содержит три PS-триггера 1 — 3. Соединения триггеров между собой, с синхровходом 4, дополнительными элементами 5 и 6 и кходами 7 и 8 управления счетчика соответствуют связям, приведенным на 40 фиг.1. Первый триггер 1 построен на логических элементах И-НЕ 9 и 10, вто рой триггер 2 — на элементах И-НЕ 1! и 12, а третий триггер 3 — на элементах И-НЕ !3 и 14.

45 функционирование счетчика (Фиг.i) г> режимах счета и сдвига поясняются временными диаграммами фиг.3 и 4 соответственно, на которых инверсные выход.| тригi еров l и 2 обозначены как 1 и ?, а в скобках приведены номера логических элементов И-HE в соответсткии с Фпг.2. В режиме счета на кыходы счетчика 7 и 8 должны быть поданы сигналы логических "0" и "1" со55 ответственно.

На диаграмме (Фиг.3) показаны имk — > пульсы по входу 4 с номерами 2.2 и

3. 2 и далее через 2" . Сигналы на пРЯмых выходах втоРых RS-триггеров

2 и элементов 6 переключаются «о срезу импульсов на входе 4, что обеспечивает Функциональную устойчивость в режиме счета.

В режиме сдвига на входы 7 и 8 счетчика должны быть поданы сигналы логических "1" и "О" соответственно, Пусть в исходном состоянии на прямых выходах третьих триггеров 3 (K+1) и К-ro разрядов установлены сигналы логическои "1", а во всех остальных разрядах — логического "О" (Фиг.4). На выходах элемента 5 и прямом выходе второго триггера 2 (К-2)ro разряда сохраняются сигналы логической "1 и "О соответственно. В (К-1)-м разряде по фронту первогоимпульса сдвига на входе 4 переключаются в логический "Он последовательно сигналы на инверсном выходе второго триггера 2 и на прямом выходе триггера 3. Далее переключаются в логическую "1" сигнал на прямом выходе триггера 1. По срезу этого импульса последова ельно переключаются триггер 2 в "О" и элемент 5 в "1".

В (К+1)-м разряде по фронту первого импульса сдвига на входе 4 последовательно переключаются: сигнал на инверсном выходе триггера 1 в "0" и триггера 3 в "1", а по срезу входного импульса переключается в "1 сигнал на инверсном выходе триггера

1, далее параллельно в "О" элемент 5 и сигнал на прямом выходе триггера 1, после этого устанавливаются сигналы

"1" и "О" на прямом выходе триггера

2 и на выходе элемента 5 соответственно.

Сдвиг 1(0) в к-разряд происходит при сигнале "1(0)" на прямом выходе триггера 2 и "О(1)" — на выходе элемента 5 (К-1)-ro разряда. Функциональная устойчивость обеспечивается тем, что сигналы на прямом выходе триггера 2 и на выходе элемента 6 переключаются по срезу импульса.

11инимальные длительности импульса и паузы в режиме счета определяются задержкой трех элементов, а минимальная пауза в режиме сдвигазадержкой четырех элементов.

Таким образом, устройство работает в режиме счета и последовательного ввода — вывода (сдвига) информации i

15171 формула изобретения

Счетчик-сдвигающий регистр, содержащий в каждом разряде первый, вто5

pov. и третий РЯ-триггер, синхровход, в каждом разряде первый и второй элементы И-HE а также вход управления, который соединен с первым входом первого элемента И-НЕ всех разрядов, синхровход соединен с первыми входами первого и второго RS-триггеров всех разрядов, выход первого элемен— та И-НЕ каждого разряда соединен с вторым входом Р второго RS-триггера следующего разряда, который объединен с первым R-входом этого триггера по И, в каждом разряде прямой выход первого

ЯЯ-триггера соединен с H-входом второго RH-триггера, прямой выход кото- 20 рого соединен с вторым входом первого элемента И-HE этого разряда, инверсный выход второго РЕ-триггера соединен с R-входом третьего RS-триггера и вторым R-входом первого PS-тригге- 25

28 ра данного разряда, инверсный выход первого РБ-триггера соединен с Бвходом третьего RH-триггера данного разряда, прямой выход третьего RSтриггера которого соединен с Первым

S-входом первого RS-триггера этого разряда, отличающийся тем, что, с целью упрощения, в него введен дополнительный вход управления, который соединен с первым входом вторых элементов И вЂ” НЕ всех разрядов, выход второго элемента И-НЕ каждого разряда соединен с вторым

S-входом первого RS-триггера следующего разряда, который объединен с первым S-входом этого триггера по И, третий В-вход которого соединен с прямым выходом второго RH — триггсра предыдущего разряда, а второй и третий входы второго элемента И-НЕ каждого разряда соединены соответственно с прямым и инверсным выходами cooòветственно первого и второго RH-xp;гггеров того же разряда. (к-1) -разряд к- разряд

1517128

Г\

О

В йь и

Я. с с гМ

Составитель О. Скворцов

Редактор Г. Гербер Тсхред Л.Олийнык Корректор Т, Малец

Заказ 6400/5Ü Тираж 884 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101

Счетчик-сдвигающий регистр Счетчик-сдвигающий регистр Счетчик-сдвигающий регистр Счетчик-сдвигающий регистр 

 

Похожие патенты:

Изобретение относится к импульсной технике

Изобретение относится к вычислительной технике и может быть использовано для кольцевого пересчета импульсов в максимальных Р-кодах Фибоначчи

Изобретение относится к вычислительной, информационно-измерительной технике и автоматике и может использоваться для счета импульсов с представлением их количества в р-кодах Фибоначчи

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и автоматики

Изобретение относится к области импульсной техники и дискретной автоматики и может быть использовано для счета импульсов.- Цель изобретения - раг.иирение функциональных возможностей за счет введения операции сдвига информации

Счетчик // 1450108
Изобретение относится к импульсной технике и может использоваться в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике, может быть использовано в цифровых синтезаторахчастоты, в вычислительной технике о Достижение поставленной цели - увеличение длительности выходных импульсов - позволяет абоненту использовать более низкочастотную элементную базу

Изобретение относится к цифровым делителям частоты и может быть использовано для деления частоты сиг-

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала

Изобретение относится к цифровой вычислительной технике и устройствам автоматики

Изобретение относится к цифровой вычислительной технике для использования в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Счетчик // 2028028

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и цифровой измерительной аппаратуре

Изобретение относится к импульсной технике и может быть использовано в трактах деления частоты
Наверх