Преобразователь последовательного кода в параллельный

 

Изобретение относится к вычислительной технике и может быть использовано при создании преобразователей информации, входящих в состав аппаратуры сопряжения цифровых устройств с полудуплексными двухпроводными каналами связи. Изобретение обеспечивает защиту преобразователя от коротких импульсных помех, а также одиночных импульсных помех, соизмеримых по длительности с длительностью полезного сигнала, чем обеспечивается повышение помехоустойчивости преобразователя. Преобразователь последовательного кода в параллельный содержит три триггера 1, 2 и 13, два элемента ИЛИ 3 и 12, генератор 4 импульсов, два счетчика 6 и 9 импульсов, регистр 8 сдвига, два формирователя 10 и 11 импульсов и дешифратор 14. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

1 А1 (!9) (И) (5D 4 Н 03 М 7/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMY СВИДЕТЕЛЬСТВУ (8

Фиг. f

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР! (21) 439! 5 87/24-24 (22) 10.03 ° 88 (46) 23, 10,89, Бюл. № 39 (72) А,А, Васильев, И. 3 Кузьменко и А.У. Ярмухаметов (53) 681.325 (088.8) (56) Авторское свидетельство СССР

¹ !045238, кл; Н 03 М 7/00, 1982.

Авторское с))идетельство СССР № 1159!64, кл, Н 03 M 7/00, 1985. (54) ПРЕОБРАЗОВАТЕЛЬ ПОСЛЕДОВАТЕЛЬНОГО КОДА В ПАРАЛЛЕЛЫЫЙ (57) Изобретение относится к вычислительной технике и может быть использовано при создании преобразователей информации, входящих в состав аппаратуры сопряжения цифровых уст2 райств с полудуплексными двухпроводными каналами связи ° Изобретение обеспечивает защиту преобразователя от коротких импульсных помех, а также одиночных импульсных помех ° соизмеримых по длительности с длительностью полезного сигнала, чем обеспечивается повышение помехоустойчнвости преобразователя, Преобразова тель последовательного кода в параллельный содержит три .триггера l 2 и 13, два элемента ИЛИ 3 и 12, генератор 4 импупьсов, два элемента И 5 и 7, два счетчика 6 и 9 импульсов, регистр 8 сдвига, два формирователя

10 и ll импульсов и дешифратор

2 ил.

1517135

Изобретение относится к вычислительной технике и может быть использовано при создании преобразователей информации, входящих в состав аппаратуры сопряжения цифровых устройств с полудуплексными двухпроводны. -е4 каналамн связи °

Целью изобретения является повышение помехоустойчивости преобразон ател я, На фиг,l гриведена блок-схема преобразователя> HB фиг.2 — временные диаграммы, поясняющие работу преобразователя с полезными сигналами при наличии коротких импульсных, а также одиночных импульсных помех> длительность которых соизмерима с длитечьность1 полезного сигнала, Преобразователь последовательного кода в параллельный содержит первый 1 и второй 2 триггеры,,первый элемент ИПИ 3, генератор 4 импульсов, первый элемент И 5> первый счетчик 6 импульсов> второй элемент И 7, регистр 8 сдвига, второй счетчик 9 импульсов, первый 10 и второй 11 формировагели импульсов, второй элемент ИЛИ 12, третий триггер !3 и дешифратор 14 и имеет первый 15 и второй 16 информационные входы и вход

17 сброса, информационный 18 и упранляющий 19 выходы.

На фиг ° 2 соответствующими индексами обозначены следующие сигналы: а — полезные сигналы и импульсные помехи из полудуплексного двухпроводного канала связи; б — сигналы и помехи на входе 15; в — сигналы и помехи на входе 16; г — сигнал на выходе формирователя 10> д — сигнал на выходе формирователя ll; е — сигнал Hà выходе триггера 1; ж — сигнал на выходе триггера 2; з, и, к — сигналы на первом, втором и третьем выходах дешифратора !4; л — сигнал на выходе триггера 13; м — сигнал на выходе элемента И 7, На временных . диаграммах показаны временные соотноз ения между входными сигналами и биполярнь.ми сигналами канала связи, Сплошными линиями показана полезная информация, пунктирными — импульсные помехи, Импульсные помехи также помечены Ип, 1-Ип, 5 ..длительность положительного или отрицательного импуль<-.а канала связи ранна Т. Период следования инфср 1ационных битов ранен

4 Т, Временной интервал между битами информации, а .также между десятираэ —. рядными байтами одинаковый и равен

2 Т.

Преобразователь работает следующим образом, В исходном положении сигналом

"Сброс" на входе 17 триггеры 1, 2, 13 и счетчики 6, 9 приведены н нулевое значение, На первый 15 и второй 16 входы поступают полез ные сигналы и импульсные помехи иэ полудуплексного двухпроводного канала связи, В отсутствие помех на информаци5

° онные входы 15 и 16 преобразователя поступают импульсы единичных или нулевых битов информации, При поступлении иэ канала связи еДиничного бита информации на входе

15 появляется информационный импульс дпительностью Т, который поступает на вход формирователя 10 и информационный вход триггера 1, По переднему фронту информационного импульса запускается формирователь 10 и вырабатывает отрицательный импульс, который поступает на установочный вход триггера 1. Длительность импульса

Tl формирователей 10 и 11 должна находиться в пределах T„„ (Т!аТ, где Тк „ и — максимальная длительность короткой импульсной помехи, от которой производится защита, При соблюдении этого неравенства к моменту

35 окончания импульса на выходе формирователя 10 на информационном входе триггера 1 сохраняется единичное значение информационного импульса, 4р которое заносится в триггер l no заднему фронту импульса формирователя 10, После окончания информационного импульса на входе 15 появляется

45 информационный импульс на входе 16 и по заднему фронту импульса формирователя ll устанавливается в единичное значение триггер 2.

Сигнал с выхода триггера 1 проходит через элемент HJlM 3 и разрешает прохождение синхроимпульсов с генератора 4 через элемент И 5 на счетчик 6 и дешифратор 14, На выходе дешифратора 14 появляются синхро55 импульсы, По переднему фронту синхроимпульса с первого выхода дешифратора 14 в триггер 13 заносится единичное значение триггера 1, Единичные сигналы на выходах триггеров 1 и 2

5 15 поступают на вход элемента И 7 и при появлении синхроимпулься с второго выхода дешифратора 14 на выходе элемента И 7 появляется импульс, по которому значение триггера 13 записывается н регистр 8 сдвига, а значение счетчика 9 увеличивается ня "+!"„

Таким образом> гри поступлении из канала связи единичного бита информации в регистр 8 сдвига записывается единичное значение. По синхросигналу с третьего выхода дешифратора 14 через элемент ИЛИ 12 производится сброс триггеров 1, 2, 13 и счетчика 6, подготавливая преобразователь к приему следующего бита информации, При поступлении из канала сняэи нулевого бита информации информационный импульс на нходе 16 появляется раньше, чем информационный импульс на входе 15, Триггер 2 ус.танавливается первым и запускает счетчик 6 и дешифратор 14. К моменту появления синхроимпульса на первом выходе дешифратора 14 триггер 1 не установлен, поэтому н триггер 13 заносится нулевое значение, которое по синхроимпульсу второго выхода дешифратора 14 записывается в регистр

8 сдвига, а значение счетчика 9 увеличивается на "+1", Таким образом, при поступлении из канала связи нулевого бита информации в регистр 8 сдвига записывается нулевое значение, Синхроимпульсом с третьего выходя дешифратора

14 сбрасываются триггеры 1,. 2, 13 и счетчик 6, подготавливая преобразователь к приему следующего бита информации, После приема десяти бит информации на выходе счетчика 9 появляется управляющий сигнал, При приеме следующих байтов информации цикл работы преобразователя повторяется, Из канала связи могут поступать короткие импульсные помехи, например Ип,l-Ип,4, длительность которых меньше, длительности Тl импульсов формирователей 10 и 11, а также одиночные импульсные помехи Ип,5;Ип,6, длительность которых больше или равна длительности полезного сигнала (соизмерима с длительностью полезного сигнала), Короткие импульсные помехи Ип,l, Ип,2, возникающие н канале снязи в

171 35

55 отсутстние передачи llàssíssõ, поступают на вход формирователей 10 u !1 °

Ня выходе формирователей 10 и 11 ферми!Зуются импульсы длительное т1 ю

Тl, которые соответственно 13ос у1зяs<3T на установочные р.ход1.1 Tplsl еро13

) и 2, К моменту формиронсип1я элдш1х фронтов импульсон фс рмиронятелей ня информационных входах тр11«герон 1 и 2 вновь устанавливается нулевое значение, Устлно«кл триггеров 1 и 2 н единичное значение не прс311еходит и сигналы короткой импульсной помехи не пропускаются н схему препбраз ователя, В отсутствие передачи полезной информации одиночная импульсная ssnмеха, длительность которой cess»lssрима с длительностью поле.311ой и11фо1-.мации, например Ип,6, пос -y<113ет 11л один из нходон, напри.-tc!3 !1:: «хел 15 преобразователя, На ихn,å А рс«1р<1нлтеля 10 формируетс1 11 пгу 11 <.,. Iltò <11— постыл Т l, К моменту форм1:рс «:..1п3» заднего фронта импул1,с л с выход".

С ИГH13Л ПОМЕXt t ° 1 ТО ЕЛ I H<3 <1. < ЗЕ .311

ЗаНОСИтСя Н трИГГЕр .1, 013:".1яд Е 131,1..-:пда триггера 1 через злеме11т l !Ù» 3 и И 5 запускает счетчик 6 и 11«111и<1--рлтор 14. На пепеднему фро ;у с1113х!«3импульса с перног I шкодя дс.<;и 1р »1ора 14 едиш1чное з1.ячени.- ";,; is;s;I÷åнии, Таким обрлзом одиночная помсхя не воспринимается клк полезная и11формация и не Isзменяет зня1енин регистра 8 сдни1;1, Корс3ткие импульсные. по;<ех11 1!п,3 или Ип,4, поступающие H 1 Р. од вормирователей 10 и 11 но время приема полезной инфсрмяпии, нызьгняют срабатынлние соответственно формирователя 10 или формирователя 11 Пс заднему фронту импул1.са формиро-лтелей 10 или 11 значения триггера13 или 2 изменяются с единичногс3 ня нулевое, что не изменяет работу преобразователя, тяк как к моменту сброса по синхроимпульсу с первого выхода дешифраторя 14 триггеров или 2 триггер 13 устян"влеп, по

151 71 35 с<11".

ГI! < I< 8 c.!II.IIãа значения сигнала с

«ы. < па триггера 13. Работа счет:и5 гз 1,1ещифратора 14 поддерживает<": ° ::пнп пя>м значением одного иэ гр«; -,рг;. 1 пли 2 и преобразователь р об З 11>В. т ГЛИЕМ бИта ПОЛЕЗНОЙ ИН< . > пп:<п,г о конца, Таким образом, !! <., гкие 11, 1<яульсные помехи > Воздейст

,".,!,",!<.:I:.:. Входы преобразователя во вр<--.мя приема полезной информации, не вз<пяют ><а правильную работу преобр Я 1; < В «- СЛЯ ° 15

Оцпночная импульсная помЕха, :,-;имер 11п ° 5, длительность которой

<мерима с длительностью полезно,игнал», <1оступающая на вход 1б

<ãp:!ë(:pàзовачсля во Время приема по:.ILlpI информации, вызывает формиро.::.пе импульс;1 Hÿ входе формировате11 и не изменяет состояния других

<::"- ентов преобразователя, Таким

;, «"м, одиночные импульсные поме- 25 ;<ите:1ьность которых соизмерис длительностью полезного сигнавЂ.а, воздействующие на входы преобра<теля во время приема полезной .-<рмации, не влияют на правильную ! ró пр cáð:ззователя.

1,.:, правильной работы преобразогеля временные параметры синхроимпул»с< в на выходах дешифратора 14 ,; и.-:<1:11 удовлетворять следующим соот35

;,Г IIEíèÿ!. . длительность синхроимпуль « <

4Т вЂ” Т 1

Т2

40 в «мя появления синхроимпульса с

::;:ного г ыхода дещифратора 14 отно.". ельно времени установки установивг с, «ся первым триггера 1 или 2 рав1<О )Т21 1<ремЯ поЯвлениЯ синхроимпуль 4, pe rI.его выхода дещифратора 14

<сительно време установки

«. «.>,".".<, c. г о«я первым триггера 2

1 I - :I <о < L r. °

50 л а и з о б р е т е н и я

1ре p зов.1тель последовательнои;рыл.<ельный, содержащий !! .ирой триггеры, выходы ко55, !! i:... -., p.<. I!I с первым и вторы"1 зд; и п<.рвог<з элемента ИЛИ, генератор импульсов, выход которого соединен с первым входом первого элемен та И, выход которого соединен со счетным входом первого счетчика импульсов, второй элемент И, регистр сдвига и второй счетчик импульсов, счетный вход которого объединен с управляющим входом регистра сдвига, входы сброса первого и второго триггеров объединены> выходы регистра сдвига и второго счетчика импульсов являются < оответственно информационным и управляющим выходами преобразователя, отличающийся тем, что, с целью повыщения помехоустойчивости преобразователя, в него введены формирователи импульсов, второй элемент ИЛИ, третий триггер и дешифратор, первый, второй и третий выходы которого соединены соответ"Iвенно с установочным входом третьего триггера, с первым входом второго элемента И и с первым входом второго элемента ИЛИ, выход которого соединен с входами сброса первого счетчика импульсов, треть< !.о триггера и подключен к входу сброса первого триггера, выход третьего триггера соединен с информационным входом регистра сдвига> выходы первого и второго формирователей импульсов подключены к установочным входам одноименных триггеров, выход первого элемента ИЛИ соединен с вторым входом первого элемента И„ информационный вход третьего тр"Ir!.ера объедйнен с вторым входом в.<эрого элемента И и, подключен к выходу первого триггера> информационный вход которого объедпнен с входом первого формирователя импульсов и является первым информационным вх<эдом преобразователя, третий вход втnporn элемента И подключен к выходу второго триггера, информационный вход которого объединен с входом второго формирователя импульсов и является вторым информационным входом преобразователя, выходы первого с-;етчика импульсов соединены с входами дещифратора, управляющий вход ре1.истра сдвига подключен к выходу второго элемента И, вход сброса второго счетчика импульсов объединен с вторым входом второго элемента

ИЛИ и является входом сброса преобразователя, ) 517135

Составитель Б, Ходов, Редактор И. Шмакова Техред Л,Олийнык Корректор В, Кабаций

Заказ 6400/56 Тираж 884 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул. Гагарина, 101

Преобразователь последовательного кода в параллельный Преобразователь последовательного кода в параллельный Преобразователь последовательного кода в параллельный Преобразователь последовательного кода в параллельный Преобразователь последовательного кода в параллельный 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может использоваться в информационно-измерительных системах

Изобретение относится к автоматике, а именно к технической диагностике, и может быть использовано для проверки правильности функционирования дискретных объектов автоматики и вычислительной техники, сигналы на выходах которых могут быть представлены в парафазном виде

Изобретение относится к вычислительной технике и предназначено для использования в быстродействующих вычислительных устройствах, функционирующих в модулярной системе счисления, для реализации различных немодульных операций, таких, как деление, умножение дробей, масштабирование, перевод чисел в двоичную систему счисления, а также в системах цифровой обработки сигналов, включая позиционные, для масштабирования чисел вместе с преобразованием результата масштабирования в позиционный код

Изобретение относится к вычислительной технике и может быть использовано в цифровых устройствах и системах обработки данных при организации интерфейса

Изобретение относится к автоматике и вычислительной технике и может быть использовано в специализированных вычислительных машинах повышенной надежности и живучести

Изобретение относится к автоматике и вычислительной технике и является усовершенствованием устройства по авт.св

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к вычислительной технике и предназначено для использования в вычислительных устройствах, работающих в системе остаточных классов

Изобретение относится к автоматике информационно-измерительной и вычислительной технике и может быть использовано при преобразовании кода с основанием √2 в двоичный код, а также при вычислении ряда элементарных функций

Изобретение относится к вычислительной технике и может быть использовано для построения преобразователей больших потоков двоичной и двоично-десятичной информации

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к системам уплотнения и разуплотнения данных, в частности к способу и устройству параллельного кодирования и декодирования данных в системах уплотнения-разуплотнения

Изобретение относится к области сжатия изображения, в частности к сжатию палитризованных изображений с использованием статистического кодера, а также с использованием параллельного статистического кодера

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики
Наверх