Устройство обмена информацией

 

Устройство к вычислительной технике и может быть использовано в многомашинных вычислительных комплексах для связи центральной ЭВМ с группой периферийных ЭВМ. При этом обмен информаций между центральной ЭВМ и периферийными ЭВМ осуществляется в режиме разделения времени. Целью изобретения является расширение области применения. Устройство содержит групповой блок связи с центральной ЭВМ и группу блоков связи с периферийными магистралями. Групповой блок связи с центральной магистралью содержит регистры адреса, данных, группу приемников запроса прерывания, узел прерывания, узел приемопередатчиков, два дешифратора, два мультиплексора, узел микропрограммного управления, узел шинных формирователей. Каждый блок связи с периферийной магистралью содержит линейный приемопередатчик, регистр адреса, приемный и передающий регистры, мультиплексор, передатчик запроса прерывания, группу регистров состояния, узел микропрограммного управления, узел управления обменом, узел прерываний, узел шинных формирователей. 1 з.п. ф-лы, 5 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

А1 иЛ ни 1 ц0 4 G 06 F 13/Зб

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) . 4297014/24-24 (22) 26. 08.87 (46) 30.12.89. Бюл. и 48 (71) Новосибирски и г осударственный . университет им. Ленинского комсомола (72) А.Н. Путьмаков и А.Г. Зеленцов (53) 681.3 (088.8) (56) Кокорин В.С. и др. Иикропроцессорные средства и системы.1986, tr 4, с. 11-15.

Авторское свидетельство СССР

8 1174936, кл. G 06 F 13/22, 1983. (54) УСТРОЙСТВО 0БИЕНА ИнфоРИАЦИЕ@ (57) Устройство относится к вычислительной технике и может быть использовано в многомашинных вычислительных комплексах для связи центральной ЭВИ с группой периферийных ЭВИ.

При этом обмен информацией между центральной ЭВИ и периферийными ЭВИ осуществляется в режиме разделения

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислитель" ных комплексах для связи центральной ЭВИ с группой периферийных ЭВИ.

При этом обмен информацией между центральной ЭВИ и перифери" íûìè ЭВИ осу" ществляется в режиме разделения времени с асинхронной передачей запроса на прерывание во время инФормационного обмена.

Целью изобретения является расши" рение области применения.

На фиг. 1 приведена блок-схема предлагаемого устройства, на фиг. 22 времени. Целью изобретения является расширение области применения. Устройство содержит групповой блок свя" зи с центральной ЭВИ и группу блоков связи с периферийными магистралями.

Групповой блок связи с центральной магистралью содержит регистры адре" са, данных, группу приемников запроса прерывания, узел прерывания, узел приемопередатчиков, два дешифратора, два мультиплексора, узел микропрограммного управления, узел шинных формирователей. Каждый блок связи с периферийной магистралью содержит линейный приемопередатчик, регистр адреса, приемный и передающий регистры, мультиплексор, передатчик запроса прерывания, группу регистров состоя" ния, узел микропрограммного управления, узел управления обменом, узел прерываний, узел шинных формирователей. 1 з.п. ф"лы, 5 ил. узел микропрограммного управления группового блока связи с центральной магистралью; на фиг. 3 " узел микропрограммного управления блока связи с периферийной магистралью, на фиг.4узел управления обменом блока связи с периферийной магистралью, на фиг..5приемник запросов прерывания группового блока связи с центральной маги-, стралью и передатчика запроса преры- вания блока связи с периферийной ЭВИ.

В состав устройства входит групповой.блок 1 с центральной магистралью, . группа блоков 2 связи с периферийными магистралями, соединенными лини- .

1532941

40 ями 3 связи. Блок 1 подключен к центральной магистрали 4 и содержит регистр 5 адреса, регистр 6 данных, группу 7 приемников запроса преры5 вания, узел 8 прерываний, уэеп 9 приемоп ер едатчи ко в, и ер вый дешифра т ор

10 адреса, второй мультиплексор l l, узел 12 микропрограммного управления, первый мультиплексор 13, второй дешифратор 14, узел 15 шинных формирователей, каждый блок 2 содержит линейный приемопередатчик 16, регистр

17 адреса, приемный регистр t R, передающий регистр 19, мультиплексор

20, передатчик 21 запроса прерывания, группу регистров состояния 22, узел

23 микропрограммного управления, узел

24 управления обменом. Блок 2 подключен к периферийной магистрали 25. В блок 2 также входит узел 26 прерываний, узел 27 шинных Формирователей.

Узел 12 содержит шифратор 28 управляющих сигналов, генератор 29, группу 30 триггеров управления, счет- 25 чик 31 адреса, ПЗУ 32, регистр 33 команд, дешифратор 34 команд. В узел

23 входят генератор 35, группа 36 триггеров управления, счетчик 37 адреса, ПЗУ 38, регистр 39 команд, дешифратор 40 команд. Узел 24 содержит дешифратор 41 адреса, буферный регистр 42, шифратор 43 управляющих сиг-. налов, узлы 7 и 21 содержат генератор 44 переменного напряжения, импульсный трансформатор 45, диоды 46 и 47, конденсатор 48, резисторы 49 и

50, оптронный приемник 51, диод 52, конденсатор 53.

Обмен между центральной ЭВМ и периферийной ЭВМ производится по проверке готовности в статусных регистрах или по векторному прерыванию.

При этом в адресном пространстве каждой ЭВМ интерфейс представлен четырьмя регистрами - статусный регистр приемника, регистр данных приемника, статусный регистр передатчика, регистр данных передатчика.

Процесс обмена между центральной 0

ЭВМ (ЦЭВМ) и периферийной ЭВМ (ПЭВМ) можно разбить на несколько циклов обмена по магистрали: чтение регистра данных приемника в ЦЭВМ чтение статусных регистров приемника или пере55 датчика в ЦЭВМ; запись в регистр данных передатчика ЦЭВМ, запись в ста" тусные регистры приемника или передатчика ЦЭВМ, прием вектора прерывания в ЦЭВМ, чтение регистра данных приемника в ПЭВМ, чтение статусных регистров приемника или передатчика в ПЭВМ; запись в регистр данных передатчика ПЭВМ; запись в статусные регистры приемника или передатчика ПЭВМ; прием вектора прерывания в ПЭВМ.

Цикл чтения регистра данных приемника в ЦЭВМ начинается с установки адреса этого регистра на магистрали

4, адрес дешифрируется в дешифраторе 10 адреса, на выходе которого появляется информация о том, что адрес, установленный на магистрали 4, входит в адресное пространство, обслуживаемое блоком 1, кроме того, на выходе дешифратора 10 адреса устанавливается код номера канала, в котором находится выбранный регистр, затем по переднему фронту сигнала синхронизации магистрали 4 адрес, установленный на магистрали 4, записы" вается в регистр 5 адреса, а номер канала запись:вается в мультиплексор

13 с памятью, затем ЦЭВМ устанавливает на магистрали 4 сигнал режима

"Ввод", по которому узел 12 переписывает информацию на регистре 5 адреса в регистр 6 данных, затем организует передачу 12-разрядной адресной посылки в линию 3 связи через мультиплексор 11 и узел 9 приемопередатчиков, выбор линии обеспечивается дешифратором 14 адреса, который подает разрешающий сигнал на один и з вос ьми при емопер еда тчи ков. формат адресной посылки имеет следующий вид: первый, стартовый бит всегда равен единице и необходим для выработки тактовых импульсов на приемной стороне, синхронизированных с принимаемыми данными, второй бит равен единице и сообщает о том, что выполняется цикл чтения, следующие

10 разрядов адресной посылки соответствуют 10 младшим разрядам адреса по магистрали 4. После передачи адреса узел 12 переходит в режим ожи1 дания ответной посылки иэ линии связи.

Адресная посылка через приемопередатчик 16 поступает на вход регистра 17 адреса и узел 23, который при получении стартового бита вырабатывает сдвиговые импульсы для регистра 17 адреса, принимаемый адрес заносится в регистр 17 адреса и пода5 15329 ется на входы узла 23, который анализирует его и формирует 20-разрядную ответную посылку в линию 5 связи, коммутируя на вход приемопередатчика

16 выход передающего регистра 19 через мультиплексор 20 в линию связи.

Формат ответной посылки, первый бит, стартовый, всегда равен 1;1б последующих разрядов являются данными, передаваемыми иэ ПЭВМ. После передачи ответной посылки узел 23 сбрасывает бит готовности приемника в регистре 22.

Ответная посылка через узел 9 приемопередатчиков поступает на вход регистра б данных и узел 12, который при получении стартового бита вырабатывает сдвиговые импульсы для регистра б данных, после приема всей 20 посылки узел 12 транслирует принятое слово данных с регистра б данных на магистраль 4 через узел 15 шинных формирователей, затем выставляет сигнал пассивной синхронизации, принимая 25 который ЦЭВМ считывает данные с магистрали 4. Затем ПЭВМ снимает сигналы режима и сигнал активной синхрони" зации, заканчивая обмен. Узел 12 пе-. реходит в исходное состояние. 30

Цикл чтения статусных регистров приемника или передатчика в ЦЭВИ отличается от цикла чтения регистра данных тем, что на магистрали 4 выставляется и передается в адресной посылке другой адрес.

Узел блока 2 анализирует адрес, переданный в регистр 17 адреса и формирует ответную посылку в линию 3 связи, коммутируя на вход приемопе- 40 редатчика 16 выход регистра 22 состояния через мультиплексор 20 в линию связи, после чего переходит в исходное состояние. Вся остальная последовательность работы и формата посы- 4> лок в цикле чтения статусных регистров приемника или передатчика в ЦЭВМ такие же, как в цикле чтения регистра данных приемников в ЦЭВМ.

Цикл записи в регистр данных передатчика ЦЭВИ начинается с установки адреса регистра передатчика на магистрали 4, который дешифрируется в дешифраторе 10 адреса, на выходе которого устанавливается информация о том, что адрес, установленный на магистрали 4, входит в требуемое адрес" ное пространство, так же на выходе дешифоатора устанавливается код но"

41 мера канала, в котором находится выбранный регистр.

По переднему фронту сигнала активной синхронизации адрес, установ" ленный на магистрали 4, записывается в регистр 5 адреса, а адрес линии записывается в мультиплексор 13 с памятью, затем ЦЭВМ устанавливает на магистрали сигнал режима "Вывод", по которому узел 12 переписывает адрес из регистра 5 адреса s регистр 6 данных, затем .организует передачу 12разрядной адресной посылки в линию 3 связи из регистра 6 данных через мультиплексор 1 1 nocwK s линию cesэи и узел приемопередатчиков 9, затем узел 12 переписывает данные с магистрали 4 в регистр 6 данных через узел

15 шинных формирователей, и передает их в линию 3 связи сразу эа адресной посылкой и переходит на ожидание ответа . Адресная посылка отличается от адресной посылки в цикле чтения вторым битом, который равен О. Прием адресной посылки в блок 2 связи с

ПЭВМ аналогичен ранее описанному в цикле чтение. Узел 23 после приема всей адресной посылки вырабатывает тактовые импульсы для приемного регистра 18, чем обеспечивает прием в него Данных. После приема данных узел 23 организует передачу ответной посылки в линию связи 3 через мультиплексор 20 и приемопередатчик 16. формат ответной посылки 4 бита, первый - стартовый, который всегда равен "1", узел 23 обнуляет триггер готовности передатчика в регистре состояния 22. и переходит в исходное состояние. Ответная посылка из линии

3 связи через узел 9 приемопередатчиков поступает в узел 12, который после ее приема выставляет сигнал пассивной синхронизации на магистраль 4, сообщающий, что данные переданы в ПЭВМ, принимая который ЦЭВИ заканчивает цикл зажима "Вывод".

Цикл записи в статусные регистры приемника или передатчика ЦЭВИ начинается с передачи ЦЭВМ адреса регистра, Узел 23 линии связи анализирует адрес, записанный в регистр 17 адреса и записывает 6-ой бит разрешения прерывания соответственно при" емника или передатчика в регистры 22 состояния. Вся остальная последова" тельность работы и форматы посылок в цикле записи в статусные регистры

1 53 2941 приемника и передатчика ЦЭВМ такие же как в цикле записи в регистр дант г ных передатчика ЦЗВМ..

Цикл приема вектора прерывания в ЦЭВМ возможен при следующих условиях.

ЦЭВМ разрешено реагировать на прерывания от внешних устройств. Блок

1 выставил на магистраль 4 сигнал 10 требования прерывания. Если в регистрах 22 состояния будут одновременно установлены 6-ой бит разрешения прерывания и готовность приемника или передатчика, то передатчик 21 вы- 15 даст в линию 3 связи токовый сигнал запроса на прерывание. Один из приемников 7 принимает токовую посылку, преобразует ее в потенциальный сигнал и подает его на соответствующий 20 вход узла 8 прерываний, который выставляетт на магистраль 4 сигнал требования прерывания. ЦЗВМ при получе" нии этого сигнала выставляет на магистраль 4 последовательно сигнал режима "Ввод" и разрешение преры" вания. Узел 12 записывает из узла 8 прерываний в мультиплексор 13 с памятью адрес линии, по которой пришел запрос, адрес линии поступает на вход 30 дешифратора 14 адреса, который выдает потенциальный сигнал разрешения на один из входов узла 9 приемопередатчиков, затем узел 12 через мультиплексор 11 и узел .9 приемопередатчиков генерирует в личию 12 связи разрядную адресную посылку, четыре старших разряда которой равны 1, а остальные О, после чего узел 12 переходит в режим ожидания ответной по" сылки. Прием адресной посылки блоком 2 происходит так же, как в цикле чтения регистра данных приемника в ЦЭВМ. Приняв акой адрес, узел 23 линии связи передает из регистра 22 45 состояния через мультиплексор 20 в линию связи и приемопередатчик 16

4-разрядную ответную посылку, в которой содержится информация о том, какое устройство послало запрос на gp прерывание - приемник или передатчик.

После этого узел 23 управления пере- ходит в исходное состояние.

Ответная посылка через узел 9 при" емопередатчиков поступает на вход регистра 6 данных и узел 12, который при получении стартового бита вырабатывает сдвиговые импульсы для ре гистра 6 данных, 3 младших бита ответной посылки с регистра 6 данных поступают на вход дешифратора 14 адреса каналов. После записи ответной посылки узел 12 выставляет на магистраль 4 из дешифратора 14 адреса через узел 8 прерываний адрес вектора прерывания на прерывание и формирует сигнал пассивной синхронизации. Далее узел 12 снимает сигнал пассивной синхронизации, освобождает шину данных и переходит в исходное состояние.

Цикл чтения регистра данных приемника в ПЭВМ начинается с установки адреса этого регистра на магистрали

25, адрес дешифрируется в дешифраторе 41 адреса узла 24, на выходе которого появляется информация о том, что адрес, установленный на магистрали 25, входит в адресное пространство, обслуживаемое группой блоков 2, кроме того, на выходе дешифратора

41 адреса устанавливается код регистра данных приемника. Информация, выставленная на выходе дешифратора 41 адреса по переднему фронту сигнала активной синхронизации,, записывается в буферный регистр 42 и на вход шифратора управляющих сигналов. По сигналу режима "Ввод" шифратор 43 транслирует данные из приемного регистра

18 на магистраль 25 через узел 27 шинных Формирователей и передает на магистраль 25 сигнал пассивной синхронизации. ПЭВМ принимает этот сигнал, считывает данные, снимает свои сигналы синхронизации и режима, заканчивая обмен. Узел 24 снимает данные, и сигнал синхронизации переходит в исходное состояние.

Цикл чтения статусного регистра приемника или передатчика в ПЭВМ начинается с установки адреса этого регистра на магистрали 25. Адресная часть этого цикла такая же, как в цикле чтения регистра данных приемника в ПЭВМ, только на выходе буферного регистра 42 записывается код статусного регистра приемника или передатчика. По сигналу режима "Ввод" шифратор 43 управляющих сигналов транслирует соответствующую информацию иэ регистров 22 состояния на магистраль 25 через узел 27 шинных формирователей и отдает сигнал пассивной синхронизации ПЭВМ, принимая этот сигнал, считывает с магистрали

25 данные, снимает сигналы синхронизации с режима, заканчивая обмен.

15329

Формула изобретения

E. Устройство обмена информацией мЕжду центральной магистралью и группой периферийных магистралей, содерЦикл записи в регистр данных передатчика ПЭВМ начинается с установки адреса этого регистра на магистрали

25. Адресная часть этого цикла такая же, как в цикле чтения регистра данных приемника в ПЭВМ, на выходе буферного регистра 42 запишется код регистра данных передатчика. По сигналу режима "Вывод" шифратор 43 записывает данные с магистрали 25 s предыдущий регистр 19 через узел 27 шинных формирователей и формирует сигнал пассивной синхронизации. Приняв этот сигнал, ПЭВМ снимает с синхронизации 15 .и режима заканчивая обмен.

Цикл записи в статусные регистры приемника или передатчика начинается с установки адреса регистра на ма гистраль 25. Адресная часть этого цикла такая же, как в цикле чтения регистра данных приемника в ПЭВМ, на выходе буферного регистра 42 записывается код статусного регистра приемника или передатчика. По сигналу 25 режима "Вывод" шифратор 43 записывает

6-й бит разрешения прерывания соответственно приемника или передатчика в регистры 22 состояния, после чего шифратор 43 снимает сигнал пассивной 30 синхронизации, приняв этот сигнал, снимает сигналы синхронизации и режима, заканчивая обмен.

Цикл приема вектора прерывания в ПЭВМ возможен при следующих условиях: ПЭВМ разрешено реагировать на прерывание от вйешних устройств; от блока 2 выставлен на магистраль 25 сигнал требования прерывания. Этот сигнал выставляет узел 26, который 40 анализирует информацию, содержащуюся в регистрах 22 состояния. ПЭВМ, приняв с магистрали 25 сигнал требования прерывания, проводит цикл ввода вектора прерывания, выставляя на магистраль сначала сигнал режима "Ввод", затем разрешение прерывания, узел

26 прерывания, получив эти сигналы., выставляет на магистраль 25 адрес вектора прерывания, сбрасывает сигнал требования прерывания и через узлы 24 и 27 снимает сигнал пассивной синхронизации.

41 жащее групповой блок связи с центральной магистралью и группу блоков связи с периферийными магистралями, причем групповой блок связи с центральной магистралью содержит узел прерываний, узел шинных формирователей, первый дешифратор адреса, регистр данных, узел микропрограммного управления, регистр адреса, группу приемников запросов прерывания, узел приемопередатчиков, каждый блок связи с периферийной магистралью содержит передатчик запроса прерывания, линейный приемопередатчик, узел микpoBpol pBMMHoI o управления, регистр адреса, группу регистров состояния, передающий регистр, узел прерываний и узел шинных формирователей, причем в групповом блоке связи с центральной магистралью вход и выход узла прерывания являются соответственно входом и выходом устройства для подсоединения к шинам разрешения и требования прерывания центральной магистрали, магистральный вход и выход узла шинных формирователей являются соответственно входом-выходом устройства для подсоединения к шинам данных спиральной магистрали, магистральные вход и выход узла микропрограммного управления являются соответственно входом и выходом устройства для подсоединения к шинам режима и синхронизации центральной магистрали, первый и второй входы запросов узла прерываний соединены соответственно с выходами приемников запросов группы и с выходом прерывания узла микропрограммного управления, информационный выход узла шинных формирователей соединен с входами первого дешифратора адреса, информационными входами регистра адреса и первым информационным входом регистра данных, первый информационный выход которого соединен с информационным входом узла шинных формирователей, вход управления котоб рого соединен с выходом блокировки узла микропрограммного управления, выход режима которого соединен с входом синхронизации регистра данных, второй информационный вход которого соединен с выходом регистра адреса, вход синхронизации которого соединен с первым выходом синхронизации узла микропрограммного управления, вход синхронизации которого соединен с выходом синхронизации узла приемо1532941 передатчиков, информационный выход которого соединен с третьим информационным входом регистра данных, режимный выход узла приемопередатчиков соединен с входами приемников запросов прерывания группы, в каждом блоке связи с периферийной магистралью выход передатчика запроса прерывания соединен с режимным входом линейного приемопередатчика, информационный выход которого соединен с синхрони зирующим входом узла микропрограммно го управления, с информационным входом регистра адреса, с информационными входами регистров состояния группы, первые информационные выходы которых соединены с информационным входом передатчика запроса на прерывание, синхронизирующий вход которо, го соединен с первым синхронизирующим выходом узла микропрограммного уп..!равления, первый установочный выход которого соединен с установочными входами регистров состояния группы, вторые информационные выходы которых соединены с входом запроса узла пре;рываний, магистральные вход и выход которого являются соответственно вхо;дом и выходом устройства для под соединения- к шинам разрешения и тре бования прерывания периферийной ма гистрали, режимные входы-выходы ре гистров состояния группы соединены с режимным входом-выходом узла шинных формирователей, магис.дальный входвыход которого является входом-выходом устройства для подсоединения к

;шинам данных периферийной магистрали, второй синхронизирующий выход узла микропрограммного управления соединен с синхронизирующим входом линейного приемопередатчика, синхронизирующий вход и информационный выход регистра адреса соединены соответственно с третьим синхронизирующим выходом и адресным входом узла микропрограммного управления, четвертый синхронизирующий выход узла микропрограммного управления соединен с синхронизирующим входом передающего регистра, первый информационный вход которого соединен с информационным выходом узла шинных формирователей, а в групповом блоке связи с центральной магистралью каждый линейный вход-выход узла приемопередатчиков соединен соответственно с линейным входом-выходом линейного приемопередатчика соответ50 выход узла микропрограммного управления соединен с первым синхронизирующим входом приемного регистра, второй синхронизирующий вход которого соединен с выходом синхронизации узла управления обменом, первый и второй информационные выходы которого соединены соответственно с вторым информационным входом передающего регистра и первым информацион5

45 ствующего блока связи с периферийной магистралью, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения, в групповой блок связи с центральной магистралью введен второй дешифратор адреса, два мультиплексора, а в каждый блок связи с периферийной магистралью введен мультиплексор, узел управления обменом и приемный регистр, в групповом блоке связи с центральной ЭВИ выход первого дешифратора адреса соединен с первым информационным входом первого мультиплексора, второй информационный вход которого соединен с режимным выходом узла прерываний, выход первого мультиплексора соединен с первым входом второго дешифратора адреса, второй вход которого соединен с вторым инФормационным выходом регистра данных, выход второго дешифратора адреса . соединен с третьим входом запросов узла прерываний и садресным входом узла приемопередатчиков, третий вход второго дешифратора адреса соединен с адресным выходом узла микропрограммного управления, второй синхронизирующий выход которого соединен с управляющим входом первого мультиплексора, информационный и управляющий входы второго мультиплексора соединены соответственно с вторым информационным выходом регистра данных и с управляющим выходом узла микропрограммного управления, выход второго мультиплексора соединен с информационным входом узла приемопередатчиков, а в каждом блоке связи с периферийной магистралью третьи информационные выходы регистров состояния группы соединены с первым информационным входом мультиплексора, управляющий вход которого соединен с вторым установочным выходом узла микропрограммного управления, выход мультиплексора соединен с информационным входом линейного приемопере датчика, четвертый синхронизирующий

1532941

G7v4.! ным входом узла шинных Формирователей, второй информационный вход которого соединен с выходом приемного регистра, вход-выход синхронизации узла прерываний соединен с входомвыходом запроса узла управления обменом, режимный выход которого соединен с входами синхронизации регистров состояния группы, информационный выход передающего регистра соединен с вторым информационным входом мультиплексора, информационный вход приемного регистра соединен с информационным выходом линейного приемопередатчика.

2. Устройство по п.1, о т л и ч а ю щ е е с я тем, что узел управления обменом содержит дешифратор адреса, буферный регистр и шифратор управляющих сигналов, причем выход дешифратора адреса соединен с информационным входом буферного регистра, выход которого соединен с первым входом шифратора управляющих сигналов, второй и третий входы которого являются соответственно информационным входом и входом запроса узла управления обменом, вход синхронизации буферного регистра и вход дешифратора адреса соединены с информационным входом узла управления обменом, выходы шифратора управляющих сигналов соединены с выходами запроса,синхро низации, режима, с первым и вторым информационными выходами узла управления обменом.

1532941

Составитель Г.Стернин

Техред И;Ходанич

Корректор А.Обручар

Редактор Т.Паринова

Заказ 810l/54 Тираж 668 Подписное

BHHHllH Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101

Устройство обмена информацией Устройство обмена информацией Устройство обмена информацией Устройство обмена информацией Устройство обмена информацией Устройство обмена информацией Устройство обмена информацией Устройство обмена информацией 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в распределенных системах управления, содержащих несколько активных источников информации, подключенных к общей магистрали

Изобретение относится к вычислительной технике и может быть использовано в локальных вычислительных сетях с шинной топологией для управления передачей пакетов данных через общий канал

Изобретение относится к вычислительной технике и может быть использовано для арбитража запросов абонентов на захват одной из двух общих магистралей многомашинной вычислительной системы

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах для централизованного арбитража запросов на захват общей магистрали

Изобретение относится к вычислительной технике и может быть использовано в многопроцессорных системах

Изобретение относится к вычислительной технике и может быть использовано в качестве устройства управления доступом к магистрали при построении локальных сетей с магистральной архитектурой

Изобретение относится к вычислительной технике и может найти применение в информационно-вычислительных системах с разветвленной сетью абонентов

Изобретение относится к вычислительной технике и может быть использовано в распределенных вычислительных системах, содержащих несколько тактовых источников информации, подключенных к общей магистрали

Изобретение относится к вычислительной технике и может быть использовано в распределенных вычислительных системах для децентрализованного арбитража запросов абонентов на подключение к общей магистрали

Изобретение относится к вычислительной технике и может быть использовано для сопряжения вычислительных машин с общей магистралью в многомашинной системе

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к вычислительной технике и может быть использовано в многопроцессорных вычислительных комплексах и системах

Изобретение относится к области компьютерных системных шин, а именно к инициализации средств в системе шин

Изобретение относится к получению доступа к ресурсам компьютерной системы или компьютерной (вычислительной) сети, которые защищены брандмауэром, в ответ на запросы от объектов, находящихся вне брандмауэра

Изобретение относится к вычислительной технике и может быть использовано в распределенных вычислительных системах, содержащих несколько активных источников информации, подключенных к общей магистрали

Изобретение относится к вычислительной технике и может быть использовано для защиты информационных ресурсов рабочих станций и серверов в сетях связи

Изобретение относится к компьютерной технике

Изобретение относится к компьютерной и информационной технике, а именно к вычислительным устройствам, выполненным на оптоэлектронной элементной базе

Изобретение относится к области обработки цифровых данных, в частности, к обработке данных в полупроводниковых запоминающих устройствах (памяти) и к архитектуре памяти, в частности, к устройствам оперативной памяти (RAM), динамической памяти (DRAM), кэш-памяти и т.п
Наверх