Устройство для формирования разрядных токов записи

 

Изобретение относится к вычислительной технике и автоматике. Целью изобретения является повышение быстродействия устройства. Устройство содержит два идентичных формирователя импульсов тока, каждый из которых содержит одинаковые входной каскад, промежуточный каскад, два выходных каскада. Используя один источник питания, формирователи обеспечивают на нагрузке двухполярный импульс тока, определяемый одним резистором. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН ()9) (И) А1 (5))5 С 11 С 7/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР 3P

Н А BTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 4404989/24-24 (22) 01.02.88 (46) 15.03.90. Бюл. К - 10 (72) В.И.Попов и В.Ф.Тишенков (53) 681.327 ° 6(088.8) (56) Специальные элементы запоминающих устройств 3ВМ на полупроводниковых приборах/Под ред. Е.И.Гальперина и А,IÎ.Ãîðäîíoâà. N.: Советское радио, 1971, с. 337.

Авторское свидетельство СССР

)) 546016, кл. С 11 С 7/00, 1975.

Изобретение относится к вычислительной технике и автоматике и может быть использовано в качестве устройств для формирования двухполярных разрядных токов записи оперативного запоминающего устройства.

Целью изобретения является.повышение быстродействия устройства.

На чертеже представлена электрическая схема устройства для формирования разрядных токов записи.

Устройство содержит два идентичных формирователя 1 и 2 импульсов тока. Каждый формирователь 1 и 2 содержит одинаковые входной каскад 3, . промежуточный каскад 4, первый 5 и второй 6 выходные каскады. Входной каскад 3 содержит первый транзистор

7, второй многоэмиттерный транзистор

8, транзистор 9 в диодном включении, первый 10 и второй 11 резисторы, входную шину 12 управления устройства, шину 13 питания и общую шину 14

2 (54) УСТРОЙСТВО ДЛЯ .ФОРМИРОВАНИЯ

РАЗРЯДНЫХ ТОКОВ ЗАПИСИ (57) Изобретение относится к вычислительной технике и автоматике. Целью изобретения является повышение быстродействия устройства. Устройство содержит два идентичных формирователя импульсов тока, каждый из которых содержит одинаковые входной каскад, промежуточный каскад, два выходных каскада. Используя один источник питания, формирователи обеспечивают на нагрузке двухполярный импульс тока, определяемый одним резистором.

1 ил. устройства. Промежуточный каскад 4 содержит составной транзистор, выполненный на четвертом 15 и пятом 16 транзисторах, многоэмиттерный шестой транзистор 17, ключевой седьмой транзистор 18, третий 19, четвертый 20, пятый 21, шестой 22, седьмой

23 и восьмой 24 резисторы.

Первый 5 и второй 6 выходные каскады содержат восьмой 25 и девятый

26 транзисторы. Устройство также имеет первую выходную шину 27 уп. равления, вторую выходную шину 28, резистор 29 и выходную шину 30 ynt равления. !

Устройство работает следующим образом.

В исходном состоянии при отсутствии входных сигналов на шине 12 формирователей 1 и 2 открыт переход база-коллектор транзистора 8, величина базового тока транзистора 7 достаточ1550581 на для того, чтобы он был открыт и насыщен, обеспечивая работу транзис" торов 15 и 16 в режиме отсечки, поскольку величина напряжения на базе транзистора 15, задаваемого напряжением на коллекторе транзистора 7, недостаточна для его отпирания. За счет работы транзисторов 15 и 16 в режиме отсечки токи, кроме обратных 1р токов и токов утечки, через их эмиттеры не протекают и транзисторы 25 и 26 закрыты, так как отсутствуют их базовые токи. В то же время. открыты переходы база-коллектор транзистора

17 промежуточного каскада 4 и базаэмиттер транзистора 18, поддерживая низкий потенциал на базе транзистора

26. Таким образом, в исходном состоянии выходные транзисторы закрыты 2р и мощность не рассеивают.

Входной сигнал отрицательной по лярности поступает на шину 12 формирователей 1 и 2 в зависимости от того, какой полярности необходимо сфор- 25 мировать ток. При подаче входного сигнала на шину 12 формирователя 1 формирователь 2 остается в исходном состоянии и выходной сигнал на наг1рузке формируется формирователем

При этом открываются переходы базаэмиттер транзисторов 8 и 17, а транзисторы 7 и 18 закрываются, в базу транзистора 15 поступает ток, составной транзистор 15 и 16 открывается и через резисторы 21 и 22 в базу транзистора 26, а через резистор 23 в базу гранзистора 25 протекают базовые токи.

Величины сопротивлений резисторов

22-24 выбраны таким образом, что за

40 счет падения напряжения на них обеспечивается смешение, необходимое для открывания транзисторов 25 и 26.

В результате через нагрузку протекает ток по цепи 13 питания „ резистор

29, переход коллектор-эмиттер транзистора 26, шина 27, нагрузка, шина

28, переход коллектор-эмиттер транзистора 25, шина 30. Величиной сопротивления резистора 29 выбирается ток записи и соответственно рассеиваемая мощность.

При прохождении тока записи через транзисторы 25 и 26 происходит на55 копление заряда в базах данных транзисторов ° По окончании действия вход" ного сигнала открываются транзисторы 7 и 18, а тран" èñòîðû 15,16,25 и

26 закрываются. Через открытый транзистор 18 происходит рассасывание накопленного заряда в базе транзистора 26. Рассасывание заряда в базе транзистора 25 происходит через резистор 24 с малой величиной сопротивления.

При подаче входного сигнала на входную шину 12 формирователя 2 формирователь 1 остается в исходном состоянии, каскады формирователя 2 работают аналогично соответствующим каскадам формирователя 1, а выходной сигнал формирователя 2 определяется протеканием тока по цепи шина 13 питания, резистор 29, переход коллектор-эмиттер транзистора 26, шина 28, нагрузка, шина 27, переход коллекторэмиттер транзистора 25 формирователя

2, шина 30. Используя один источник питания, формирователи 1 и 2 обеспечивают на нагрузке двухполярный импульс тока, определяемый одним резистором 29.

Формула иэ обретения

Устройство для формирования разрядных токов записи, содержащее два формирователя импульсов тока, каждый. из которых содержит Входной проме жуточный и два выходных каскада на транзисторах и резисторах, причем эмиттер пятого транзистора промежуточного каскада подключен через седьмой резистор к базе транзистора первого выходного каскада, которая через восьмой резистор соединена с общей шиной устройства, первый и второй резисторы входного каскада подключены к шине питания устройства, коллекторы транзисторов вторых выходных каскадов через девятый резистор .подключены к шине питания устройства, эмиттеры восьмых. транзисторов выходных каскадов первого и второго. формирователей объединены, эмиттер девятого транзистора второго выходного каскада первого формирователя и коллектор восьмого транзистора первого выходного каскада второго формирователя объединены и являются первой выходной шиной управления устройства, эмиттер.девятого транзистора второго каскада второго формирователя и коллектор восьмого тран зистора первого каскада первого формирователя импульсов тока объединены

550581

Составитель В.Гордонова

Редактор Е.Конча Техред M.Õîäàíè÷, Корректор С.йекмар

Заказ 277 Тираж 486 . Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина, 101

5 1 и являются второй выходной шиной управления устройства, о т л и ч а ющ е е с я тем, что, с целью повышешения быстродействия устройства, во входной каскад каждого из формирователей импульсов тока введены второй транзистор и диод, причем база первого транзистора входного каскада через переход коллектор— эмиттер второго транзистора является входной шиной управления устройства, его эмиттер через диод подключен к общей шине устройства, база второго транзистора входного каскада соединена с вторым выводом первого резистора входного каскада, а коллектор первого транзистора входного каскада соединен с вторым выводом второго резистора входного каскада и через третий резистор промежуточного каскада с базой составного транзистора, выполненного на четвертом и пятом транзисторах, коллекторы которых соединены с шиной питания устройства, а эмиттеры через пятый и шестой ре" зисторы подключены к базе транзистора второго выходного каскада и к коллектору седьмого транзистора про10 межуточного каскада, эмиттер которого соединен с общей шиной устройства, а база через переход коллектор— эмиттер шестого транзистора промежуточного каскада и через четвертый резистор подключена к входной шине устройства, эмиттеры транзисторов первых выходных каскадов первого и второго формирователей импульсов тока объединены и являются третьей ши- .

20 ной управления устройства.

Устройство для формирования разрядных токов записи Устройство для формирования разрядных токов записи Устройство для формирования разрядных токов записи 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в электрически программируемых полупостоянных запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано при построении запоминающих устройств на магнитных элементах

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано в магнитных ОЗУ и ПЗУ в качестве блока считывания

Изобретение относится к вычислительной технике и может быть использовано при проектировании аналого-цифровых преобразователей

Изобретение относится к вычислительной технике и может быть использовано при проектировании аналого-цифровых преобразователей

Изобретение относится к вычислительной технике и может быть использовано при построении систем памяти для ЭВМ

Изобретение относится к вычислительной технике, а именно к устройствам, управляемым ЭВМ, и может быть использовано для автоматизации процесса программирования и контроля микросхем программируемой логики

Изобретение относится к вычислительной технике и может быть использовано для регенерации динамической памяти ЭВМ

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах на ферритовых сердечниках

Изобретение относится к вычислительной технике и может быть использовано в статических запоминающих устройствах для усиления сигналов считывания информации

Изобретение относится к электронике и предназначено для использования в синхронных оперативных запоминающих устройствах

Изобретение относится к видеооперативным запоминающим устройствам и может быть использовано в качестве двухпортовой памяти

Изобретение относится к синхронной динамической памяти с произвольным доступом

Изобретение относится к полупроводниковому запоминающему устройству с множеством запоминающих ячеек и применяется преимущественно в картах со встроенной микросхемой, таких как карты-удостоверения, кредитные карты, расчетные карты и др

Изобретение относится к электронной технике

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к способу введения и отображения данных, в частности к способу автоматического сохранения информации о дате первого использования электронного устройства после его покупки

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх