Синхронный делитель частоты

 

Изобретение относится к импульсной технике и может использоваться в устройствах автоматики и вычислительной техники. Цель изобретения - повышение помехозащищенности - достигается за счет введения новых функциональных связей, обеспечивающих исключение "запрещенных" (внецикловых) состояний. Устройство содержит триггеры 2 - 5, элемент И-НЕ 6 и входную 1 и выходную 7 шины. 1 ил.

СОЮЗ COBETCHHX

ОИЦ

РЕСПУБЛИН

А2

„,SU„„1555 (1) н 03 к 23/40 с г р 8 g

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

fl0 ИЗОБРЕТЕНИЯМ И ОТНРЫТИНМ

ПРИ ГКНТ СССР (61) 1290516 (21) 4408945/24-21 (22) 11.04.88 (46) 07.04.90. Бюл. и 13 (72) И.В.Колосов (53) 621.374 (088.8) (56) Авторское свидетельство СССР и 1290516, кл. Н 03 К 23/40, 19.09.85. (54) СИНХРОННЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ

2 (57) Изобретение относится к импульс-. ной технике и может использоваться в устройствах автоматики и вычислительной техники, Цель иэобретенияповышение помехоэащищенности - достигается за счет введения новых функциональных связей, обеспечивающих исключение "запрещенных" (внецикловых) состояний. Устройство содержит триггеры 2-5, элемент И-НЕ 6 и входную 1 и выходную 7 шины. 1 ил.

1555854

Изобретение относится к импульсной технике, может быть использовано в устройствах автоматики и вычислительной техники и является усовершенст5 вованием изобретения по авт. св.

N 1290516.

Цель изобретения - повышение по мехозащищенности.

На чертеже приведена электрическая ip функциональная схема устройства (на примере четырехразрядного устройства) .

Синхронный делитель частоты содержит входную шину 1, которая соедине- 15 на с С-входами триггеров 2-5 всех разрядов (соответственно первого, второго, третьего и четвертого, последнего.разрядов). Первый разряд выполнен на триггере 2 IK-типа, ос- 20 тальные - на триггерах 3-5 D-типа.

Прямой выход триггера 2 первого разряда и прямые выходы триггеров 3 и 4 второго, третьего и т.д. разрядов соединены с D-входами триггеров 3-5 25 последующих разрядов. Инверсный выход триггера 5 последнего разряда соединен с I и К-входами триггера

2 первого разряда и c R-входом триггера 3 второго разряда. Инверсный go выход триггера 2 первого разряда соединен с R-входом триггера 5 последнего разряда и с первым входом элемента И-НЕ 6; выход которого соединен с выходной шиной 7, второй входс инверсным выходом триггера 3 второго разряда. К-вход триггера 2 первого разряда соединен с D-входом триггера

5 последнего разряда.

Устройство работает следующим об- 40 разом.

Пусть до поступления входных сигналов все триггеры 2-5 находятся в нулевом состоянии. На шину 1 поступают входные импульсы со скважностью. 45 равной двум. Спадом первого импульса триггер 2 переключается в единичное положение, поскольку на его I-вход поступает высокий уровень с инверсного выхода триггера 5, íà K-вход поступает низкий уровень с прямого выхода триггера 4.

Фронтом второго входнОго импульса в единичное состояние переключается триггер 3, фронтом третьего входного

55 импульса в единичное положение переключается триггер 4, а спадом того же импульса в нулевое положение переключается триггер 2, поскольку в момент действия этого спада на его

I- и К-входах имеется высокий уровень, Фронтом четвертого входного импульса в нулевое положение переключается триггер 3 и в единичное положение переключается триггер .5. Спадом четвертого входного импульса подтверждается нулевое состояние триггера 2, поскольку в момент действия этого спада на его I-входе имеется низкий уровень, а на К-входе - высокий уровень. Фронтом пятого входного импульса в нулевое положение переключается триггер 4, а спадом подтверждается предыдущее состояние триггера 2, поскольку в момент действия этого спада на его I- и К-входах имеется низкий уровень. Таким образом, после поступления фронта шестого входного импульса все триггеры устанавливаются в исходное нулевое положение. Спадом шестого входного импульса триггер 2 переключается в единичное положение, и цикл деления повторяется. На входе элемента И-НЕ в этом случае имеются симметричные импульсы с частотой в 2N три раза ниже частоты входных импульсов, и для числа разрядов (триггеров) N = 4 коэффициент деления . частоты равен 5.

Для М = 4 существует несколько запрещенных комбинаций: 0100, 0010, 1OiO, iO0i, Oi0i, iiOi, i0«, 0111 и 1111.

Рассматривается выход устройства в рабочее состояние из всех запрещенных, начиная с 0100 1100 1010

-1100, что означает следующее. Возникновение комбинации 0100 в момент действия высокого уровня входного импульса высокий уровень спадом этого импульса с инверсного выхода триггера 5 записывается на выход триггера 2, т.е. устройство переходит в штатный режим. При возникновении этой же запрещенной комбинации в момент действия низкого уровня входного импульса высокий уровень пере пишется на выход триггера 4 (0010), и спадом того же входного импульса триггера 2 переключается в единичное состояние, поскольку на его I- u

К-входах действуют в этот момент высо.кие уровни (1010). Далее фронтом следующего входного импульса высокий уровень с выхода триггера 2 перепишется на выход триггера 3 (1100), а записи высокого уровня с выхода триг5 15558 гера 4 на выход триггера 5 не произойдет, так как он заблокирован по

R-входу нИзким уровнем с инверсного выхода триггера 2. Рассматривается выход иэ запрещенной комбинации 1001, 5 которая является неустойчивой, так как на R-входах триггеров 2 и 5 одновременно действуют уровни установки в нулевое состояние, поэтому триг- 10 геры устройства установятся в одно из трех рабочих состояний: 0001, 1000, 0000. Состояние 0101 также неустойчиво и переходит в состояние 0001, поскольку на R-входе триггера 3 действует уровень установки в нулевое состояние с инверсного выхода триггера

5. Состояние 1101 также неустойчиво, поскольку одновременно на R-входах триггеров 2, 3 и 5 действуют уровни 20 установки в нуль, поэтому возможно несколько вариантов перехода из этого состояния: первый вариант 1101 †11; второй вариант 1101 †00; третий ва25

5< 6 риант 1101- 0000; четвертый вариант

11011000. Состояние 1011 также неустойчиво и имеет следующие варианты перехода в устойчивые рабочие состояния: первый вариант 1011 0011, второй вариант 1011.10 10, Подобным образом исключаются и другие "запрещенные" состояния, которые могут возникнуть в результате действия помех.

Формула изобретения

Синхронный делитель частоты по авт, св.й 1290516, о т л и ч а ю щ и. и с я тем, что, с целью повышения помехоэащищенности, инверсный выход триггера первого разряда соединен с R-входом триггера последнего разряда, инверсный выход которого соединен с

R-входами триггеров первого и второго разрядов.

Составитель А. Соколов

Техред М.Дидык Корректор О.Ципле

Редактор Г, Гербер

Тираж 653

Заказ 563

Подписное

ВНИИПИ Государственного комитета .по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Н-35, Раушская наб., д. Й/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина,101

Синхронный делитель частоты Синхронный делитель частоты Синхронный делитель частоты 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использоваться в устройствах обработки цифровой информации, а также в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано в счетчиках с программируемыми весовыми коэффициентами и количеством разрядов

Изобретение относится к цифровой вычислительной технике и дискретной автоматике

Изобретение относится к вычислительной и импульсной технике

Изобретение относится к импульсной технике и может быть использовано при построении делителей частоты

Изобретение относится к импульсной технике и может быть использовано при построении хронизаторов, цифровых синтезаторов частоты и т.п

Изобретение относится к импульсной технике и может быть использовано в трактах деления частоты

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и цифровой измерительной аппаратуре

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала

Изобретение относится к цифровой вычислительной технике и устройствам автоматики

Изобретение относится к цифровой вычислительной технике для использования в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Счетчик // 2028028

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Счетчик // 1582354
Изобретение относится к вычислительной технике, может использоваться в вычислительных машинах, устройствах и приборах цифровой автоматики и ориентировано на реализацию в виде БИС-секции, в частном случае - в виде матричной БИС
Наверх