Цифровой дискриминатор частоты импульсов

 

Изобретение относится к импульсной технике и может быть использовано для выбора минимальной, средней или максимальной из трех частот. Целью изобретения является повышение точности выбора путем уменьшения задержки изменения кода на выходных шинах при изменении входных частот. Для достижения цели в устройстве, содержащем каналы 1 - 3, в каждый из которых входят счетчик 4, триггеры 6 - 9, введены в каждый канал счетчик 5, триггер 10, блок 11 выделения разностной частоты, формирователи 12 - 14 импульсов, блоки 15, 16 задержки, регистры 17, 18, элемент 19 сравнения, элементы И 20 - 22, элементы ИЛИ 23 - 27. Каждый канал 1 - 3 сравнивает две из трех входных частот. В случае, когда между двумя импульсами одной из входных частот приходят два импульса другой входной частоты, появляется импульс на одном из выходов блока 11 и устанавливается триггер 6 или триггер 9. Если импульсы на входах чередуются, с помощью блока 15 задержки, регистров 17 и 18 и элемента 19 сравнения анализируется изменение фазового сдвига этих импульсов, знак приращения которого зависит от знака разности частот. При этом также устанавливается один из триггеров 6, 9, 10. 2 ил.

„„80„„1582344

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСтаЕНН! !й КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

t (21) 4493572/24-21 (22) 24.!0.88 (46) 30 ° 07.90. Бюл. И 28 (72) В.А.Ойкин, Е.А.Евсеев и А.С.Чередниченко (53) 621.374(088.8) (56) Авторское свидетельство СССР ,N 907793, кл. H 03 K 5/22, !980.

Авторское свидетельство СССР

NÃ,1293835, кл. Н 03 K 5/26, 1983 . (54) ЦИФРОВО(1 ДИСКРИМИНАТОР ЧАСТОТЫ

ИМПУЛЬСОВ (57) Изобретение относится к импульсной технике и может быть использова, но для выбора минимальной, средней или максимальной из трех частот. Целью изобретения является повышение точности выбора путем уменьшения задержки изменения кода на выходных шинах . при изменении входных частот, Для достижения цели s устройстве, содержащем каналы 1 — 3, в каждый из кото!

g!)5 " 03 K 5/26, Н 03 Р 13/00

2 рых входят счетчик 4, триггеры 6-9, введены в каждый канал счетчик 5, триггер 10, блок 11 выделения разностной частоты, формирователи 12

14 импульсов,. блоки 15, 16 задержки, регистры 17, 18, элемент 19 сравнения, элементы И 20 - 22, элементы

ИЛИ 23-27. Каждый из каналов 1 - 3 сравнивает две из трех входных частот. В случае, когда между двумя импульсами одной из входных частот приходят два импульса другой входной частоты, появляется импульс на одном из выходов блока 11 и устанавливается триггер 6 или триггер 9. Если импульсы на входах чередуются, с помощью блока 15 задержки, регистров

17 и 18 и элемента 19 сравнения анализируется изменение фазового сдвига этих импульсов, знак приращения кото. рого зависит от знака разности частот. При этом также устанавливается один из триггеров 6. 9, 10. 2 ил .

158234

Изобретение. относится к импульс-, ной технике и может быть использовано ; для выбора заданной частоты, как средней, так и минимальной или макси-, мальной, при работе с частотно-импульсными датчиками.

Цель изобретения - повышение точ. ности выбора частоты за счет уменьше, ния количества импульсов входной 10 частоты, которое проходит за время, отсчитываемое от того момента, когда !, текущая выбранная частота изменила, свое значение, до момента изменения, кода на выходе устройства. 15

На Фиг. 1 приведена структурная схема цифрового дискриминатора часто . ты импульсов, на фиг. 2 - диаграммь, его работы для одного канала обра: ботки сигнала. 20

На фиг. 2 приняты следующие обозначения: а - первый вход, б - второй вход, в - первый выход блока выделения разностной частоты; г — второй выход блока выделения разностной 25 частоты; д — выход второго триггера; е - выход третьего триггера; w ""- -величина сдвига; и - выход А (В элемента сравнения; к — выход А ) В элемента сравнения; л — выход А = В элемента сравнения; м - первый выход канала (fA < f <); н - второй выход канала (Е ) Ев), и - третий выход канала (fд = f ). цифровой дискриминатор частоты импульсов содержит идентичные первый, второй и третий каналы 1 — 3 обработки сигнала, каждый из которых содержит первый и второй счетчики 4 и

5 импульсов, с первого по пятый триг- 40 геры 6-10, блок 11 выделения ргзностной частоты, первый, второй и третий

Формирователи 12-14 импульсов, первый и второй блоки 15 и 16 задержки, первый и второй регистры 17 и 18, . элемент 19 сравнения, первый, второй и третий элементы И 20 - 22, с первого по пятый элементы ИЛИ 23-27, а также первую, вторую и третью входные шины 28 — 30, первую, вторую и третью выходные шины 3 1 - 33 первого канала 1 обработки сигнала, первую, вторую и третью выходные шины 34 — 36 второго канала 2 обработки сигнала, первую вторую и третью выходные шиУ

55 ны 37 - 39 третьего канала 3 обрабо ки сигнала.

Первая, вторая и третья входные шины 28 - 30 соединены соответственно с первыми входами блоков 11 первого, второго и третьего каналов

1 - 3, кроме того, первая входная шина 28 подключена к второму входу блока 11 второго канала 2, вторая входная шина 29 подключена к второму входу блока 11 третьего канала 3, а третья входная шина 30 - к второму входу блока 11 первого канала 1. В каждом канале первый вход блока 11 для выделения разностной частоты соединен со счетным входом первого счетчика 4 и входом первого формирователя 12. Второй вход блока 11 подключен к счетному входу второго счетчика

5 и к входам второго и третьего Формирователей 13 и 14. Первый выход блока 11 соединен с S-входом второго триггера 7 и первым входом первого элемента ИЛИ 23, выход которого подключен к S — входу первого триггера 6 и к первым входам второго и третьего элементов ИЛИ 24 и 25. Второй выход блока 11 соединен с S-входом третьего триггера 8 и первым входом четнертого элемента ИЛИ 26, выход последнего подключен к S-входу четвертого триггера 9, к второму входу третьего элемента ИЛИ 25 и первому входу пятого элемента ИЛИ 27. Вторые входы четвертого и первого элементов ИЛИ 26 и 23 соединены соответственно с выходами первого и второго элементов

И 20 и 21, первые входы которых под" ключены к выходам второго и третьего триггеров 7 и 8 и к R-входам первого и второго счетчиков 4 и 5 соответственно, а также к первому и второму входам третьего элемента И 22, выход которого соединен с S-входом пятого триггера 10 и с вторыми входами ВТо рого и пятого элементов ИЛИ 24 и 27, Выход первого формирователя 12 подключен к входу первого блока 15, выходы которого поразрядно соединены с D — входами первого регистра 17,, выходы которого поразрядно подключены к D-входам второго регистра 18 и к первой группе входов элемента 19, вторая группа входов которого поразрядно подключена к выходам второго регистра 18. Выход А (В элемента 19 соединен с вторым входам первого эле1 мента И 20, выход А )  — с вторым входом второго элемента И 21. а вы" ход А =  — с третьим входом третьего элемента И 22, выход третьего фор" мирователя 14 подключен к C-входам

5 1582344

Перед началом работы схема устанавливается в исходное состояние, обнуляется. На фиг. 1 цепи сброса условно не показаны. Второй и третий триггеры 7 и 8 обнуляются подачей сигнала на R-вход, и своим высоким потенциалом с инверсного выхода они обнуляют первый и второй счетчики

4 и 5. Для обнуления первого, четвертого и пятого триггеров б, 9 и 10 можно использовать С-вход или пода° вать сигналы íà R-входы через элементы ИЛИ. После подачи сигнала

"Сброс" на всех выходных шинах устР

55 второго регистра 18. Выход второго блока 16 соединен с третьими входами первого и второго элементов И 20 и

21 и с четвертым входом третьего элемента И 22. Выходы первого и второго счетчиков 4 и 5 соединены с

С-входами второго и третьего триггеров.. 7 и 8 соответственно. Выходы пер, вого, четвертого и пятого триггеров б, 9 и 10 первого канала 1 соединены с первой, второй, третьей выходными шинами 31 — 33 соответственно, аналогично выходы второго канала 2 соединены с шинами 34 - 36, а выходы третьего канала 3 — с шинами 37-39 °

Выходные шины 31 - 39 являются выходами цифрового дискриминатора частоты.

Величина задержки первого блока 20

15 должна быть не меньше периода следования входных импульсов. Количество выходов может быть любым, с их увеличением повышается точность сравнения частот. Величина задержки вто- 25 рого блока 16 должна превышать суммарную величину задержки, вносимую первым и вторым регистрами 17 и 18 и элементом 19, но быть меньше длительности паузы между импульсами входной 30 частоты. Блоки 15 и 16 задержки могут быть реализованы любым способом, например на линиях задержки.

Блок 11 для формирования импульсов разностной частоты должен выдавать импульс на свой первый выход, если частота на первом его входе ниже частоты на его втором входе, если на первом входе частота выше, то им" пульс должен выдаваться на второй 40 выход. В качестве такого блока можно использовать известное устройство.

Цифровой дискриминатор работает следующим образом. ройства устанавливается низкии- ну= левой) потенциал.

Так как устройство каналов одинаково, рассмотрим работу одного кана- ла, например первого канала 1.

Входные импульсы с входных шин 28 и 30 поступают на вход блока 11 (фиг. 2а, б). Допустим, на входную шину 30 поступило два импульса, а на входную шину 28 - один, тогда на первом выходе блока 11 (фиг ° 2в) формируется импульс, который через первый элемент ИЛИ 23 поступает на

S-вход первого триггера б и устанавливает его в единичное состояние (фиг. 2м), т ° е. на первой выходной шине 31 первого канала 1 формируется сигнал о том, что частота на входной шине 30 превышает частоту на входной шине 28. Кроме того, импульс с первого выхода блока 11 устанавливает в единичное состояние второй триггер 7 (фиг. 2д), который низким потенциалом со своего инверсного выхода закрывает связанные с ним первый и тре.тий элементы И 20 и 22, а также снимает сброс с первого счетчика 4. В случае дальнейшего поступления импульсов только на входную шину 30 состояние указанных элементов не изменяется. Если импульсы на входные шины 28 и 30 поступают поочередно, то блок 11 перестает формировать на своем выходе импульсы, первый счетчик 4 по второму импульсу, пришедшему на входную шину 28,после снятия с него сброса, устанавливает в нулевое состояние второй триггер 7 (фиг. ?д).

Так как импульс с выхода счетчика поступает на С-вход, то триггер 7 об" нуляется по его окончании. После установки первого триггера 7 в исходное состояние открываются по первым входам первый и третий элементы И 20 и 22, Рассмотрим, как работает дискрими натор при поочередном поступлении входных импульсое.

С первой входной шины 28 импульс через первый формирователь 12 поступает на вход первого блока 15 и начинает продвигаться по нему. Так как величина задержки первого блока 15 не меньше времени между входными им" пульсами,то импульс, сформированный вторым формирователем 13 по заднему фронту импульса с третьей входной шины 30, поступает на С-входы первого регист1L 82344 ра 17 в такое время, когда на какомто из выходов первого блока 15 присутствует сигнал, т.е, взаимный сдвиг импульсов на первой и третьей входных шинах (фиг. 2ж) отражается кодом, записанным в первый регистр

17. В первый регистр 17 каждый период по заднему фронту импульса с третьей входной. шины 30 записывается код фазового сдвига сравниваемых

Г, частот. По переднему фронту импульса третьей входной шины 30, сформиро,ванному третьим формирователем 14,, . указанный код переписывается во вто:,рой регистр 18. Таким образом, во

i втором, регистре 18 хранится код фа:

,зового сдвига сравниваемых частст предыдущего периода, а в первом регистре 17 - текущего периода. Элемент

19 сравнивает коды на выходах первого и второго регистров 17 и 18 и

, формирует один йз трех сигналов (фиг. 2и, к, л).

Сигнал А > В формируется, если значение кода в первом регистре 17 превышает значение кода во втором регистре 18 (фиг. 2л), сигнал А В— если код второго регистра 18 больше (фиг. 2м), и сигнал А, =  — при равенстве кодов (фиг. 2н) . Сигналы с выходов элемента 19 (фиг. 2и„к, л) поступают на элементы И 20 — 22, которые та кже с вяза ны с выходами второго 7 и. третьего .8 триггеров и выходом второго блока 16 задержки.

Первый, второй и третий элементы

И 20 - 22 открыты по входам, соединенным с выходами второго и третьего триггеров 7 и 8.

Так как величина задержки на вто-. .ром блоке 16 превышает суммарное время задержки на первом и втором регистрах 17 и 18 и элементе 19, то импульс, сформированный вторым формирователем 13 и задержаннь1й вторым блоком 16, поступает на первый, второй и третий элементы И 20 - 22 после того, как элемент 19 сформирует сигнал, соответствующий соотношению кодов. Если частота на первой ьходной шине 28 выше,, чем частота на третьей входной шине 30 (фиг. 2а,б), то фазовый сдвиг между входными им= .пульсами увеличивается, значение ко.да в каждом последующем периоде .становится меньше и элемент 19 фоомирует сигнал на выходе А (В (фиг. 2к). В этом случае импульс " выхода второго блока 16 устройства задержки через первый элемент И 20 и четвертый элемент ИЛИ 26 устанавли-, вает в единичное состояние третий триггер 9 и на втором выходе 32 появ. ляется сигнал (фиг. 2н). Если частота на первой входной шине 28 (фиг.2а) киже частоты на третьей входной шине

30 (фиг. 2б), то элемент 19 формирует сигнал на выходе А > В (фиг.2к) и задержанный вторым блоком 16 импульс через второй элемент И 21 и первый элемент ИЛИ 23 устанавливает в единичное состояние первый триггер 6 и через элемент ИЛИ 24 обнуляет третий триггер 9. На первом выходе 31 появляется сигнал (фиг. 2M), à íà втором выходе 32 сигнал пропадает (фиг. 2н).

Если частоты на первой и третьей входных шинах 28 и 30 равны, тс элемент 19 формирует сигнал на выходе

А =- В, а импульс с выхода второго блока l6 устанавливает в единичное состояние пятый триггер 10 и через второй и пятый элементы И 24 и 27 обнуляет первый и четвертый триггеры

6 и 9„

Таким образом, при значительном рассогласовании входных частот их сравнение осуществляет блок ll выделения разности частот, при этом импульсом с соответствующего выхода блока 11 устанавливаются в единичное состояние первый.и второй триггеры

6 и 7 или четвертый и третий триггеры 9 и 8, Срабатывание второго 7 или третье-. î 8 триггеров блокирует прохождение импульса с выхода второго блока 16, исключая работу элемента

19 (фиг. 2д, и, н), При малой разности частот их сравнение осуществляет элемент 19.

Остальные каналы устройства работают аналогично описанному. Комбинация сигналов на выходах трех каналов позволяет определить соотношение входных частот. Из описания работы устройства следует, что на первых вьходных шинах 31, 34 и 37 первого, второго и третьего каналов l - 3 формируется сигнал, если частота на первом входе канала ниже частоты на втором входе канала, на вторых выходных шинах 32, 3 5 и 38 первого, второго и третьего каналов 1 - 3 формируется сигнал, если частота на первом входе канала выше частоты на втором входе канала, на третьих вы231111 | 58

46

50

9 ходных шинах 33, Зб и 39 первого, второго и третьего каналов 1 - 3 Формируется сигнал при равенстве частот на входах канала .

Избыточность выходов позволяет . ° осуществлять дискриминирование входных частот с повышенной надежностью, т.е. отказ любого элемента устройства не влияет на конечный результат.

Так как выходные сигналы формируют по результатам обработки текущего и предыдущего периодов, то сигналы на выходах дискриминатора изменяются сразу после изменения разности входных частот. Благодаря этому повышается точность выбора частоты в условиях изменения входных частот.

Формула изобретения

Цифровой дискриминатор частоты импульсов, содержащий идентичные первый, второй и третий каналы обработки сигнала, каждый из которых содержит первый счетчик импульсов, с первого по четвертый триггеры, при этом выход первого триггера подключен к первому выходу данного канала обработки сигнала, первые входы пер.вого, второго и третьего каналов обработки сигнала .соединены соответственно с первой, второй и третьей входными шинами, первые выходы первого, второго и третьего каналов обработки сигнала соединены с первой группой выходных шин этих каналов, первый вход первого канала обработки сигнала подключен к второму входу второго канала обработки сигнала, первый вход второго канала обработки сигнала — к второму входу третьего канала обработки сигнала, первый вход третьего канала обработки сигнала - к второму входу первого канала обработки сигнала, о т л и ч а юшийся тем, что, с целью повышения,точности выбора1 частоты, в каждый из каналов обработки сигнала введены блок выделения разностной частоты, первый, второй и третий Формирователи. импульсов, второй счетчик импульсов, пятый триггер, первый и второй блоки задержки, первый и второй регистры, элемент сравнения,, первый, второй и третий элементы И, с первого по пятый элементы ИЛИ, при этом первый вход каждого канала обра. ботки сигнала соединен с первым входом блока выделения разностной часто-, ты, со счетным входом первого счетчи. ка импульсов и входом первого Формирователя импульсов, второй вход каждого канала обработки сигнала подключен к второму входу блока выделения разностной частоты, к счетному входу счетчика импульсов и к входам второго и третьего Формирователей импульсов, первый выход блока выделения разностной .частоты соединен с

S-входом второго триггера и первым входом первого элемента ИЛИ, выход

15 которого подключен к S-входу первого триггера и к первым входам второго и третьего элементов ИЛИ, второй выход блока выделения разностной частоты соединен с S — входом третьего

20 триггера и первым входом четвертого элемента ИЛИ, выход которого подклю" чен к S†- входу четвертого триггера, к второму входу третьего элемента ИЛИ и к первому входу пятого элемента

25 ИЛИ, при этом вторые входы четвертого и первого элементов ИЛИ соединены соответственно с выходами первого и второго элементов 11, первые входы которых подключены к вь ходам второго

30 и третьего триггеров соответственно, к К-входам первого и второго счетчиков соответственно, а также к перво- му и второму входам третьего элемента И соответственно, выход которого

35 соединен с S-входом пятого триггера и с вторыми входами второго и пятого элементов ИЛИ, а выход первого формирователя импульсов подключен к входу первого блока задержки, выходы которого соединены поразрядно с Р-входами первого регистра, вь ход второго формирователя импульсов подключен к входу второго блока задержки и к

C-входам первого регистра, выходы которого поразрядно соединены с

D-входами второго регистра и с первой группой входов элемента сравнения, вторая группа входов которого подключена поразрядно к выходам второго регистра, при этом выход А (В элемента сравнения соединен с вторым входом первого элемента И, выход

А ) i3, — с вторым входом первого элемента И, а выход А = В - с третьим входом третьего элемента И, выход третьего формирователя импульсов под-. ключен к С-входам второго регистра, выход второго блока задержки соединен с третьими входами первого и вто"

1l 1582344 12 рого элементов И и с четвертым входом третьего элемента И, выходы первого и второго счетчиков импульсов соединены c C-входами второго и третьего триггеров соответственно, а выходы четвертого и пятого тригге1

Составитель А.Смирнов

Техред Л.Сердюкова

Ч

Корректор Л.Патаи

1 Редактор A.Îãàð

Заказ 2097 Тираж 665 Подписное

ВНИИПИ Государственного комитета по изобретениям и о р ниям и отк ытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5 твенно-издательский комбинат Патент, . р д, II г.ужго о ул.Гагарина, 101

Производс

6 б д

Ц

К

Я

И ров являются вторым и третьим выходами каналов отработки сигнала и соединены соответственно с второй и

5 третьей выходными шинами данного канала обработки сигнала.

Цифровой дискриминатор частоты импульсов Цифровой дискриминатор частоты импульсов Цифровой дискриминатор частоты импульсов Цифровой дискриминатор частоты импульсов Цифровой дискриминатор частоты импульсов Цифровой дискриминатор частоты импульсов 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в системах обработки информации и измерительной технике

Изобретение относится к импульсной технике и может быть использовано в аппаратуре для контроля параметров импульсов

Изобретение относится к импульсной технике и может быть использовано в системах связи и управления

Изобретение относится к импульсной технике и может быть использовано в контрольно-измерительных системах

Изобретение относится к импульсной технике и может быть использовано в устройствах формирования, выдачи и обработки информации

Изобретение относится к импульсной технике и автоматике и может быть использовано для допускового контроля частоты вращения вала путем контроля частоты импульсов, получаемых от датчика оборотов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в измерительно-регистрирующих приборах, устройствах автоматического управления, а также в информационных системах сбора и обработки данных

Изобретение относится к импульсной технике и может быть использовано в устройствах формирования, выдачи и обработки информации

Изобретение относится к импульсной технике и может быть использовано в устройствах обработки информации

Изобретение относится к радиотехнике и и импульсной технике

Изобретение относится к радиотехнике

Изобретение относится к импульсной технике и может быть использовано для контроля последовательности фаз в трехфазных электрических цепях

Изобретение относится к технике связи

Изобретение относится к измерительной технике

Изобретение относится к радиоизмерительной технике, в частности к устройствам демодуляции фазомодулированных сигналов, девиация фазы которых не превышает ±2φ, а спектр закона фазовой модуляции узкополосный

Изобретение относится к радиотехнике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может найти применение, например, в системах регулирования скорости вращения электродвигателей

Изобретение относится к импульсной технике

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении
Наверх