Устройство для сопряжения между абонентами

 

Изобретение относится к вычислительной технике, в частности к устройствам для сопряжения между абонентами в системе кольцевой структуры, и может быть использовано для приема и передачи информации в системах, использующих для обмена бит-ориентированные протоколы синхронной связи. Цель изобретения - расширение функциональных возможностей за счет обеспечения двухстороннего обмена данными между любыми абонентами кольцевой системы. Устройство содержит приемник, передатчик, блок синхронизации, блок регистров, блок дешифраторов, блок памяти, два счетчика, блок удаления бит-стаффинга, блок контроля приема, четыре элемента И, три элемента ИЛИ, восемь триггеров, регистр команд, регистр передачи, регистр управляющих символов, блок контроля передачи, блок добавления бит-стаффинга, одновибратор. 1 з.п.ф-лы, 16 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСНОМУ СВИДЕТЕЛЬСТВУ .

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4444977/24-24

° ° (22) 20.06.88 (46) 23.09.90. Бюл. 9 35 (71) Институт кибернетики им.В.М.Глушкова (72) В;Н.Калина, Е.А.Калина, Н.В.Ищенко, Т.В.Мазко и М.Н.Фомин (53) 681.3(088.8) (56) Авторское свидетельство СССР

М 993238, кл. G 06 F 13/00, 1983.

Авторское свидетельство СССР

У 1411759, кл. G 06 F 13/00, 1987. (54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ АБОНЕНТА С ЛИНИЕЙ СВЯЗИ (57) Изобретение относится к вычислительной технике, в частности к устройствам для сопряжения между абонентами в системе кольцевой структуры, и может быть использовано для

Изобретение относится к вычислительной технике, в частности к устройствам сопряжения абонентов в системе кольцевой структуры, и может быть использовано для приема и передачи информации в системах, использующих для обмена бит-ориентированные протоколы синхронной связи.

Целью изобретения является расширение функциональных возможностей устройства sa счет обеспечения двустороннего обмена данными между любыми абонентами кольцевой системьг.

На фиг.1 представлена блок-схема устройства; на фиг.2 — схема блока синхронизации; на фиг.3 — схема блока регистров; на фиг.4 — схема блока

„„Я0„„1594550 А 1 (51)5 6 06 F 13/00

2 приема и передачи информации в системах, использующих для обмена биториентированные протоколы синхронной связи. Цель изобретения — расширение функциональных воэможностей за счет . обеспечения двустороннего обмена данными между любыми абонентами кольцевой системы. Устройство содержит приемник, передатчик, блок синхронизации, блок регистров, блок дешифраторов, блок памяти, два счетчика, блок удаления бит-стаффинга, блок контроля приема, четыре элемента И, три элемента ИЛИ, восемь триггеров, регистр команд:,: регистр передачи, регистр управляющих символов, блок контроля передачи, блок добавления битстаффинга, одновибратор. 1 з.п. ф-лы, 16 ил.

I дешифраторов; на фиг.5 — схема блока памяти; на фиг.6 — схема блока удаления бит-стаффинга; на фиг.7 — схема блока контроля приема; на фиг.8— схема блока добавления бит-стаффинга; на фиг.9 — структура информационного кадра; на фиг;10-15 — временные диа-. граммы работы устройства и его блоков: на Фиг.lá — электоическая схема одновибоатоо .

Устоойство для сопояжени мепч абонентами содержит поиемник 1, передатчик 2, блок 3 синхронизации, блок 4 регистров, блок 5 дешифраторов, блок 6 памяти, первый счетчик

7, блок 8 удаления бит-стаффинга, блок 9 контроля приема, первый эле1594550

30 мент И 10, первый элемент ИЛИ 11, первый 12, второй 13 и третий 14 триггеры, второй счетчик 15, регистр

16 команд, регистр 17 передачи, регистр 1 8 управляющих символов, блок

19 контроля передачи, блок 20 добавления бит-стаффинга, второй 21 и

X третий 22 элементы ИЛИ, второй 23, третий 24 и четвертый 25 элементы И, четвертый 26, пятый 27, шестой 28, седьмой 29 и восьмой 30 триггеры и одновибратор 31.

Блок 3 синхронизации предназначен для обеспечения битовой синхронизации принимаемой, ретранслируемой и передаваемой информации и для выработки серии неперекрывающихсяимпульсов фаз, обеспечивающей синхронизацию работы всех блоков устройства.

Он содержит задающий генератор 32, делитель 33 частоты, дешифратор 34, фильтр 35, формирователь 36 импульсов, элемент И 37, первый 28, второй

39 и третий 40 триггеры, элемент 25

НЕ 41 и сумматор 42 по модулю два.

Второй 39 и третий 40 триггеры, элемент НЕ 41 и сумматор 42 по модулю два в совокупности предназначены для выделения значащего момента входного сигнала из информационной последовательности, поступающей на вход блока 3 синхронизации. Эти значащие моменты воздействуют на делитель 33 частоты, синхронизируя фазу местного генератора с фазой, приии35 маемой информацией. Серия неперекрывающихся импульсов фаз с выхода дешифратора 34 поступает на второй вход блока 3 синхронизации и используется 40 для синхронизации работы блока устройства, а тактовая частота, прошедшая через фильтр 35 и формирователь 36 импульсов на первый выход блока 3 син-..; хронизации, используется дпя тактиро- 45 вания передатчика 2 и управления работой блока 6 памяти и блока 20 добавления бит-стаффинга.

Блок 4 регистров предназначен для пространственногвременного разнесения потока входной информации с целью обеспечения работы блока 5 дешифраторов и осуществляет последовательнопараллельное преобразование принимаемых данных при записи их в блок 6 памяти. Он содержит в своем соста55 ве первый 43, второй 44, третий 45 и четвертый 46 сдвиговые регистры с параллельными выходами.

Блок 5 дешифраторов предназначен для дешифрации служебной и управляю-.; щей информации, обрамляющей информа-,: ционный кадр. Он содержит дешифратор

47 единиц третьего регистра, дешифратор 48 флага третьего регистра, де-... шифратор 49 адреса абонента, дешифратор 50 единиц, четвертого регистра, дешифратор 51 флага первого регистра, дешифратор 52 конца кадра, дешифратор 53 маркера, первый 54, второй

55, третий 56 и четвертый 57 элементы И.

Через первый вход блока 5 дешифратора поступает один из импульсов неперекрывающейся серии фаз, стробирующнй первый 54, второй 55 и четвертый

57 элементы И. На выходе элемента

И 56 появляется импульс при дешифрации адреса абонента и поступает на второй вход блока 5 дешифратора. На третьем его выходе появляется импульс при дешифрации открывающего флага.

На четвертом и первом выходах блока

5 импульс появляется в момент дешифрации конца кадра. Ка пятом выходе импульс появляется при дешифрации управляющей комбинации маркера, Блок 6 памяти предназначен для буферизации принимаемого из сети и передаваемого в сеть информационного кадра. Он содержит блок 58 микросхем статической оперативной памяти (накопитель) типа К565 РУ2, дешифратор

59, реверсивный счетчик 60 адреса памяти, первый 61, второй 62, третий

63 и.четвертый 64 элементы 2И-2ИЛИ и элемент НЕ. .Элементы 2И-2ИЛИ 61-64 в совокуп-., ности представляют собой коммутатор данных и управляющих сигналов, поступающих на входы накопителя 58 и счетчика 60 адреса. Адресные входы всех микросхем памяти соединены между собой поразрядно и подключены„к выходу счетчика 60 адреса и входу дешифратора 59. Информационные выходы микросхем накопителя 58 поступают на первый выход блока 6 памяти, а его второй выход соединен с выходом дешифратора

59. Элемент НЕ 65 служит для управления коммутатором.

Данные в блок 6 памяти поступают с двух направлений в зависимости от управляющего сигнала на девятом входе блока 6 памяти. На второй вход блока

6 памяти поступают данные, принимае-. мые из сети, а на восьмой вход - данвательности кадра информации и проверки правильности приема поступающей информаиии. Он содержит первый 77 и второй 78 регистры, первый 79, второй

80 и третий 81 сумматоры по модулю два, первый 82, второй 83, третий 84,. четвертый 85, пятый 86 и шестой 87 элементы И.

Регистры 77 и 78 и сумматоры

79-81 по модулю два в совокупности представляют собой схему подсчета контрольной последовательности кода с использованием образующего полинома Х + Х + Х + 1. Элементы И 8387 представляют собой дешифратор нуля.

Суть работы блока 9 сводится к подсчету контрольной суммы по образующему полиному и сложению. ее с контрольной. Если искажения информации в канале связи не было,торезультатом проверки является нулевое состояние регистров блока 9 и íà его выходе появится сигнал, свидетельствующий о правильности приема информации.

Регистр 16 команд предназначен для управления режимами работы устройства и представляет собой. три триггера с воэможностью их установки и сброса. абонентом. Первый выход задает направление записи информации в блоке 6 памяти со стороны линии связи или от абонента. Второй выход является выходом готовности работы устройства в составе кольцевой системы передачи данных, Третий выход определяет режим приема или передачи информации.

Блок 19 контроля передачи предназначен для формирования контрольной последовательности кадра с использованием образующего полинома Х + Х +

+ Х + 1, Эта контрольная последовательность длиной два байта приформировывается к концу информационной части сообщения и служит для контроля правильности передачи в приемных точках кольцевой системы.

Блок 19 контроля передачи построен аналогично блоку 9 контроля приема, показанному на фиг.7, и отличается от него отсутствием схемы дешифрации нуля, т.е. элементов И 83-87. Выходом блока 19 в этом случае является выход старшего разряда сдвнгового регистра 78, с которого контрольная последовательность под управлением так5 1594550 б ные от абонента, предназначенные для передачи в сеть. Выход второго элемента 2И-2ИЛИ 62 соединен с вычитающим I входом счетчика 60 адреса, а его суммирующий вход соединен с выходом четвертого элемента 2И-2ИЛИ 64. Сигнал с выхода третьего элемента 2И-2HJIH

63 поступают на вход сброса счетчика

60 адреса. 10

Блок 8 удаления бит-стаффинга предназначен для удаления из принимаемой информации нулей, которые добавляются в информационную часть при передаче для отделения управляющих сим- 15 волов от информационной части передаваемого по кольцу пакета. Он содержит счетчик бб, дешифратор 67, триггер

68, первый 69, второй 70, третий 71, .четвертый 72 и пятый 73 элементы И, 20 элемент HE 74, первый 75 и второй 76 элементы ИЛИ.

Информация, передаваемая по коль-, цу, через первый вход блока 8 посту-. пает на элементы И 69 и 72, а также 25 через элемент HE 74 — на вход элемента И 70. Через второй вход на первый 69, второй 70 и пятый 73 элементы

И поступает одна из тактовых серий блока 3 синхронизации. Третий вход 30 является управляющим и предназначен для разрешения работы блока 8. Нулевой уровень сигнала через элемент

ИЛИ 75 запрещает переключение счетчика 66 и блокирует элементы И 71 и

72.

Блок 8 удаления бит-стаффинга работает следующим образом..

После прихода разрешающего потенциала на третий вход блока 8 счетчика 66 переключается в следующее состояние только по приходу подряд не-,. скольких единиц. Если в принимаемой информации меньше пяти единиц подряд появляется нуль, он сбрасывает счетчик 66 в исходное состояние. Если счетчик бб насчитывает подряд пять единиц, на выходе дешифратора 67 появится нулевой потенциал, устанавливающий в нулевое состояние триггер

68. После этого, если на первом входе блока 8 появится следующим нулевой бит информации, элемент И 72 окажется заблокированным, что приведет к блокировке выработки выходного импульса, блока 8, являющегося стробом блока 4 приемных регистров.

Блок 9 контроля приема предназначен для подсчета контрольной последо1594550

25 товых импульсов с первого выхода блска 3 синхронизации поступает на второй вход третьего элемента, отсутствует импульс сдвига передающих регистров, в результате чего в инфор5 мацию, передаваемую в линию связи, добавится нулевой бит. Если в передаваемой информации содержится подряд меньше пяти единиц, ближайший нулевой 10 бит каждый раз производит сброс счет, чика 88 в нулевое состояние и он начинает заново отсчет следуюшИх подряд единиц. Таким образом обеспечиваетая прозрачность передаваемоК информации, 15

Блок добавления бит-стаффинга со- . держит счетчик 88, дешифратор 89, триггер 90, второй элемент И-НЕ 91, первый 92 и второй 93 элементы И, элемент НК 94,и первый элемент

И-НЕ 95.

Связи, представленные на фиг.l: информационный вход 96 устройства, подключаемый к двухпроводной входной линии связи, информационный выход 97 устройства, подключаемый к двухпроводной выходной линии связи, группа шин 98 данных от абонента, по которым передается информация в 30 параллельном коде, шина 99 управленйя от абонента, по которой передаются стробирующие сигналы, сопровождающие информацию на шинах 98 данных от абонента, выход 1 00, признак состояния, свидетельствующий о необходимости пере-ь дачи абоненту принятого сообщения, устанавливается при получении информационного кадра на локальной сети, 40 сбрасывается после передачи информационного кадра абоненту, группа шин 101 данных от устройства, по которым передается информация в параллельном коде к абоненту, 45 .информационный выход 102 приемника. 1, тактовый вход 103 передатчика 2, информационный последовательный вход !04 передатчика 2, вход 105 за- 50 дания режима блока 3 синхронизации, тактовый вход 1 06 блока 3 синхронизации для синхронизации передачи данных в локальную сеть, тактовый выход 107 блока 3 синхро- 55 низацни для синхронизации приема дан ных из линии связи, последовательный информационный .: вход 108 блоков 4 регистра, первый синхровход 109 блока 4 ре- гистров для сдвига информации без удаления бит-стаффинга, второй синхровход 110 блока 4 для ) сдвига информации с удалением битстаффинга, последовательный информационный выход 111 блока 4 для регистрации информации соседнему устройству кольцевой локальной сети, параллельные информационные выходы 112-114 блока 4 для организации дешифрации управляющих символов кадра в блоке 5 дешифраторов, последовательный информационный выход 115 блока 4 для организации работы блока 9 контроля приема, первый разрешаюший вход 116 блока

5 дешнфраторов, через который осуще-. ствляется стробирование элементов

И 54-57 (фиг.4) при дешифрации управ,ляющих символов, параллельные информационные вхо-. ды 11 7-11 9 блока 5 дешифраторов, через которые поступают разнесенные во времени принимаемые кодовые комбинации, второй разрешающий вход 120, на который поступает потенциал с второго выхода регистра 16 команд, разрешающий устройству осуществлять дешифрацию адреса, поступающего из сети передачи данных, выход 121 признака дешифрации конца кадра в принимаемвм,сообщении, выход 122 признака дешифрации адреса устройства, который. возникает при обращении к устройству со стороны других абонентов сети в момент опознования (дешифрации) данньм устройством собственного адреса, выход 123 признака дешифрации . флага, открывающего в принимаемом сообщении, выход 124 признака дешифрации фпа: га, закрывающего в принимаемом сооб-. щении, выход 125 признака дешифрации маркера, тактовый вход 126 блока 6 памяти, через который осуществляеТся стробирование записи в блок принимаемой из сети передачи данных информации, параллельный вход 127 блока 6 па-: мяти, на который поступает принимаемая из сети передачи данных информация, преобразованная блоком 4 регист1594550 ров из последовательного кода в параллель ный, вход 128 сброса счетчика 60 адреса памяти (фиг.5) при приеме информа-: ции в блок 6 памяти со стороны сети передачи данных, вход 129 строба записи очередного байта данных в блок 6 памяти при приеме информации из линии связи, вход 130 сброса счетчика 60 адреса памяти при записи информации в блок 6 памяти со стороны абонента, вход 131 синхронизации записи ийформации в блок 6 памятц, предназна-. ченный для ее передачи от абонента в линию связи, вход 132 строба чтения информации из блока 6 памяти при выдаче ее в линию связи группа параллельных шин 133, данных от абонента для записи в блок 6 памяти информации, предназначенный для передачи в линию связи, вход 134 управления направлением записи и чтения данных в блоке 6 памяти, предназначенный для коммутации направлений записи-чтения данных на элементах 2И-2ИЛИ 61-64 (фиг.5),, группа параллельных шин 135, данных к абоненту для чтения абонентом принятой информации из линии связи, выход 136 признака дешифрации нулевого состояния счетчика 60 адреса памяти, свидетельствующий о том, что абонентом считан последний байт данных из принятого информационного кадра, вход 137 разрешения работы счетчика 7, тактовый вход 138 счетчика 7, выход 139 счетчика 7, предназначенный для формирования выходного импульса после восьми импульсов на его тактовом входе, информационный вход 140 блока 8 удаления бит-стаффинга, тактовый вход 141 блока 8 удаления бит-стаффинга, вход 142 разрешения работы блока

8 удаления бит-стаффинга, информационный выход 143 блока 8 удаления бит-стаффинга, тактовый вход 144 блока 9 контроля приема, вход 145 блокировки строба, предназначенный для блокировки строба в блоке 9 контроля приема в момент удаления бит-стаффннга, !

0 последов а гель ный информационный . вход I46 блока 9 контроля приема, вход !47 сброса регистров 77 и 78 блока 9 контроля и приема (фиг ° 7) в нулевое состояние, выход 148 блока 9, предназначенный для индикации правильности приема информационного кадра, вход 149 элемента И 10, предназначенный для анализа правильности поступившего из линии связи информационного кадра, вход 150 элемента И 10, на котором

15 присутствует потенциал, определяющин режим приема информационного кадра из линии связи, вход 151 элемента И 10, на который поступает импульс в момент обнаружения блоком 5 дешифраторов признака конца принимаемого кадра, выход 152 элемента И 10, предназначенный для определения момента преобразования управляющего символа "Конец кадра" в "Кадр принят" путем замены последнего нуля в управляющем символе на единицу при выполнении условий на входах .149-151, вход 153 элемента ИЛИ 11 для ретрансляции через него последовательного кода, принимаемого и одновременно передаваемого в линию связи, вход 154 элемента ИЛИ 11 для преобразования символа "Конец кадра" в

"Кадр. принят" в момент, определяемый по совокупности условий элементом

И 10, выход 155 элемента ИЛИ 11, через который проходит ретранслируемая информация, вход 156 сброса триггера 12 в нулевое состояние, вход 157 установки триггера 12 в единичное состояние, 45 выход 158 триггера 12, предназначенный .для разрешения работы блока 6 памяти и блока 9 контроля приема и для установки разрешающего потенциа50 ла.на входе 150 элемента И 10

Э вход 159 установки триггера 3 в единичное состояние, вход 160 сброса триггера !3 в ну-;. левое состояние, выход 161 триггера 12, предназначенный для разрешения работы счетчика 7 и блока 8 удаления бит-стаффинга и для разрешения установки триггера 12 в единичное состояние, а так1594550 же дяя сброса его в нулевое состояние, вход 162 сброса триггера 14 в нулевое состояние, вход 163 установки триггера 14 в единичное состояние, выход 164 триггера 14 для переда чн сигнала "Внимание" абоненту, предназначенный для сообщения абоненту о том, что в блок 6 памяти принято сообщение из кольцевой сети, вход 165 разрешения работы счетчика 15, счетный вход 166 счетчика 15, выход 167 счетчика 15, на котором появляется сигнал после отсчета восьми тактовых сигналов на счетном вхо10

f5 де, т.е. после передачи в линию связи одного байта информации из блока

6 памяти, группа информационных входов 168 регистра команд для записи кода команды в регистр 16, 20

25 вход третий выход 172 регистра 16 команд является признаком конца записи массива информации в блок 6 памяти со стороны абонента, установкой данного разряда в состояние логической единицы абонент переводит устройство в режим поиска управляющеи комбинации Маркер с последующей

If II

50 передачей записанного массива в кольцевую систему при обнаружении такой комбинации, тактовый вход 173 регистра 1 7 пе- . редачи, на который поступают сдви 55 гающие тактовые импульсы, вход 174 разрешения работы регистра 17 передачи, управляющий (стробирующий)

169 регистра 16 команд, первый выход 170 регистра 16 команд, предназначенный для задания направления передачи данных в блоке Зр

6 памяти (при равенстве нулю разряд устанавливает режим записи данных со стороны линии связи, а при равенстве единице задается режим записи данных в блок 6 со стороны абонента), второй выход 1 71 регистра 16 команд, предназначенный для разрешения работы устройства в составе сети передачи pàííûõ (состояние логического нуля запрещает работу в составе. 40 сети, а состояние логической единицы разрешает такую работу), тактовый вход 175 параллельный записи байта данных в регистр 17 передачи (вход строба), группа параллельных информационных входов 176 регистра 17, последовательный информационный выход 177 регистра 17 передачи, тактовый вход 178 параллельного занесения в регистр 18 кодов управляющих символов "Флаг закрывающий" и "Конец кадра", набранных перемычками в виде комбинаций логических уровней нулей и единиц на его входах (не показаны), так как не имеют функциональной связи с остальной частью схемы, тактовый вход 179 регистра 18, предназначенный для подачи сдвигающих импульсов, вход 180 разрешения сдвига информации в регистре 18 последовательный информационный выход 181 регистра 18, вход 182 блокировки строба в блоке

19 контроля передачи в момент добавления бит-стаффинга, последовательный информационный вход 183 блока 19, тактовый вход 184 блока 19, вход 185 сброса регистров, предназначенный для разрешения работы блока 19, последовательный информационный выход 186 блока 19 контроля передачи, вход 187 разрешения работы блока

20 добавления бит-стаффинга, тактовый вход 188 блока 20 добавления бит-стаффинга, последовательный информационный вход 189 блока 20, выход 190 блока 20, вход:191 элемента ИЛИ 21, предназначенный для передачи ретранслируемой информации, вход,192 элемента ИЛИ 21, предназначенный для передачи информации от данного абонента в кольцевую систему, вход 193 элемента ИЛИ 21, предназначенный для преобразования управляюшсй комбинации "Маркер" в комбинацию "флаг открывающий", выход 194 элемента ИЛИ 21, вход 1 95 элемента ИЛИ 22, предназначенный для передачи уиравляющих символов, вход 196 элемента ИЛИ 22, предназначенный для передачи контроль13

1 с ной последовательности кадра, сформированной блоком 19 контроля передачи, вход 197 элемента ИЛИ 22, предназначенный для передачи информацион- . ной части кадра, выход 198 элемента ИЛИ 22, последовательный информационный вход 199 элемента И 23, предназначенный для передачи информации в режиме ретрансляции, вход 200 блокировки элемента И 23, предназначенный для запрета ретрансляции во время передачи информации ат данного абонента в кольцевую систему, выход 201 элемента И 23, вход 202 элемента И 24, предназначенный для добавления бит-стаффинга . в передаваемую информацию, вход 203 элемента И 24, предназначенный для передачи сформированного для передачи в кольцевую систему кадра, выход 204 элемента И 24, вход 205 элемента И 25, предназначенный для разрешения устройству реагировать на управляющую комбинацию

"Маркер" после записи абонентом пред-. назначаемой для передачи информации в буферную память блока 6. вход 206 элемента И 25, на который поступает признак дешифрации. управляющей комбинации "Маркер", выход 207 элемента И 25, вход 208 сброса триггера 26 в исходное состояние, вход 209 установки триггера 26, выход 210 триггера 26, предназначенный для разрешения работы регистра 18 управляющих символов блока 20 добавления бит-стаффинга и счетчика

15 установки в единицу триггера 27 и запрещения прохождения информации через элемент И 23 в режиме передачи(триггер передачи), вход 211 установки в единицу триггера 27, l вход 212 сброса в нуль триггера

27, выход 213 триггера 27, предназначенный для.разрешения работы ре1ист- ра 17 передачи и одновибратора 31 и разрешения переключения триггеров, 28 и 30 (триггер разрешения выдачи ин. формации), вход 214 сброса триггера 28, вход 215 установки триггера 28, выход 216 триггера 28, предназна4550 )4 ченный для разрешения работы блока

19 контроля и сброса триггера 29, вход 217 сброса триггера 29, вход 218 установки триггера 29, выход 219 триггера 29, предназначенный для разрешения сдвига информации в регистре IS управляющих символов и сброса в исходное состояние

J триггера 26, вход 220 данных счетного триггера 30, счетный вход 221 триггера 30, выход 222 триггера 30, предназначенный для управления переключением триггеров 28 и 29, вход 223 запуска и разрешения работы одновибратора 31 во время выдачи информации из буферной памяти бло20 ка 6 в линию связи, вход 224 запуска одновибратора 31, выход 225 одновибратора 31, предназначенный дпя выработки импульсов чтения информации из блока 6 памяти

25 и записи этой информации в регистр 17 передачи.

В режиме приема информации из линни связи (фиг.10) перед началом работы устройства выход 171.регистра

16 команд должен быть установлен абонентом в состояние логической единицы (фиг.1 Oa) с целью разрешения работы устройства в составе кольцевой се-i тн передачи данных. Этот сигнал через вход 120 блока 5 дешифраторов поступает на элемент И 56 блока 5 и разрешает устройству реагировать при опознавании собственного адреса. Выход 170 регистра I 6 команд должен

40 быть установлен в состояние логичес-. кого нуля (фиг.10б) с целью задания соответствующего направления записи и чтения информации в блоке 6 памяти (фиг.5).

45 Находясь в режиме приема, устройство осуществляет ретрансляцию прини-. маемой .информации. При этом информация на выходе 97 устройства в точности соответствует информации на его

50 входе 96 с задержкой из-за ретрансля-, ции на один бит. На фиг.10 показана информация на выходе 102 приемника 1 (фиг.10в) и на входе 104 передат йика

2 (фнг.10м).

При появлении управляющего символа "Флаг открывающий" (фиг.10в) блок

5 дешифраторов производит его опознование и выдает на своем выходе 123 (фнг.10г) импульс, устанавливающий

15 15945 выход 161 триггера 13 (фиг.10д) в состояние логической единицы. Этим производится подготовка к установке в состояние логической единицы выхода 157 триггера 12, что произойдет в том случае, если передаваемый в этот момент по кольцевой сети кадр предназначен для данного абонента„ В таком случае . после дешифрации

, "Флага открывающего" на выходе 122

1 .блока 5 дешифраторов появится им; пульс (фиг. 10e), свидетельствующий о том, что адрес данного устройства опознан в блоке 5. Этот импульс уста-.

:навливает выход 158 триггера 12 (фиг.1 Ож) в состояние логической единицы.

С момента опознавания "Флага открывающего" начинает работу блох: 8 удаления бит-стаффинга, на выходе 143 . которого формируются тактовые импуль сы (фиг.10з), управляющие работой блока 4 регистров, блока 9 контроля приема и счетчика 7. Последний от: считав восемь сдвиговых импульсов на своем входе, выдает на своем выходе 139 импульс (фиг.10и), свидетельствующий о том, что В сддиговом реги-. стре 46 блока 4 регистров (фиг,3) накоплен байт информации для записи в блок 6 памяти. Данные с выхода 114 блока 4 регистров поступают в параллельном коде на входу 127 блока 6 памяти и стробируются этим импульсом по входу 129 блока 6. Этим же импуль35 сом в блоке 6 памяти осуществляется переключение следующего адреса ячей-. ки памяти.

Если адрес устройства опознан 40 (фиг.10e), последовательно-параллельное преобразование поступающей информации и запись ее в пайять блока 6 е продолжается. Так как сдвиг информации в регистрах производится тактовы- 45 ми импульсами с выхода 143 блока 8 удаления бит-стаффинга, в блок 6 памяти производится запись информац:.-. пии, освобожденный от бит-стаффинга.

Ретрансляция же информации происходит с выхода 111 блока 4 регистров под действием тактовьж импульсов на его синхровходе 109, поступающих непосредственно с выхода 107 блока

3 синхронизации, поэтому она не освобождена от бит-стаффинга, а переда-« ется в неизменном виде (фиг.10м).

После дешифрации управляющего симво- ла "Флаг закрывающий" (фиг.10в) происходит сброс триггера 13 (фиг.10д) и триггера 12 (фиг ° 10ж). При этом прекращается запись информации в блок

6 памяти.

В момент прохождения последнего управляющего символа в данном сообщении "Конец кадра" на выходе 121 блока

5 дешнфраторов формируется соответствующий импульс (фиг.10к), которым стробируется потенциал, поступающий с выхода 148 блока 9 контроля приема (фиг.10л). Нулевой уровень потенциа-,. ла свидетельствует о совпадении контрольных последовательностей, т.е. нормальном завершении приема информации из линии связи. Импульс с выхода

121 блока 5, пройдя через элемент

ИЛИ 11, заменяет последний нуль в управляющем символе "Конец кадра" на единицу, тем самым преобразуя его в символ "Кадр принят" (фиг.10м). Одновременно импульс с выхода 152 первого элемента И 10 устанавливает выход

164 триггера 14 в единичное состояние, сообщая абоненту о наличии для него в блоке 6 памяти принятого сообщения. На этом процедура приема кадра информации из кольцевой сети заканчивается.

В режиме передачи информации в кольцевую сеть (фиг.ll) перед началом работы в этом режиме выход 171 регистра 16 команд (фиг.l lа) и выход 170 регистра 16 (фиг.llб) должны быть установлены в состояние логической единицы с целью обеспечения работы устройства в составе кольцевой сети в режиме передачи данных от абонента. Затем абонент записывает информацию, предназначенную для передачи, в блок 6 буферной памяти и устанавливает выход 172 регистра !6 команд в состояние логической единицы (фиг ° llв).

После этого блок 5 дешнфраторов анализирует циркулирующую информацию на предмет наличия управляющей комбинации маркера (фиг.llr). При обнаружении такой комбинации на выходе

125 блока 5 появляется импульс (фиг.llд), устанавливающий выход 210 триггера 26 в состояние логическай единицы (фнг.lle). Этим разрешается работа блока 20 добавления бит-стаф+ финга (фиг.llж) и регистра 18 управляющих символов, формирующих управляющие символы в передаваемой на вход .

103 передатчика 2 (фиг. 11в) последо17

159455 вательности, а также устанавливается в единицу выход 213 триггера 27 (фиг.llи). В момент установки триггера 27 потенциал с его выхода 210 поступает на вход 200 элемента И 23 и запрещает прохождение через него информации на вход 191 второго элемента ИЛИ 21. Импульс с выхода 125 блока 5 дешифратора проходит также через элемента И 25 на вход 193 эле10 мента ИЛИ 21. Это приводит к замене в управляющей комбинации маркера последней единицы на нуль, что эквивалентно замене управляющего символа

"Маркер" на "Флаг открывающий" (фиг.lls).

Сигналом с выхода 213 триггера 27 (фиг.llи) производится запуск одно ;.

-вибратора 31 по входу 223. В результате чего на выходе 225 одновибратора 31 вырабатывается импульс (фиг.11к). Этим импульсом производится чтение информации из блока 6 памяти с последующим переключением в нем 25 счетчика 60 адреса и запись считанного байта в регистр 17 передачи. После этого поступающие с блока 20 до-.-.-. бавления бит-стаффинга тактовые импульсы (фиг llж) производят сдвиг 30 информации в регистре 17 передачи, осуществляя параллельно-последова. тельное преобразование. Сдвиг осуществляется так, что при необходимости в передаваемую информацию добавля ется бит-стаффинг.

После отсчета восьми переданных бит счетчиком 15 на его ввиоде 167 появляется импульс (фиг.11л), который поступает на вход 224 одновибратора 40

31. В результате на выходе одновибратора вырабатывается очередной импульс (фиг.llк), по которому производится чтение очередного байта информации иэ блока 6 памяти и запись 45 ее в регистр 17 передачи. Затем путем подачи сдвигающих импульсов на вход .173 регистра 17 осуществляется параллельно последовательное преобразование и передача в линию связи через вход 104 передатчика 2 (фиг.llэ) следующего байта данных.

Описанные процессы повторяются до полной передачи всего массива из буферной памяти блока 6 в линию связи. После завершения передачи всего массива содержимое счетчика 60 адреса памяти уменьшается до нуля, что фиксируется дешифратором 59 блока 6.

0 l8

В результате на выходе 136 блока 6 устанавливается нулевой потенциал (фиг.IIM), по которому происходит переключение выхода 213 триггера 27 в нулевое состояние (фиг.llи), при этом запрещается работа регистра 17 передачи и формирователя импульсов и разрешается переключение триггеров

30 и 28 (фиг.llн,о).

Далее под действием сдвиговых импульсов, поступающих на вход 183 блока контроля передачи, происходит выдача контрольной последовательности кадра (фиг ° llз). После передачи пер вых восьми бит контрольной последовательности счетчик 15 на выходе 167 формирует сигнал (фиг.llл)., который переключает счетный триггер 30 (фиг.l1н). Далее блок контроля передачи выдает на передатчик 2 второй байт контрольной последовательности, после чего импульс с выхода второго счетчика 15 (фиг.1!л) производит повторное переключение триггера 30.

По фронту этого переключения сбрасывается триггер 28 (фиг.llо),запрещая работу блока 19 контроля и устанавливается седьмой триггер 29 (фиг.llп), разрешая сдвиг информации в регистре

18 управляющих символов. Под действием сдвигающих импульсов происходит их последовательная передача в линию связи. После каждых восьми бит счет чик 15 производит переключение триг-. ,гера 30 (фиг.llл,н). После выдачи символа "Конец кадра" (фиг.llв) происходит повторное переключение триггера 30 (фиг.!Iн), что приводит к переключению триггера 29 (фиг.llп), которое запрещает работу регистра

18 управляющих символов и приводит к сбросу триггера 26 (фиг.l!е) в исходное состояние. На этом процедура передачи кадра в кольцевую сеть заканчивается.

Временная диаграмма работы блока

6 памяти при передаче информации в линию связи приведена на фиг.!2.

Временная диаграмма работы блока 6 памяти при приеме информации иэ линии связи — на фиг.!3.

В режиме передачи информации в ли-. нию связи на входе 134 блока 6 памяти (фиг.5) должен быть установлен абонентом уровень логической единицы (фиг.I2a) - для задания соответствующего направления передачи .информации в блоке 6 памяти. И этот уро!

594550 вень должен удерживаться на все время передачи. Перед началом работы на один из входов 130 абонентом подается импульс сброса, устанавливающий счетчик 60 адреса памяти в исходное состояние (фиг.12б).Выходы счетчика 60 при зтом сбрасываются в нуль (фиг,12в). После этого блок 6 памяти готов к приему информации от абонен.та.

Данные от абонента поступают на входы 133 блока 6 и сопровождаются стробом на входе 130 (фиг.12г,д). По стробу происходит запись байта данных в пакопитель 58 блока 6 и переключение счетчика 60 адреса. Затем абонент устанавливает на входы 133 следующий байт данных и сопровождаетего стробом на входе 130 (фиг.12г,д).

Далее эта процедура повторяется и продолжается до тех пор, пока абонент не запишет в блок 6 весь необходимый для передачи массив данных. После этого абонент дает устройству коман- 25 ду на передачу записанного массива в кольцевую систему путем установки

1 в состояние логической единицы выхо да 172 регистра 16 команд (фиг.11в).

Получив команду, устройство осу- 30 ществляет режты передачи как показано на фиг.11. Причем выходные импульсы формирователя 36 (фиг.11к) посту-.. пают на вход 132 блока 6 памяти (фиг.12е) и является стробами чтения 35 информации as блока 6. По этим стробам осуществляется выдача информации с выходов 135 блока 6 (фиг.13а) и записв ее в регистр 17 передачи.

По этим же импульсам происходит пере- 40 ключение счетчика 60 адреса памяти в обратном направлении после каждого считанного и переданного в линию связи байта (фиг.12в). После завершения передачи всего массива данных 45 выходы счетчика 60 устанавливаются в нулевое состояние (фиг.1 2в), что определяется дешифратором 59, который на своем выходе 136 формирует сигнал (фиг.12и) ебрасывающий триггер

27 в нулевое состояние и тем самым запрещает работу формирователя 36.

На этом цикл передачи кадра информации через блок б в линию связи заканчивается.

В режиме приема информации из линии связи блок 6 памяти работает следующим образом.

На входе 34 блока 6 устанавливается уровень логического нуля, который должен сохраняться в течение всего времени работы устройства в режиме приема (фиг.13а). Счетчик 60 перед началом работы должен быть установлен в нулевое состояние, если он в нем не находится, сигналом на входе 130 блока б (фиг.13б). После сброса счетчика 60 в нуль (фиг.13в) блок 6 готов к приему информации из линии связи.

При поступлении из линии связи .-.. байта информации в соответствии с диаграммой на фиг.10 данные устанавливаются на входах 127 блока 6 (фиг.13г) и сопровождаются стробом записи на входе 129 блока 6 (фиг.13д).

Этим стробом осуществляется запись информации в накопитель 58 и переключение счетчика 60 адреса памяти. За-: пись информации и переключение счетчика в прямом направлении происходят до тех пор, пока из линии связи не принят весь информационный кадр. 0 чем свидетельствует сигнал на выходе

164 триггера 14 (фиг.10н), который поступает к абоненту.

Абонент, приняв сигнал о наличии,. для него в блоке 6 поступившегося со общения, подачей сигналов строба чтения на вход 130 блока 6 (фиг.13е) ) осуществляет считывание принятых в блок б байтов данных, которые посту,пают на вход 135 блока 6 (фиг.13ж).

Импульсы чтения осуществляют переключение счетчика 60 адреса в обратном .направлении после каждого очередного прочитанного байта. Это происходит .„ до тех пор, пока счетчик 60 не исчерпывается до нуля (фиг.13в), т.е. пока не считан весь массив данных иэ блока 6. Нулевое состояние счетчика определяется дешифратором 59 блока

6, который выдает нулевой сигнал на выход 136 блока б (фиг.13з).Этот сигнал приводит к сбросу триггера 14, что извещает абонента о завершении цикла приема данных из кольцевой се -.» ти. На этом работа блока б по приему из сети и передаче абоненту текущего информационного кадра заканчивается.

Временная диаграмма рабоаы блока

8 удаления бит-стаффинга показана на фиг.14, à сам блок 8 приведен на фиг» б °

Блок удаления бит-стаффинга работает следующим образом. В исходном

94550

25 ) ) с, состоянии на вход 142 блока 8 поступает нулевой потенциал (фиг. 14а), блокирующий элементы И 71 и 72. Этот же потенциал, пройдя через элемент

ИЛИ-HE 75, поступает на вход сброса счетчика 66 и удерживает его выходы л в нулевом состоянии. На вход 140 блока 8 поступает информация в последовательном коде с выхода 102 приемника 1 (фиг.14б), которая сопровождается тактовыми импульсами на входе

141 (фиг.14в) °

Работа блока 8 разрешается при переключении потенциала,на входе

142 блока в единичное состояние (фиг.14а), после чего счетчик 66 переключается по каждому импульсу на входе 141 (фиг.14в) при условии, что

-на вход 140 блока поступают единичные информационные биты. Единичные информационные биты увеличинают содержимое счетчика 66 на единицу,,так как на элементе И 69 происходит совпадение единичных уровней входншх сигналов с тактовыми импульсами на входе

141. При этом любой нулевой бит входной информации, пройдя через элемент

НЕ 74 на элемент И-НЕ 70 и после совпадения на нем с тактовым импульсом, поступает через элемент ИЛИ 75 на вход сброса счетчика 66 и устанавливает его выходы в состояние логического нуля. Таким образом, счетчик отсчитывает только подряд идущие единицы во входной информации и сбрасывается при поянлении любого нуленого информационного бита но входной последовательности единиц. На фиг.14г, д, е показаны разрядные выходы счетчика 66.

Состояние выходов счетчика 66 постоянно анализируется дешифратором

67 и в случае отсчета пяти подряд идущих единиц на его выходе появляется нулевой уровень (фиг.14ж), который поступает на информационный вход, триггера 68 и стробируется по его управляющему входу ближайшим тактовым импульсом с входа 141. В результате чего прямой выход триггера 68 переключается в нулевое состояние (фиг.!4з), тем самым запрещая прохождение тактовых импульсов через элемент И 73, так как с него снимается разрешающий потенциал, поступавший ранее с выхода И 71 (фиг.14и) через элемент ИЛИ 76. Прохождение тактоного импульса через элемент И 73 может быть в этом случае разрешено, если следующий принимаемый информационный бит на входе !40 равен единице. Однако, если он равен нулю, как показано на фиг.14б, то нулевой потенциал по ступает на вход элемента И 72 и через его выход (фнг.14 к) и элемент ИЛИ 76 (фнг.! 4л) проходит на вход элемента

И 73, запрещая прохождение тактового импульса на его выход (фиг.14м).

В результате работы блока 8 удаление бит-стаффинга на тактовый последовательности удаляются импульсы, которые следуют после пяти единичных подряд информационных бнт. Так как этими импульсами с выхода блока удаления бит-стаффинга осуществляется сдвиг информации в приемных регистрах блока 4, то отсутствие этих импульсов в такие моменты приводит к тому, что информация в этих регистрах не сдвигается и нулевые биты, представляющие собой бит-стаффинг, в регистры не заносятся, т.е. бит-стаффинг удаляется.

Блок 20 добавления бит-стаффинга решает обратную задачу: он добавляет в передаваемую информацию, не янляю . щуюся управляющей, нули после каждых следующих подряд пяти единиц. При этом снимаются ограничения на кодировку передаваемой информации, которая может быть любой, а управляющие символы легко дешифрнруются на приемном конце, так как отличаются от любой другой передаваемой информации тем, что имеют в своем составе больше пяти единиц подряд.

Временная диаграмма работы блока

20 добавления бит-стаффинга приведе- на на фиг.l5. Блок 20 добавления битстаффинга работает следующим образом.

В исходном состоянии .переключение счетчика 88 запрещается нулевым потенциалом с входа 187 блока 20 (фиг,15а). На вход 189 блока 20 поступает предназначенная для передачи информация (фиг.15б), а на вход

188 — тактовые импульсы передачи (фнг.15â) с выхода 106 блока 3 синхронизации.

При поступлении единичного разрешающего потенциала на вход !87 (фиг.15a) счетчик 88 получает воз55 можность отсчитывать подряд идущие единицы во входной информации, выдавая результат счета на свои кодовые выходы (фиг.15г,д,е). Если среди под-; ряд идущих информационных бит встре23 чается ноль, происходит сброс счетч ка в исходное состояние и отсчет начинается заново. Так происходит до тех пор, пока счетчик не насчитает до пяти подряд идущих единичных бнт, Эта

5 комбинация выходов счетчика обнаруживается дешифратором 89, который на

Своем выходе выдает нулевой потенциал (фиг. ) 5ж) . Ближайшим фронтом тактового импульса триггер 90 устанавливает я в нулевое состояние и блокирует

Прохождение очередного тактового имйульса через элемент И 93. В результате из выходной последовательности исключаются импульсы, идущие после пяти, следующих подряд, информационных бит (фиг,15и). Этим достигается тот же эффект, что и при работе блока 8 удаления бит-стаффинга. Однако, 20 если в первом случае удаленные импуль. сы не приводят к сдвигу информации

В приемных регистрах и этим достигаЕтся то, что в них не заносятся приНимаемые нули бит-стаффинга, то в 25 данном случае отсутствие сдвигающего импульса на тактовом входе 173 регистра 17 передачи приводит к тоыу, что вместо отсутствующего очерецного бита с регистра 17 на его место

Вставляется нулевой бит через элемент И 24, а остальные биты с регистра 17 переданы после вставки битстаффинга.. l.устройство для сопряжения между абонентами с линией связи, содержащее приемник, передатчик, блок синхронизации, блок регистров, блок.дешифраторов, блок памяти, первый счетчик, блок удаления бит-стаффинга, блок контроля приема, первый элемент Ц, первый элемент ИЛИ, первый, второй и третий триггеры, причем вход приемника является линейным входом устройства, а выход соединен с информационными входами блока удаления бит-стаффинга, блока регистров и входом записи режимаблока синхронизации, первый выход которого соединен с тактовым входом передатчика, выход которого является линейным выходом устройства, второй выход блока синхронизации соединен с входом стробирования записи блока памяти, первым разрешающим входом блока дешифраторов, тактовым входом блока контроля приема, первым синхровходом блока регистров и синхровходом блока удаления битстаффннга, вход разрешения работы которого подключен к входу разрешения счета первого счетчика, R-входу первого триггера и выходу второго триггера, а выход блока удаления битстаффинга соединен с тактовым входом первого счетчика, входом блокировки строба блока контроля приема и с вторым тактовым синхровходом блока регистров, первый выход которого подключен:. к первому входу первого элемента ИЛИ, второй, третий и четвертый выходы подключены соответственно к первому, второму и третьему информационным входам блока дешифраторов, третий информационный вход которого соединен с первым входом данных блока памяти, пятый выход блока регистров соединен с последовательным информационным входом блока контроля приема, выход которого соединен с первым входом первого элемента И, а вход сброса подключен к выходу первого триггера, второму входу первого элемента И, и входу начальной установки блока памяти, первый вход записи которого соединен с первым выходом первого счетчика, вход чтения и второй -вход записи блока памяти являются абонент входами и записи устройства, первый выход блока памяти является абонентским выходом данных

Одновибратор 31 (фиг.16) пред35 ставляет собой обычный одновибратор со сбросом и повторным запуском, реализованный на базе микросхемы

К 155 АГЗ. Вход сброса не использует- 40 ся, а оба входа запуска (прямой и инверсный) используются по прямому своему назначению.

По входу 223 одновибратор срабаты- 45 вает однократно, в момент установки. в единичное состояние выхода 213 триггера 27. Это прямой вход одновибратора, который в процессе дальнейшей работы используется как разрешающий до тех пор, пока на нем присутствует потенциал с выхода 213 триггера 27.

По входу 224 одновибратор срабатывает во всех остальных случаях, т.е. по всем запускающим импульсам с выхода

1167 счетчика 15, через инверсный вход, по которому запуск одновибратора происходит отрицательным фронтом импульса счетчика 15.

1594550 ?4 н-Формул а изобретения вый вход которого соединен с выходами регистра управляющих символов, второй вход — с выходом блока контроля передачи, а третий вход -с выходом регистра передачи и информационным входом блока контроля передачи, вход сброса которого соединен с выходом шестого триггера и R-входом седьмого триггера, выход которого подключен к R-входу четвертого триггера и входу разрешения сдвига регистра управляющих символов, à S-вход соединен с выходом восьмого триггера и R-входом шестого триггера, S-вход которого подключен к выходу пятого триггера, входу разрешения работы пятого триггера, к первому входу одновибратора и D-входу восьмого триггера, синхровход которого соединен с выходом второго счетчика и с вторым входом одновибратора, выход которого подключен к входу строба чтения блока памяти и к входу строба записи, регистра передачи, информационный вход которого соединен с первым выходом блока памяти, второй выход которого подключен к R-входу пятого триггера, абонентский вход .данных устройства соединен с информационным входом регистра команд, а вход управления направлением записи и чтения данных блока памяти подключен к первому выходу регистра команд, стробирующий вход которого соединен с абонентским входом чтения устройства, второй выход регистра команд подклю-.. чен к второму входу разрешения блока дешифраторов, а третий выход подключен к первому входу четвертого элемента И, выход которого подключен к S-входу четвертого триггера и третьему входу второго элемента ИЛИ, а второй вход соединен с пятым выходом блока дешифраторов.

2.Устройство по п.1, о т л ив ч а ю щ е е с я тем, что блок добавления бит-стаффинга содержит первый ляется входом разрешения работы бло ка, синхровход триггера соединен с первым входом второго элемента И, ?5 !594550 2Ь устройства, а второй выход подключен к R-входу третьего триггера, выход которого является абонентским выходом запроса на прием устройства, S-вход третьего триггера соединен с вторым входом первого элемента ИЛИ и выходом первого элемента И, третий вход кото-! . рого подключен к первому выходу бло:-.ка дешифраторов, второй выход которого соединен с S-входом первого триг-. гера, а третий и четвертый выходы блока дешифраторов подключены соответственно к S- u R-входам второго триггера, причем второй .вход данных блока памяти является абонентским входом данных устройства, о т л и— ч.а ю щ е е с я тем, что, с целью расширения функциональных возможнос-тей устройства за счет обеспечения 20 двустороннего обмена данными между .любыми абонентами кольцевой системы в соответствии с принятым протоколом обмена, в него введены второй счетчик регистр команд, регистр переда- 25 чи, регистр управляющих символов, блок контроля передачи, блок добавления бит-стаффинга, второй и третий элементы ИЛИ, второй, третий и четвертый элементы И, четвертый, пятый 0 и шестой, седьмой и восьмой триггеры и одновибратор, причем первый вход второго элемента И соединен с выходом первого элемента ИЛИ, а второй вход — с выходом четвертого триггера,.

S-входом пятого триггера, с входом разрешения счета второго счетчика, входом записи регистра управляющих . символов и входом разрешения работы. блока добавления бит-стаффинга, а 40 выход второго элемента И подключен к первому входу второго элемента ИЛИ, выход которого соединен с ниформацион« ным входом передатчика, а второй вход подключен к входу третьего эле-.-. мента И, первый вход которого соеди-:. нен с тактовыми входами второго счетчика регистра управляющих символов, регистра передачи — с входом блокировки строба блока контроля переда- 50 и второй элементы И, элемент НЕ, перчи и с выходом блока добавления битстаффинга, тактовый вход которого соединен с первым выходом блока синхронизации, входом синхронизации записи блока памяти и тактовым входом блока . контроля передачи, информационный

55 блок добавления бит-стаффинга,подключен к второму входу третьего элемента

И и выходу третьего элемента ИЛИ, пер1594550

28 и первым входом второго элемента И-HE торого соединены с параллельными вхои с вторым входом первого элемента И дами счетчика, тактовый вход которои является тактовым входом блока, го соединен с выходом первого элеменВыход которого соединен с выкодом

5 та И, а вход сброса — с выходом первторого элемента И, второй вход„.кото- вого элемента И-НЕ, второй вход рого соединен с выходом триггера которого соединен с выходом второго

I}-вход которого соединен с выходом элемента И-НЕ, второй вход которого

Дешифратора, информационные входы ко-- соединен с входом элемента НЕ.!

594550 (l 5945 50

Фиг.4

Юие.5

l594550

Фиг.7

1594550

)594550 а

Р

5 г д е

Фга10 а б

3 г г и

3 г д

3 и а

) 594550

4he 15

Фиг.1б

Редактор П.Рогулич

Заказ 2831 Тираж 569 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101 а б

3 г д

Р

Составитель А. Засорин

Техред М;Дндык Корректор М.Максимишинец

Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами Устройство для сопряжения между абонентами 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к устройствам сопряжения и коммутации, и может быть использовано при проектировании многомашинных вычислительных комплексов повышенной надежности

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано для сопряжения оборудования вычислительных систем с магистралью обмена данными

Изобретение относится к вычислительной технике и может быть использовано в многомашинных и многопроцессорных вычислительных комплексах

Изобретение относится к автоматизированным системам управления технологическими процессами и может быть использовано в системах большим числом объектов контроля и управления для автоматического сбора и обработки информации

Изобретение относится к вычислительной технике и может быть использовано для обмена информацией в системах сбора и обработки данных

Изобретение относится к автоматике и вычислительной технике и может быть использовано для ввода в процессорные средства обработки многоканальной измерительной информации кадровой структуры, накопленной средствами цифровой магнитной регистрации

Изобретение относится к вычислительной технике и может быть использовано в системах обработки информации

Изобретение относится к вычислительной технике и может быть использовано в многомашинных и многопроцессорных вычислительных системах

Изобретение относится к вычислительной технике и может быть использовано для управления доступом к общему ресурсу двух активных устройств вычислительной системы

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Модем // 2109332
Изобретение относится к области вычислительной техники и касается портативного интерфейсного блока или содема, который позволяет устанавливать временную двустороннюю связь между заключенной в корпус аппаратурой управления технологическим процессом и персональным компьютером общего назначения без использования электрического соединения между ними

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами
Наверх