Устройство для сдвига операндов

 

Изобретение относится к вычислительном технике и гшлет JUT, использовано для построения vcтройств сдвига двоичных кодов в гиде больших интегральных схем. Цель изобретрцич - сокращение аппаратурных аграт. Лечь достигается благодаря то|чу, что устройство для сдвига операн.чон, содержащее блок 1 одностороннего сдвига, преобразователь 4 прямого кода в дополнительный код, (Ьориироваталь 3 кода маски, эпемснг I 2, блок 5 элементов И, имеет opi .шитащпо связей. 2 т.п. Л-лы, 5 iui .

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

ÄÄSUÄÄ 1633391

А1 (qII5 (06 F 7/38

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМ У СВИДЕТЕЛЬСТВУ

1 1

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4458143/24 (22) 11.07.88 (46) 07.03.91. Вил. Р 9 (72) А.А.Самусев (53) 681.325(088.8) (56) Авторское свидетельство СССР

Р 1298739, кл . Г Об Р 7/38, 1985.

Авторское свидетельство ГГСР

11 1568041, к?1. Г Об F 7/38, 06.01.88. (54) УСТРОЙСТВО ?1ЛЯ СДВИГА 01Ц,РА11,1»ОВ (57) Изобретение относится к вл»1ислиТЕЛ Ь»IOII Т PX ?»II K 6 I! ?1»Р(ЕТ О I.!Т? II(»! О?! Ь зовлно для построения у(p(!»icT?» (двига ?I l»î»li»?!hL(? o, !i i!» ?»».и?IP ?ici Il-.!i!»Ix тегра»»?,»»ых схем. Ц»T?, »1.»о!»роте»!»»я сокрл»»»е?»ие лп!»лрлт.рнмх .»л рлт. 1»(Ль д(>стигается б»(»годлря т(му, что уст—

РО!»СТВО Д. »Я C;I!I!»I ;! ОПVP;»?! ill (ОДЕР жащее блок 1 од!»ост ро?»него сдвиг л, TIp pобрл» она тель Ф»»ря ?Iо го кодл В дополнител? !»ь»?! ко;1, (»я р?»?»роняет("?», 3 кодл млски, зл(мент II 2, (»лок 5 элементов II, имеет»» Ву»!»p»;»?»!Iз»I»I» связе?». 2 з.п. А»»?», 5 ил .

1633391

Изобретение относится к вычислительной технике и может быть использовано для построения устростя сдвига двоичных кодов я виде больших ин5 тегральных схем (БИС).

Целью изобретения является сокращение аппаратурных затрат.

На фиг.1 представлена схема устройства для сдвига операндов; на фиг.2 — структурная схема блока одностороннего сдвига; на фиг.3 — структурная схема формирователя кода маски; на фиг.4 — функциональная схема преобразователя двоичного кода я !5 единичный код; на фиг.5 — структурная схема узла группового сдвига.

Уст р ойст an (фиг . 1 ) с од ержит блок

1 одностороннего сдвига, элемент И 2, формирователь 3 кода маски, преобразователь 4 прямого кода я дополнительный,блок 5 элементов И, знаковый вход б, информационный вход 7, вход 8 задания типа сдвига, вход 9 разряда задания арифметического сдвига входа 25

8 задания типа сдвига, вход 10 задания типа сдвига блока 1 одностороннего сдвига, вход 11 разряда задания направления сдвига входа 8 задания типа сдвига, знаковый вход 12 блока 30 одностороннего сдвига, первый и второй выходы 13 и 14 формирователя

3 кода маски, второй вход 15 блокирования блока 1 одностороннего сдвига, вход 16 задания величины сдвига, вход

17 задания величины сдвига блока 1 одностороннего сдвига, выход 18.

Блок 1 одностороннего сдвига (фиг. 2) содержит узел 19 группового сдвига, узел 20 разрядного сдвига, 40 первую группу элементов И 21, первый элемент НЕ 22, вторую группу элементов И 23, группу элементов KIH 21, элемент ИЛИ 25, второй элемент HF. 26, входы 27 и 28 задания величины сдвига 45 узлов 19 и 20 соответственно, выход

29 узла 19, выходы 30 К старших разрядов выхода 29 узла 19, выходы 31 (N-К) младших разрядов выхода 29 узла 19, выходы 32 (К-1) старших разрядов выхода 29 узла 19, выходы 33 элементов И 23 группы, выходы 34 элементов ИЛИ 24 группы, входы 35 старших разрядов первого входа блокировки блока 1 односторонних сдвигов, выход

36 элемента НЕ 22, выходы 37 элементов И 21 группы, выход 38 элемента

ИЛИ 29, вход 39 разряда задания циклического сдвига входа 10 блока 1 односторонних сдвигов, первый вход 40 блокировки узла 19, вход 41 старшего разряда входа 40 блокировки узла 19, второй вход 42 блокировки узла 19, вход 43 старшего разряда входа 42 блокир ов ки узла 19 . формирователь 3 кода маски (фиг.3) содержит преобразователь 44 двоичного кода в единичный код, коммутатор 45.

Преобразователь 44 двоичного кода в единичный код (фиг.4) содержит первый элемент ИЛИ 46, первую группу элементов H 47, вторую группу элементов

И 48, второй элемент ИЛИ 49, группу элементов ИЛИ 50, третий элемент

ИЛИ 51, первый и второй элементы И 52 и 53, выход 54 преобразователя 44 двоичного кода в сдиничный код.

Узел 19 rpynrrnanrn сдвига (Лиг .5) содержит группу модулей 55 röaèrà, первый и второй ин*ормационные входы

56 и 57 и выход 58 модуля 55 сдвига.

Цифры и буквы около жгутов управляющих и информационных входов узлов на фиг.1-5 обозначают номера разрядов.

Блок 1 сдвига предназначен для осуществления сдвига я одну сторону (вправо) кода, установленного на входе 7, соответствующего маскирования (обнуления) разрядов слева или справа и распространения кода знака, установленного на входе 12, в освобождаемых разрядах слева в соответствии с заданными управляющими кодами на входах 15, 17, 10 и выходе 13.

Узел 19 предназначен для осуществления циклического сдвига в одну сторону (вправо) кода, установленного на входе 7, на величину, раяную

М К, где M — значение кода на входе

27, маскирования соответствующего ко-, личества групп по К разрядов я группе справа или слева на выходе 29 под управлением и в соответствии с кодом маски, установленным на входе 40, и для формирования кода знака на соответствующем количестве групп слева по К разрядов в группе под управлением и в соответствии с кодом, установленным на входе 42. При этом крайняя правая группа из К разрядов выхода 29 никогда не маскируется,на ее разрядах не устанавливается код знака.

Узел 19 (фиг.5) содержит модули

55 сдвига, которые по структуре и функционированию (реализзояаны на муль5 1633391 типлексорах) аналогичны узлу односторонних сдвигов я изяестном устройстве с тем отличием, что содержат дополнительно первый и второй К-разрядные входы блокировки, соединенные соответствуюними входами мультиплексоров, т.е. первый и второй входы блокировки i-ro (при отсчете слева направо) мультиплексора в модуле 55

10 соединены с i-ми разрядами первого в

40 и второго 42 входов блокировки со- г ответственно (для приведенного примера на фиг.5 и ? i = (- — — 1) = 7) .

К 15

При установке на первом входе блоки— ровки логической единицы нл выходе мультиплексора устлнаялиялется логический нуль, если на втором входе блокировки установлен логический 20 нуль, или логическля единицл, если на втором входе блокировки установлена логическая единица. При устлнояке на втором входе блокировки логической единицы нл выходе мультиплексора устанавливается логическая единица независимо от кодов нл входах 27 и 40. При установке нл входах блокировки логического нуля нл выход мультиплексора передается код с П-rn ин- Зр формационного входа, где г! — знлчение кода на входе 27.

В узле 19 i é разряд первого и второго входа блокировки каждого модуля 55 соединяется с i-и разрядом соответственно первого и яторогo яхо— дов 40 и 42 блокировки узла 19.

Узел 19 (фиг. 5) функционирует следующим образом. При установке нл входах 42 и 40 нулевого кодл на яыхо- 40 де 29 формируется циклически сдвинуTblA вправо код относительно кода, установленного на входе 7, нл величину, равную М К, где М вЂ” знлчепие кодл,установленного на входе 27, а . = 8. 45

Если при этом я i-и разряде входа 4? установить логическую единицу, то я в i-й группе разрядов (при отсчете слева направо по К разрядов в группе) выхода 29 установится нулевой код. 5р

Если при этом в i-и разряде в да 42 установить логическую единицу, то в этой же i-й группе разрядов выхода 29 установится единичный код.

Узел 20 предназнлчен для форггирования на выходе 18 сдвинутого вправо кода относительно кодл нл первом информационном входе (выходах 31 и

37) на величину (О с m «((К-1), где

m — значение кода, установленного нл входе 28, с ядвиглнием я освобождаемые разряды соответствующей части кода, установленного нл входах 34.

Структура узла 20 аналогична структуре второго узла сдвига в известном устройстве.

Преобразователь 4 идентичен по назначению структуре и функггггонироанию преобразователю кода известноо устройства. формирователь 3 предназначен для

N фор мир ов а ния — — — р а зр яд ног о к ода

К маски нл выходе 13 и (--- — 1) -разN

К рядного кода маски на выходе 14 с учетом кода величины сдвига нл входе 16 и кодл типа сдяигл нл входе 10.

Преобразователь 44 функционирует следующим образом. При установке нл разрядах (О/2) входа 16 кодл N, нл разрядах (3/5) входя !6 нулевого кода, а на входах 39 и 11 — логической единицы на рлзрядлх (0/N-1) (0 N «й 7) выхода 54 устлнлялиялется логическая единица, л нл остальных разрядах — логический ноль. При этом если нл ра зр ядах (3/5) входа 16 будет установлен любой не нулевой код, То логическля единица установит— ся на разрядах (О/N) яьгходл 54. Если на входе 11 будет устлноялен логический ноль, то независимо оТ значения кода на разрядах (3/5,! входа 16 логическая единицл установится нл разрядах (О/N-1) яьгходл 54. Если нл входе

39 установлен логический ноль, то на всех разрядах выходя 54 установится логический ноль. Код с рлзрядоя (О/6) выхода 54 передается нл выход

14 формирователя 3. Код с выхода 54 транзитом через коммутатор 45 передается на выход 13 при установке на входе 11 логического нуля или на яыход !3 передается трлнсггонировлнный код с выхода 54 при установке на входе 11логической единггцы.Трангпонировлние заключается в данном случае я обратном расположении рлзрядоя кода относительно разрядов яиходл 13.

Устройство (фиг.1) функционирует следующим образом.

В исходном состояшп нл входе 7 устанавливается сдвига с мый двоичный код. На вьгходс 16 устлцлялиялется

c, rrr л, !1;1 R ;o," rе Я

1633391 танавливается код типа сдвига, Возможны следующие типы сдвига с установкой на входах 9, 11 и 39 разрядов соответствующих кодов: логический сдвиг вправо (ЛП) при коде 001; логический сдвиг влево (Л11) при коде

011; арифметический сдвиг вправо (АП) при коде 101; циклический сдвиг вправо (IVI) при коде 000; циклический сдвиг влево (ЦЛ) при коде 010.

На входе 6 устанавливается код э нака при арифметич еском сдвиге вправо. При этом параллельно на нулевом разряде входа 7 также устанавливается код знака н силу принятого способа кодирования ариАметических операндов в универсальных циАроньм вычислительных машинах.

На ныходе 16 Аормируется сдвинутый код в соответствии с заданной величиной и типом сдвига.

Для определенности положим N = 68, K = 8, на входе 7 устанавливается код 11110000111100001111000011110000

111100001111000011Е1000000000000, на входе 16 устанлнлинлется код 0101010, т.е. со значением, равным 26 Рассмотрим функционирование устройства при всех типах сднигл. Код знака нл входе 6 равен логической единице.

При коде 001 (ЛП) ня входе 8 нл выходе элемента И 2 устанавливается нуль, запирающий блок 5 элементов И.

В результате на входе 15 устанавливается нулевой код. Нл выходе 13 на разрядах (0/7) сАормируется код

11100000. На вход 17 транзитом лередается код 011010 с входа 16.

При этом на разряды входа 27 (фиг. 2) передается код M = 011 со значением, равным 3, а на разряды входа 28 код m = 010 со значением, равным 2.

Так как на входе 4? узла 19 установлен нулевой код, то он не влияет на формирование сдвинутого кода на выходе 29. На разрядах (О/2) выхода 13 и входа 40 сАормированы логические единицы, под действием которых в трех группах разрядов слева (т.е. в нулевой, первой и второй слева группах разрядов) ныхода 29 (при количестве разрядов в группе, равном К = 8) сформируется логический ноль, т.е. в разрядах (О/23) ньмодя 29 установится логический ноль. В остальные

I разряды будет передана оставшаяся часть циклически сдвинутого кода, установленного на входе 7, так как на

55 разрядах (3/7) входа 40 установлен логический нуль, т. е. нл выходе ?9 сформируется код 0000 0000 0000 0000

0000 0000 111! ОООО 1111 ОООО 1111

0000 1111 ОООО 1111 0000.

Нулевой код с (— — — 1) седьмого

К ра эряда выхода 13 устанавливается нл входе элемента НЕ 2?, нл выходе 36 которого устанавливается логическая единица, отпир л юрая я груп и у эл емент Он

И 21.

В результате код с вьмодл 39 устанавливается ня разрядах первого информационного входя узла 20. тлк как на входе 39 установлена логическая единица, нл выходе элемента

}IE 26 устанлвливл ется логич ес кий ноль, который с логическим нулем на другом входе элемента ИЛИ ?5 Обеспечи— вает формирование л >гического нуля на входе группы элементов И 23. В результате на выходах 33 формируется нулевой код. Так клк на входе 12 также сАОрмир Она н лОГич pcKHt! ноль То нл выходах 34 устанавливается нулевой код. В узле 20 осуцествляется сдвиг вправо на m = 2 бит (рлзрядл) со сдвиганием н освобождаемые разряды на два крайних прлвьм битл кода, установленного нл выходах 34.

В результате нл ньмоде 18 Аормируется код 00 0000 ОООО 0000 ОООО

0000 0000 1111 ОООО 1111 0000 1111

0000 1111 0000 1111 ОО, т.е. Осуг ествляется логический сдвиг вправо на величину 26 бит (рязрядов1.

При коде 011 (ЛЛ) ыл входе 8 на выходах 12 и 15 устанавливаются нулевые коды. На ниходе 13 устлнлвливается код 0000 1111 (если бы m было равно нулю, то на ньмоде 13 сАормиронался бы код 00000111) . Нл входе

17 формируется дополнительный код От кода, установленного нл входе 16, т.е. код 100110. При этом нл рлзря— дах входа 27 (Аиг. 2) устанавливается код М = 100 со значением, равным 4, а на разрядах входа 28 — код н = 110 со значением, равным 6. тлк клк нл входе 42 узла 19 сформирован нулевой код, то он не влияет на Аормирование кода на выходе 29. Тлк как нл

N (-- — — 1) седьмом разряде входя 40

К установлен логический ноль, то крайняя правая группа из К = 8 разрядов

1633391

f0

30 выхода 29 не маскируется, а четвертая, пятая и л»естая группы разрядов маскируются, так как в разрядах (4/6) выхода 13 установлены логические еди5 ницы. Логическая единица с седьмого ра з ряда выхода 13 уста на влива ется на входе элемента НЕ 22.

В результате на выходах 37 устанавливается нулевой код.

Таким образом, на выходе 29 формируется код 1111 ОООО 1111 ОООО

1111 0000 0000 0000 ОООО ОООО ОООО

0000 0000 0000 1111 ОООО, а на выходах 31 и 37 установится код 1111

0000 1111 0000 1111 ОООО ОООО 0000

0000 0000 ОООО 0000 ОООО ОООО ОООО

0000 0000.

Так как на входе !1 установлена логическая единица, то код с выходов 2О

32, равньп» 1110000, передается на выходы 34, поскольку на входе 12 установлен логический ноль.

В узле 20 осуг»ествляется сдвиг вправо на m = 6 бит (разрядов) с вдвиганием в освобощ аемь»е разряды слева соответствуюг»е»» части кода с выходов 34 .

В результате на выходе 18 формируется код 11 ОООО 1111 ОООО 1111

0000 1111 ОООО ОООО ОООО ОООО ОООО

0000 0000 ОООО ОООО ОО, т.е. осуг(ествляется логический сдвиг влево на величину 26 бит (разрядов) .

При коде 101 (АП) на входе 8 устроство функционирует так ке, как и при ЛП, с тем отличием, что на выход элемента И 2 будет передан код знака с входа 6. Если код знака является нулевым, то функционирова- 40 ние устройства ничем не отличается от функционирования при ЛП. В рассматриваемом примере код знака является единичным. В этом случае на вход 15 будет передан код с выхода 4g

14, в котором в разрядах (О/?) chopмированы логические единицы, под действием которых в трех группах разрядов (фиг.2) слева (т.е. в нулевой, первой и второй слева группах оазрядов) выхода 29 (при количестве разрядов в группе, равном К = 8> chopмируется логическая единица, т.е. в разрядах (О/23) выхода 29 установится логическая един»»ца, соответствуюная коду знака.

На выходе 29 сформир уется код

1111 1 l i i 1111 1111 1111 1111 1111

0000 1111 0000 1111 ОООО 1111 ОООО

1111 0000, который установится на первом информационном входе узла 70.

Под действием логической единицы на входе 12 на выходах 34 сформируется еди нич ный код .

В результате сдвига в узле 20 на выходе 18 сформируется код 11

11111111 11111111 11111111 11111111

11110000 11110000 11110000 11110000

1111 00, т.е. осуг»ествляется арифметический сдвиг вправо на 26 разрядов.

При коде 000 (ЦП) на входе 8 устройство функционирует так яе, как и при ЛП, с тем от»п»чие»», что на выходе

13 формируется нулевой код. В результате в узле 19 маакироваи»»я разрядов не происходит и на в»»ходе формируется код 1 111 0000 1111 ОООО ОООООООО

11110000 11110000 11110000 1111 ОООО

11110000. так как на входе 39 (фиг.2) установлен логический ноль, то на выходе 38 установится логическая единица и код lll 0000 с выходов 32 будет передан на выходы 34.

В результате сдвига и узле 70 на выходе 18 сформируется код ОО 11110000

11110000 ОООООООО 1111ОООО 11110000

11110000 11110000 1111 ОО, .е. осу»»»ествляется циклический сдвиг вправо на 26 разрядов.

При коде 010 (НП) на входе 8 устройство функционирует так see, кзк и при ЛЛ, с тем отличием, что на выходе

13 формируется нулевой код. В результате в узле 19 группы разрядов кода на выходе 29 не маскируются, а на выходе 36 устанавливается логическая единица, обеспечиваюная передачу кода с выходов 30 на выходы 37. В результате код 111!0000 1111ОООО 11110000

00000000 11110000 111!OООО11110000

11110000, сформированный на выходах

31 и 37, сдвигается в узле ?0 на несть разрядов вправо с вдвиганием в освобождаемые разряды слева соответствуюг»ей части кода 11110000. На вкходе 18 формируется код 11 ОООО 1111 ОООО

1111 0000 11110000 ОООООООО 11110000

11110000 11110000 11, т.е. осуг»ествляется циклический сдвиг влево на

26 разрядов.

Следует отметить, что эа счет реализации формирователя кода маски в виде комбинационной схемы (в отличие от ПЗУ в прототипе) улучнается технологичность устройства.

1633391

Формулаизобретения

1, Устройство для сдвига операндов, содержащее блок односторонних сдвигов, элемент И, формирователь кода маски,„преобразователь прямого кода в дополнительный код и блок элементов И, причем информационный вход устройства соединен с информационным входом блока одностороннего сдвига, выход которого соединен с выходом устройства, знаковый вход которого соединен с перным входом элемента И, второй вход которого соединен с нхо- 15 дом задания арифметического сдвига входа задания типа сдвига устройства, выход элемента И соединен со знаковы» входом блока одностороннего сдвига, первый вход блокировки которого 20 соединен с первы» нь»ходок» фор»ирователя кода маски, перньп» и второй входы разрядов управляю»»его входа которого соединены с входа»и разрядов задания направления сдвига и циклического сдвига входа задания типа сдвига устройства соответственно, нходы разрядов задания направления сдвига и циклического сдвига входа задания типа сдвига устройства соединены с со- 30 ответствующими входами разрядов входа типа сдвига блока одностороннего сдвига, вход задания величины сдвига которого соединен с ньмодом преобразователя прямого кода в дополнительный код, вход разрешения которого соединен с входом разряда задания направления сдвига входа задания типа сдвига устройства, вход задания величины сдвига которого соединен с ин- 40 формационными входами преобразователя прямого кода н дополнительный код и формирователя кода маски, выход элемента И соединен с первым входом блока элементов И, о т л и ч а и щ е — 45 е с я тем, что, с цепью сокращения аппаратурных затрат, второй выход формирователя кода маски соединен с вторым входом блока элементов И, выход которого соединен с вторым входом блокировки блока одностороннего сдвига.

2. Устройство по п,1, о т л и ч а ю щ е е с я тем, что блок одно55 стороннего сдвига содержит узел группового сдвига, узел разрядного сдвига и вторую группы элементов И, группу элементов ИЛИ, первый и второй элементы НЕ, элемент ИЛИ, приче»»»ив формационный вход блока одностороннего сдвига соединен с информационным входом узла группового сдвига, выходы (N-K) (где N = 2, IC = 2, 1 4, П i w 1) младших разрядов выхода которого соединены с входами соотнетстнующ»»х разрядон перногo инЛорма»»ионного входа узла разрядного сднига, входы К старших разрядов первого информационного входа которого соединены с выходами соответствую»»их эле»ентон И первой группы, пернь»е входы которых соединены соответственно с выходами К стар»ш»х разрядов выхода узла группового сдвига, нь»ход»» (К-1)-го старших разрядов в»хода которого соединены с первыми входа»и соотнетстнчющих элементов И второй группы, выходы которых соединены с первы»и входами соответствующих »»»еме»»то»» И!1И группы выходы которых соединены с входами соотнетствующих разрядон второго инфор»»аци1 онного входа узла разрядного сдвига, выход которого является выходом 6лока одностороннего сдвига, входь» младших и старших разрядon входа зада»»»»я величины сдвига которого сoåä»»иены соответственно с нходами разрядон задания величины сдвига узла разрядного сдвига и узла группового сдвига, входы старших разрядов перного и второго входов блокиронки которого соединены с входом логического нуля устройства, входы младг»»»х разрядон первого и второго входов блокировки узла группового сдн»»га соединены с входами соотнетстнуюг»их разрядон первого и второго нходон блокировки 6лока одностороннего сднига соответстненно, вход старшего разряда первого входа блокировки которого соединен с входом первого элемента НГ, нь»ход которого соединен с вторы»и входами элементов И первой группы, вторые входы элементов И второй группы соединены с выходом эле»ента ИН»1, первый вход которого соединен с входом разряда задания направления сдвига входа задания типа сдвига блока одностороннего сдвига, второй вход элемента ИЛИ соединен с выходом второго элемента HF., вход которого соединен с входом разряда задания»»»»кпичес кого сдвига входа задания тина сдвига блока одностороннего сдвига, знаковый вход которого соединен с вторыми входами элементов II»III групп».

1633391

3. Устройство по п.1, о т л и ч а ю щ е е с я тем, что Аормирователь кода маски содержит преобразо— ватель двоичного кода в единичный

5 код и коммутатор, причем HHAopHRI(H онный вход формирователя кода маски соединен с инАормационным входом преобразователя двоичного кода в единичный код, выходы разрядов которого соединены с входами соответствующих разрядов первого инАормационного коммутатора, выход которого является первым выходом Аормирователя кода маски, первый и второй входы разрядов управляюшего входа которого соединены соответственно с входом задания режима и входом разрешения преобразователя двоичного кода в единичный код, выходы младших разрядов которого соединены соответственно с выходами разрядов второго выхода Аормирователя кода маски, выходы разрядов преобразователя двоичного кода в единичный код соединены перекрестно с входами разрядов второго инАормационного входа коммутатора, управляющий вход которого соединен с входом задания режима преобразователя двоичного кода в единичный код.

1633391

39

1633391

7 7,7$,25 Я1,39 Ф7,Я, 7,55 БЗ б. 1Р, 22,30,3ВЯ6,5%,b2

1Ч. гг, ЗО, З8.4б„Я,Б2

5,13,21, 29, 37, Ж,5ЛБ1

5, 13 21,2937, Ч5,5Л О

13,21,29,37, Ч5,55, б1

Ч, 12, 20,28.56, О4; 5 60

Ц,I2,20,2836,4Ч52,Б

12,20,28 М, ЧЧ,5Х60

И-1 0

3,11, 19.27,Л;М.5159 р д

Я11 1У.27, Л;МЛ,И

11 19 27 Ы 43 51 5g

2,10, 18,И,ЗЧ ч2 5о58

10 18 2б, 5Ô, 4Р,50,58

1, 8, 17, 25 33 Ч1,49, 57

1.9. 17, 75.УЗ 41, 49, 57

9.Ц ZS,ÕÓ, Ч1, Ч9,57

0.8 !б, Я,Ж,Ф0,48,56

0,ю,уб,24ri J2, г 04В Б

27 Ф2

Составитель А. Клюев

Техред М.Дидык Корректор В ° Гирняк

Редактор С.Пекарь

Заказ 617 Тираж 393 Подписное

ВНИИПИ Государственного комитета по изобретениям и открьггиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

57

6, 19,22,50,38, Ф6.54 б2

7

Я

0 о

7

О 5,5

Устройство для сдвига операндов Устройство для сдвига операндов Устройство для сдвига операндов Устройство для сдвига операндов Устройство для сдвига операндов Устройство для сдвига операндов Устройство для сдвига операндов Устройство для сдвига операндов Устройство для сдвига операндов 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к цифровым параллельным сдвигателям и блокам обработки символьной информации

Изобретение относится к вычислительной технике и может быть использовано в высокопроизводительных системах обработки информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано, например, в вычислительных машинах, решающих комбинаторные задачи, в специализированных моделирующих устройствах для решения задач синтеза сетей связи, транспортных сетей, вычисления характеристик графов и др

Изобретение относится к вычислительной технике и может быть использовано в процессорах ЭВМ

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в кодирующих-декодирующих устройствах и широкополосных системах связи

Изобретение относится к вычислительной технике и предназначено для реализации узлов и устройств цифровых вычислительных машин методами интегральной технологии со средним и большим уровнями интеграции

Изобретение относится к вычислительной технике и может быть использовано в устройствах, выполняющих операции над десятичными числами

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах и системах управления, в которых применяется поразрядная передача операндов

Изобретение относится к системам связи между главной и подчиненными станциями

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных машинах

Изобретение относится к вычислительной технике и может применяться в системах управления в качестве спецвычислителя с целью принятия решений в условиях неопределенности, а также при оперативном управлении технологическими процессами по нечетким алгоритмам

Изобретение относится к вычислительной технике и может быть использовано в спецвычислителях для вычисления производных

Изобретение относится к области вычислительной техники и предназначено, в частности, для цифровой обработки массивов данных в реальном масштабе времени

Изобретение относится к электронно-вычислительной технике

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании радиоэлектронной аппаратуры, автоматизированных систем управления и средств электронной вычислительной техники

Изобретение относится к системам обработки данных, которые осуществляют арифметические операции
Наверх