Устройство для контроля дискретных объектов

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано при получении минимизированного количества контрольных точек, необходимого для определения технического состояния дискретной аппаратуры. Цель изобретения

СОЮЗ СОВЕТСНИХ

COI

РЕСПУ БЛИН (gg)g . G 06 F 11/00

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ ®=-"

Н A BTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 44256.1.0/24 (22) 09,03.88 (46) 15,04 .9 1. Бюл. 11 14 (72) Н.Н. Новиков, А.А. Павлов, Х.М.Рухая и В.Ш.Дарсалия (53) 681.3(088,8) (56) Авторское свидетельство СССР

В 402869, кл. G 06 F 11/00, 1969.

Авторское свидетельство СССР

У 830393, кл. r, 06 F 15/46, 1979.

„„Я0„„16424 О А 1

2 (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДИСКРЕТНЫХ ОБbFKTOB (57) Изобретение относится к автома- тике и вычислительной технике и может быть использовано при получении минимизированного количества контрольных точек, необходимого для определения технического состояния дискретной аппаратуры. Цель изобретения—

1642470 повышение производительности устройства. Устройство содержит блок 1 управления, накопитель 2 выходных эталонов, накопитель 3 входных эталонов, коммутатор 4, блок 5 имитации неис правностей, второй блок 6 сравнения, блоки 7 и 8 памяти, первый блок 9 сравнения, блок 10 индикации, блок 11 .коммутации. Вначале проверяется работа объекта контроля без использования блока 5 имитации неисправностей путем поочередной подачи входных воздействий с накопителя 3 на вход объекта контроля, При нормальной работе объекта контроля начинается проверка при задании первой неисправности (номер входного воздействия и номер неисправности устанавливаются соответственно первым и вторым

40

Изобретение относится g автоматике и вычислительной технике и может быть использовано при получении минимизированного количества контрольных точек, необходимого для определения технического состояния дискретной аппаратуры.

Целью изобретения является повышение производительности устройства.

На фиг. 1 приведена функциональная схема предлагаемого устройства; на .фиг, 2 — функциональная схема распределителя импульсов блока управления; на фиг, 3 - функциональная схема коммутатора; на фиг, 4— схема подключения блока имитации не исправностей к объекту контроля; на фиг. 5 — функциональная схема блока имитации неисправностей; на фиг. 6 — функциональная схема первого блока сравнения; на фиг. 7— функциональная схема первого блока памяти; на фиг. 8 — функциональная схема блока коммутации; на фиг. 9 функциональная схема второго блока сравнения; на фиг. 10 — функциональная схема блока индикации.

Устройство (фиг. 1) .содержит блок 1 управления, накопитель 2 выходных эталонов, накопитель 3 входных эталонов, коммутатор 4, блок э имитации неисправностей, второй блок 6 сравнения, первый и второй блоки 7 и 8 памяти соответственно, первый блок 9 сравнения, блок 10

50 распределителями 12 и 3 импульсов блока 1 управления) „Выходы объекта контроля, отличающиеся от эталонных при введении первой неисправности блоком. 5, запоминаются триггерами блока 7 памяти. Выходы объекта контроля, сигналы на которых отличаются от эталонных при введении блоком 5 второй неисправности, запоминаются триггерами блока 7 памяти, и т.д.

После введения всех неисправностей блоком 5 начинается минимизация числа контрольных точек, необходимых для определения неисправностей. Осуществляется это с помощью блока 11 коммутации и коммутатора 4, которые обнуляют "лишние" триггеры блока

7 памяти. 1 з.п. ф-лы, 10 ил,, 1 табл. индикации, блок 11 коммутации, распределители 12 и 13 импульсов блока

1 управления, переключатели 14 и 15 сброса и пуска соответственно блока

1 управления, группы 16-21 элементов

И блока 1 управления, элементы

НЕ 22-25 блока 1 управления, элементы 26-28 задержки блока 1 управления, элементы И 29-36 блока 1 управления, элементы ИЛИ 37-40 блока 1 управления, триггеры 4 1-45 блока 1 управления, генератор 46 тактовых импульсов блока 1 управления, объект

47 контроля (не входит в состав устройства), установочные входы 48 и 49 первого распределителя 12 им- пульсов, второй установочный вход

50, тактовый вход 51, группу 52 информационных выходов, выход 53 переполнения и первый установочный вход

54 второго распределителя 13 импульсов, тактовый вход 55, группу 56 информационных выходов и выход 57 переполнения,первого распределителя

12 импульсов, информационный выход

58 устройства для подключения к входу объекта 47 контроля, информационный вход-выход 59 устройства для подключения к входу-выходу объекта

47 контроля, адресный вход 60 блока

5 имитации неисправностей, информационные входы 61 и 62 второго блока 6 сравнения, тактовый вход 63 второго блока 6 сравне ( ния, группу 64, выходов несравнения и обобщенный выход 65 несравнения второго блока 6 сравнения, группу

66 информационных входов и адресный вход 67 первого блока 7 памяти, второй вход 68 считывания первого блока 7 памяти, первый информационный вход 69 коммутатора 4, первый вход

70 считывания первого блока 7 памяти, установочный вход 71 блока 11 коммутации, установочный вход 72 первого блока 7 памяти, второй информационный вход 73 блока 11 коммутации, информационный выход 74 блока

11 коммутации, информационный выход

75 первого блока 7 памяти, информационный выход 76 столбцов первого блока 7 памяти, информационные входы

77 и 78 первого блока 9 сравнения, тактовый вход 79 и выход 80 первого блока 9 сравнения, тактовый вход

81 блока 11 коммутации, второй и первый информационные входы 82 и 83 блок

10 индикации, входы 84 и 85 признака дефекта и конца работы блока 10 индикации соответственно, установочный вход 86 и тактовый вход 87 блока

10 индикации соответственно, адресный вход 88 блока 11 коммутации, первый информационный вход 89 и установочный вход 90 блока 11 коммутации соответственно.

Первый распределитель 12 импульсов (фиг. 2) содержит триггеры 9193 и элементы И 94-97.

Коммутатор 4 (фиг„ 3) содержит элемент 98 задержки, элементы И 99101 элементы ИЛИ 102-104 и элементы

И 105-107.

Блок 5 имитации неисправностей (фиг. 4) содержит группу узлов 108 имитации неисправностей. Объект 47 контроля содержит группу элементов

109.

Блок 5 имитации неисправностей (фиг. 5) содержит элементы И 110 и 111, элементы НЕ 112 и 113 и элемент ИЛИ 114.

Второй блок 6 сравнения (фиг. 6) содержит элемент ИЛИ 115, группу ti6 элементов И и группу 117 сумматоров по модулю два.

Первый блок 7 памяти (фиг. 7) содержит элементы ИЛИ 118-123, элементы 124-141 и триггеры 142-150.

Блок 11 коммутации (фиг.8) содержит элементы ИЛИ 151-155, элемент

НЕ 156, элемент 157 задержки, триггеры 158-162 и элементы И 163-177.! 642470 6

Первый блок 9 сравнения (фиг. 9) содержит сумматоры 178-180 по модулю два, элемент ИЛИ !81 элемент HF.

182 и элемент И,83.

Блок 10 индикации 1фиг. 10) со держит элементы И 184-187, элементы

ИЛИ 188-191, триггеры 192-197 и элементы 198-203 индикации„

Получение минимизированного количества контрольных точек происходит следующим образом.

Пусть в контролируемом объекте имеется одиннадцать контрольных точек, с которых может сниматься контролируемая информация.

В контролируемом объекте возможны неисправности N1 — N . В результате подачи на контролируемый объект

20 совокупности допустимых входных воздействий первая неисправность N будет фиксироваться, т,е. выходйая функция будет отличаться от эталонного значения на 2, 3, 8, 10 контроль25 ных точках, Неисправность будет фиксироваться на 1, 4, 6, 8, 10 контро льных точках, Il0 полученным результатам построим матрицу неисправностей (см. таблицу), столбцы которой

3р соответствуют номерам неисправностей, а строки — номерам контрольных точек. Если и-я неисправность фиксируется в i-й контрольной точке, то на пересечении и — го столбца и i-й строки ставится единица, в против35 ном случае — нуль.

Проведя суммирование единиц в каждой строке, определим, какое количество неисправностей фиксирует

40 каждая контрольная

Для контролируемого объекта, в котором возможно возникновение такой неисправности N которая фик.сируется только одной контрольной

45 точкой, последняя всегда входит в минимизированное количество контрольных точек Для данного примера вторая контрольная точка фиксирует неисправность N которая не выяв5 э

50 ляется ни одной другой контрольной точкой. Номер этой контрольной точки запоминается, а столбцы матрицы ,неисправностей, соответствующие номерам неисправностей, фиксируемых ю на данной контрольной точке, обну55, ляются, т. е. обнуляются столбцы

4 5> 7

После этого происходит второе суммирование единиц в каждой строке

1642470 и определяется контрольная точка, на которой фиксируется максимальное количество неисправностей, в данном случае выбираем перную контрольную

5 точку, и вновь проводится обнуление столбцов таблицы в соответствии с информацией„ принадлежащей контрольной точке, т,е„ обнуляютс.я столбцы N2, N, N6 И8 На этом пРоцесс обнуления матрицы неисправностей за канчиваетоя. В результате получается минимизировянное количество контрольных точек, включающее 1 и 2 контроль ные точки. Анализируя выходные эначе- 15 ния сигналов на полученных контрольных точках, можно определить техническое состояния контролируемого объекта, Если процесс обнуления матрицы неисправностей начинать с номера контрольной точки, фиксирую»цей максимальное количество неисправностей» (для данного примера 6-я контрольная точка), то получим минимизированную совокупность контрольных точек, нклю- 25 чающую 6, 2, 1 контрольные точки.

Поэтому получение минимизированной совокупности контрольных точек является более эффективным, если обнуление матрицы неисправностей начинать с контрольной точки, фиксирующей такую М неисправность, которая проявляется только на данной контрольной точке.

Устройство работает следу»ащим образом.

Перед началом работы нажатием переключателя 14 сброса выдается сигнал, устанавливающий в нулевое состояние все триггеры устройстна, при этом 40 этот сигнал через элементы ИЛИ 38 и 39 поступает на входы 48 и 49 первого распределителя 12 импульсов, на входы 50 и 54 второго распределителя

13 импульсов и переводит его триггерь! 45 н нулевое состояние. Одновременно этот сигнал устанавливает элементы блока 7 памяти и блока 10 индикации в нулевое состояние.

При переводе пеРеключателя 15 пус 50 ка в положение "Включено" открывается элемент И 29 и с его выхода снимается сигнал, подготавливающий элемент

И 31 к открытию, С приходом импульса от генератора 46 импульсов на выходе

55 элемента И 31 появится сигнал, который поступает на вход 55 первого распределителя 12 (фиг. 2). Этот сигнал переводит триггер 91 в единичное состояние„С выхода 56 распределителя 12 сигнал поступает на группу t9 элементов И, на второй вход которой подается единичный сигнал с выхода элемента НЕ 22. Выходные сигналы с выходов группы 19 элементов И обеспечивают одновременное считывание информации, соответствуют»ей первому входному воздействию, с накопителя

3 входных эталонов и с накопителя 2 выходных эталонов.

При этом блоком 6 сравнения производится сравнение выходных воздействий, поступающих от контролируемого объекта 47 с эталонными выходными воздействиями, поступающими от блока

2.

Аналогичным образом устройство работает при поступлении на вход первого распределителя 12 импульсов очередного импульса от генератора 46.

В этот период работы устройства проверяется исправность контролируемого объекта 47, поэтому задание не.исправности контролируемому объекту

47 блоком 5 имитации неисправностей не проводится.

В случае несовпадения сравниваемой информации на выходе 65 блока 6 сравнения появляется сигнал, KOTopbBI открывает элемент И 35 и тем самым переводит триггер 45 в единичное состояние. Выходной сигнал триггера 45 поступает на вход 84 блока 10 индикации, В блоке 10 загорается транспарант, сигнализирующий о наличии дефекта в объекте 47, Одновременно этот сигнал проходя через элемент

ИЛИ 36 и элемент HE 23, закрывает элементы И 29 и 31,запрещая прохождение импульсов с генератора 46 на распределитель 12 импульсов, Если контролируемь»й объект 47 исправен, то при поступлении и-ro импульса переводится в единичное состояние п-й триггер распределителя 12 импульсов, обеспечивающий задание контролируемому объекту 47 последнегоп-ro входного воздействия с блока

3 и соответствующего выходного сиг.— нала с блока 2.

Через время задержки б, определ ляемое элементом 26, сигнал снимаемый с выхода 57 распределителя 12 импульсов, переводит триггер 44 н единичное состояние, что приводит к закрытию элемента И 36. Одновременно этот сигнал через элемент ИЛИ 39 устанав1642470

20 ливает распределитель 12 импульсов в нулевое состояние. Одновременно он поступает на вход 51 распределителя

13 импульсов и переводит первый триггер в единичное состояние„ В этом случае сигнал, снимаемый с выхода 52 распределителя импульсов через группу 16 элементов И поступает на блок

5 имитации неисправностей. Этот блок по этой команде обеспечивает ввод первой неисправности в контролируемый объект 47. Этот же сигнал, поступая на адресный вход 67 (фиг. 7) блока 7 памяти, подготавливает к открытию элементы 129, 130 и 131.,Тем самым создаются условия для перевода в единичное состояние группы триггеров 142, 143 и 144>номера которых соответствуют номерам контрольных точек контролируемого объекта 47, ) на которых будет фиксироваться первая неисправность.

При поступлении импульса на вход распределителя l2 импульсов от гене- 25 ратора 46 последний обеспечивает считывание входных и выходных воздействий с блоков 2 и 3. Блоком 6 сравнения производится сравнение информации, снимаемой с контрольных точек контролируемого объекта 47 с информацией, снимаемой с блока 2. При этом в случае несовпадения значения, снимаемого с i-й контрольной точки со значением, поступающим с блока 2, появляется единичный сигнал на соответствующем разряде выхода 64 (фиг. 6). Этот сигнал поступает на вход 66 первого блока 7 памяти и переводит в единичное состояние те триггеры (из группы 40 триггеров 142-144), номера которых соответствуют номерам контрольных точек, на которых появляется введенная неисправность. После подачи вс х входных воздействий при введенной 45 первой неисправности сигнал, снимаемый с выхода элемента 26 задержки, поступает на распределитель 13 импульсов, который обеспечивает задание контролируемому объекту 47 второй неисправности. Этот же сигнал, поступая на вход 67 блока 7 памяти, подготавливает к открытию элементы

И 135, 136 и 137. Далее устройство работает аналогичным образом. 55

Таким образом, в первом блоке 7 памяти будет записана матрица неисправностей контролируемого объекта

47, в котором номера триггеров 142144 соответствуют номерам контрольных точек.

При задании К-ой неисправности переводится в единичное состояние

К-й триггер распределителя 13 импульсов„

При этом в единичном состоянии будут находиться те триггеры, номера которых соответствуют номерам контрольных точек, на которых фиксируется первая неисправность, т.е. состояния рассматриваемых триггеров обеспечивают реализацию первого столбца.матрицы неисправностей.

Аналогичным образом состояния триггеров 145 †1 определяют второй столбец матрицы неисправностей и т,д.

Если i-я неисправность фиксируется одной контрольной точкой, то эта контрольная точка всегда входит в минимизированную совокупность контрольных точек.

Определение таких контрольных точек в устройстве осуществляется следующим образом.

После того как распределитель 12 импульсов обеспечит задание всех входных и выходных воздействий при введении К-ой неисправности, сигнал, снимаемый с распределителя 12 имттульсов, через элемент 26 задержки поступает .на первый вход элемента И 32, íà его второй вход поступает сигнал с выхода

53 распределителя 13 импульсов (с выхода К-ro триггера)„ Сигнал, снимаемый с выхода элемента И 32, переводит триггер 4 1 в единичное состояние. Его выходной сигнал через открытый элемент И 34 подготавливает к открытию шестую группу 21 и вторую группу 17 элементов И к открытию..

Этот же сигнал через элемент ИЛИ 40 и элемент НЕ 22 закрывает первую группу 16 и четвертую группу 19 элементов

И. Этим же сигналом, поступающим на вход 81 блока 11 коммутации, подготавливается к открытию элемент

И 175 (фиг. 8) . Одновременно сигнал с выхода элемента И 3? через элемент

ИЛИ 38 поступает на вход 50 распределителя 13 импульсов и устанавливает его триггеры в нулевое состояние.

Первый триггер 91 остался в единичном состоянии, при этом его сигнал поступает на вход группы 17 элементов И. Ее выходные сигналы посту1642470

35 лают на вход 88 блока 11 коммутации, подготавливая элементы И 163, 164, 165 к открытию. Как только от генератора 46 поступит импульс на вход распределителя 1? импульсов, то пере5 водится в единичное состояние триггер 91. Его выходной сигнал через шестую группу 21 элементов И поступает на вход 89 блока 11 коммутации, подготавливая его элементы к открытию (фиг. 8) или открывает их. Если на второй вход с входа 89 элемента

И 163 поступает единичный сигнал (триггер 142 находится в единичном состоянии, причем его номер соответствует номеру первой контрольной точки, которая в данном случае фиксирует первую неисправность, то он через элемент ИЛИ 151 переводит триггер 158 в единичное состояние.

Этот же сигнал через элемент ИЛИ 155 переводит триггер 162 в единичное состояние.

С приходом очередного импульса 25 на вход первого распределителя 12 импульсов, подготавливается к открытию элемент И 164, к второму входу которого подключен выход триггера 143 (соответствующему номеру второй контрольной точки) и т.д.

Если окажется„ что первая неисправность фиксируется только на одной контрольной точке, например на

1-й, то в блоке 11 коммутации окажется в единичном состоянии только триггер 158, При этом с переводом триггера 93 (фиг. 2) в единичное состояние на входе 90 блока 11

40 нал. Элемент И 175 открывается и его выходной сигнал через открытый элемент И 176 подготавливает к открытию элементы И 172, 173, 174.

Однако в данном случае откроется то- 45 лько элемент И 172, номер которого соответствует номеру первой контрольной точки. Сигнал с выхода элемента

И 172 поступает на блок .10, где фиксируется первая контрольная точка, и на вход 70 первого блока .7 памяти (на вход элемента ИЛИ 120). Это обеспечивает считывание информации с триггеров 142, 145, 148, характеризующей первую контрольную точку.

Единичные сигналы с выходов триггеров 142, 145, 148 через соответствующие элементы ИЛИ 123, 124, 125 поступают на вход 69 коммутатора 4 и открывают соответствующие элементы

И 99, 100, 101, Их выходные сигналы поступают на входы элементов ИЛИ

102-.104, выходы которых устанавливают соответствующие триггеры блока 7 памяти в нулевое состояние, т.е. происходит обнуление информации в соответствии с информацией, соответствующей первой контрольной точке, Если окажется, что первая неисправность фиксируется более, чем на одной контрольной точке, то в этом случае переводится в единичное состояние. триггер 161 блока 11 коммутации. Его выходной сигнал закрывает элемент И 176, что обеспечивает запрещение считывания информации с блока 11 коммутации. В этом случае, с приходом сигнала на вход 90 через время задержки ь, определяемое элементом задержки 157, триггеры блока 11 коммутации устанавливаются в нулевое состояние. После проведения анализа состояний контрольных точек при введенной первой неисправности переводится в единичное состояние триггер 92 распределителя 13 импульсов. Fro выходной сигнал через вторую группу 17 элементов И подготавливает к открытию элементы

И 166, 167, 168 блока 11 коммутации (фиг, 8). Далее устройство работает аналогичным образом. После того, как будет закончено определение контрольных точек, обязательно входящих в минимизированную совокупность контрольных точек, начинается работа устройства по определению контрольных точек, несущих максимальиое количество информации.

В этом случае с переводом триггеров 93 распределителей 12 и 13 в единичное состояние открывается элемент И 32 и его выходной сигнал переводит в единичное состояние триггер 42. его выходной сигнал открывает элемент И 37 (элемент И 34 закрыт). Выходной, сигнал элемента И 37 подготавливает к открытию третью группу 18 и пятую группу 20 элементов И.

Элемент И 30 остается в закрытом состоянии, так как сигнал, поступающий с выхода элемента И 32 íà его первый вход, не совпадает по времени с сигналом, снимаемым с выхода триггера 42 (к моменту его поступления закрывается элемент И 32).!

3 !

16424 70

В этот период работы сигнал, снимаемый с выхода триггера 91 распределителя 13 импульсов, через третью группу 18 элементов И обеспечивает

5 считывание информации с второго блока 8 памяти. Эта информация соответствует первому и-разрядному числу, содержащему максимальное количество единиц. !О

При поступлении импульсов на вход распределителя 12 импульсов на его выходе начинают формироваться импульсы, которые поступают на вход группы 20 элементов И, На их выходах появляются сигналы, которые поступают на вход 68 первого блока 7 памяти и обеспечивают поочередное считывание информации, характеризующей каждую контрольную точку (триггеры 142, 145, 148 — первую триггеры

143, 146, 149 — вторую и т.д.). Информация, считываемая с первого 7 и второго 8 блоков памяти, сравнивается в блоке 9 сравнения. 25

Если информация, считываемая с первого блока 7 памяти совпадает с информацией, считываемой с второго блока 8 памяти, то сигнал, снимаемый с выхода 80, поступает на вход коммутатора 4 и через время О, определяемое элементом 98 задержки, подготавливает к открытию элементы

И 99-101. При этом информация с блока 8 памяти поступает на вход 69

35 коммутатора 4. Сигналы, соответствующие логическим единицам, открывают элементы И 99-101 и через элементы

ИЛИ 102-104 устанавливают в нулевое состояние те триггеры первого блока

7 памяти, номера которых соответствуют единичным разрядам информации, поступающей от блока 8 памяти.

Одновременно сигнал, снимае N с выхода блока 9 сравнения, поступа- 45

I ет на блок 10 индикации и подготавливает к открытию элементы И 184187, При этом открывается лишь тот элемент И, номер которого соответствует номеру анализируемой контрольной точки.

После того, как будет считана вся информация с первого блока 7 памяти, распределитель 13 импульсов обеспечивает считывание с второго блока 8 памяти п-разрядного числа, содержащего на единицу меньше. Далее устройство работает аналогичным образом.

После того, как с второго блока 8 памяти будет считано последнее иразрядное число, содержащее одну единицу, и проведено сравнение с информацией, поступающей с первого блока 7 памяти, на выходе элемента И 30 появляется сигнал, который переводит триггер 43 в единичное состояние. Fro сигнал, через элемент И 35 и элемент

НЕ 23 закрывает элемент И 29, тем самым прекращается подача импульсов от генератора 46 на распределитель 12 импульсов. Одновременно этот сигнал поступает на блок 10 индикации и обеспечивает высвечивание транспаранта

"Конец работы".

Получение минимизированной совокупности контрольных точек позволяет повысить надежность проектируемой системы, так как в этом случае сокращается количество элементов аппаратуры контроля, подключаемых к контрольным точкам объекта диагностирования для проверки значений выходных сигналов его блоков.

Формула изобретения

1. Устройство для контроля дискретных объектов, содержащее блок управления, первьпй блок памяти, первый блок сравнения и блок индикации,,причем выход несравнения первого ,блока сравнения соединен с тактовым входом блока индикации. о т л и ч а ю щ е е с я тем, что, с целью повышения производительности устрой.ства, в него введены второй блок памяти, второй блок сравнения, блок коммутациц, блок имитации неисправностей, накопитель входных эталонов, накопитель выходных эталонов, коммутатор, причем первый выход блока управления соединен с установочным входом блока индикациии, второй и третий выходы блока управления соединены с входами признаков дефекта и конца работы блока индикации соответственно, четвертью выход блока управления соединен с адресными вхо1 дами накопителей входных и выходных эталонов, информационный выход накопителя входных эталонов является. информационным выходом устройства для подключения к входам объекта контроля, вхоц — выход блока имитации неисправностей является информацион.ным входом-выходом устройства для

16

1643470 подключения к входу-выходу объекта контроля, пятый выход блока управления соединен с адресными входами первого блока памяти и блока имитации неисправностей, информационные выходы блока имитации неисправностей и накопителя выходных эталонов соединены соответственно с первым и вторым информационными входами второго блока сравнения, выход несравнения которого соединен с входом логического условия блока управления, группа выходов несравнения второго блока сравнения соединена с группой информационных входов первого блока памяти, установочный вход которого соединен с выходом коммутатора, шестой и седьмой выходы блока управления и информационный выход первого блока памяти соединены соответственно с адресным и первым и вторым информационными входами блока коммутации, информационный выход которого соединен с первым информационным входом блока 25 индикации и первым входом считывания первого блока памяти, восьмой выход блока управления соединен с адресным входом второго блока памяти, информационный выход которого соеди- 3О нен с вторым входом считывания первого блока памяти и первым информационным входом первого блока сравнения, девятый выход блока управления соединен с вторым информационным входом первого блока сравнения и первым информационным входом коммутатора, информационный выход столбцов первого блока памяти соединен с вторыми информационными входами пер- 4р вого блока сравнения и коммутатора, десятый и одиннадцатый выходы блока управления соединены с установочным входом блока коммутации и тактовыми входами блоков сравнения соответственно, первый выход блока управления и выход несравнения первого блока сравнения соединены с первым и вторым управляюшими входами коммутатора соответственно, информационный выход блока коммутации соединен с третьим информационным входом коммутатора, 2. Устройство по п, 1, о т л и ч а ю щ е е с я тем, что блок уп55 равления содержит генератор тактовых импульсов, переключатели сброса и пуска, пять триггеров, три элемента задержки, четыре элемента НГ, восемь элементов И, четыре элемента ИЛИ, два распределителя импульсов и шесть групп элементов И, причем установочные входы всех триггеров блока и первый выход блока через переключатель сброса. подключены к шине единичного потенциала устройства, выход генератора тактовых импульсов соединен с входом первого элемента задержки и первым входом первого элемента И, выход которого соединен с тактовым входом первого распределителя импульсов, выход переполнения которого через второй элемент задержки соединен с тактовым входом второго распределителя импульсов, единичным выходом первого триггера и первым входом второго элемента И, прямой выход первого триггера через первый элемент

HF. соединен с первым входом третьего элемента И, выход которого соединен с единичным входом второго триггера, прямой выход которого соединен с первым входом первого элемента ИЛИ и подключен к второму выходу блока, выход первого элемента ИЛИ через второй элемент HF. соединен с первым входом четвертого элемента И, выход которого соединен с вторым входом первого элемента И, второй вход четвертого элемента И через переключатель пуска соединен с шиной единичного потенциала устройства, выход второго элемента И соединен с единичным входом третьего триггера, первым входом второго элемента ИЛИ и первыми входами пятого и шестого элементов И, выходы которых соединены с единичными входами четвертого и пятого триггеров соответственно, прямой выход третьего триггера соединен с вторым входом пятого элемента И и первыми входами седьмого и восьмого элементов И, прямой выход четвертого триггера соединен с входом третьего элемента задержки, вторым входом восьмого элемента И и входом третьего элемента НЕ, выход которого соединен с вторым входом седьмого элемента И, выход третьего элемента задержки соединен с вторым входом шестого элемента И, прямой выход пятого триггера соединен с вторым входом первого элемента ИЛИ, выход седьмого элемента И соединен с первыми входами элементов И первой и второй групп и первым входом третьего элемента

ИЛИ, выход восьмого элемента И сое17

164 24

Неисправность контрольных точек

Контроль ная точка

2 3

1 2 3 4 5 6 7 8 1

1 1 0

1 1

1 1

1 1

4 0

0 0

1 0

3 0

2 0

3 0

1 0

2 0

2 0

1 0

2 0

1 1 4

1 4

1 3

1 1 4

1 1 4

1 1 1 5

1 2

1 3

1 3

1 3

1 2

2

4

6

8

1

0 1

1 1

П р и м е ч а н и е. Контрольные точки 1 и 2 необходимы для контроля технического состояния объекта контроля.

Фи2 2 динен с первыми входами элементов

И третьей и четвертой групп и вторым входом третьего элемента ИЛИ, выход которого через четвертый элемент HF. соединен с первы ж входами элементов

И пятой и шестой групп, группа информационных выходов первого распределителя импульсов соединена с вторыми входами соответствующих элементов И 10 первой, третьей и пятой групп, группа информационных выходов второго распределителя импульсов соединена с вторыми входами соответствующих элементов И второй, четвертой и шестой групп, выход первого элемента задержки соединен с первым входом четвертого элемента ИЛИ, выход кото.рого соединен с первым и вторым установочными входами первого распределителя импульсов, второй вход второго и четвертого элементов ИЛИ и пер70 1S вый установочный вход второго распределителя импульсов соединены через переключатель сброса с шиной единичного потенциала устройства, выход переполнения второго распределителя импульсов соединен с вторым входом второго элемента И, выход второго элемента ИЛИ соединен с вторым установочным входом второго распределителя импульсов, выход пятого триггера является третьим выходом блока, выходы элементов И пятой, шестой, второй, первой, четвертой и третьей групп образуют четвертый, пятый, шестой, седьмой, восьмой и девятый выходы блока соответственно, выходы второго и первого элементов задержки образуют соответственно десятый и одиннадцатый выходы блока, второй вход третьего элемента И является входом логического условия блока.

1642470

7f

164 24 70

<6 70 68

16424 70

Составитель В. Гречнев

Техред С.Мигунова Корректор М.Демчик

Редактор А. Лежнина

Наказ 1148 Тираж 419 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов Устройство для контроля дискретных объектов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при построении систем автоматического контроля и диагностики„ Цель изобретения - расширение области применения

Изобретение относится к вычислительной технике и может быть использовано для выработки перестраиваемых , тестовых псевдослучайных двоичных последовательностей для контроля и диагностики

Изобретение относится к вычислительной технике и может быть использовано в устройствах отладки программ и устройствах контроля правильности выполнения программ ЦВМ„ Целью изобретения является расширение функциональных возможностей устройства

Изобретение относится к вычислительной технике и может найти применение в цифровых вычислительных и управляющих системах для повышения надежности функционирования Целью изобретения является расширение функциональных возможностей устройства,

Изобретение относится к вычислительной технике и может использоваться в системах технического диагностирования цифровых объектов

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля радиоэлектронных логических блоков о Целью изобретения является повышение достоверности контроля0 Кроме того, может быть обеспечено уменьшение аппаратурных затрат

Изобретение относится к вычислительной технике и может быть использовано при построении надежных микропроцессорных систем

Изобретение относится к вычпслительной технике и может быть использовано для контроля устройств цифровой техники, Цель изобретения - повышение быстродействия устройства

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к цифровой вычислительной технике и предназначено для использования в транспьютерных системах

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д

Изобретение относится к автоматике и вычислительной технике, и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки число-импульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д
Наверх