Устройство для поиска и редактирования информации

 

Изобретение относится к автоматике и вычислительной технике. Целью изобрете fc 7 ч- -4 ния является повышение быстродействия устройства за счет аппаратной поддержки операций манипулирования информацией. Для этого устройство содержит блок 1, блок 2 первичной обработки модели документа, блоки 3, 4 памяти, блок 5 строки, блок 6 кадра, мультиплексор 7, цифровой компаратор 8, регистр 9. элементы И 10,11, элементы ИЛИ 12, 13, 14, элементы задержки. Устройство имеет информационный выход 20 и синхронизирующий выход 21, вход 22 символа шаблона и второй синхронизирующий вход 23 устройства. 7 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (!9) ())) (si)s G 06 F 15/40

ГОСУДАРСТВЕННЫИ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 1474680 (21) 4497579/24 (22) 24.10.88 (46) 23.04.91. Бюл. М 15 (72) О.А.Славин (53) 681.3.017 {088.8) (56) Авторское свидетельство СССР

М 1474680, кл. G 06 F 15/40, 1989, (54) УСТРОЙСТВО ДЛЯ ПОИСКА И РЕДАКТИРОВАНИЯ ИНФОРМАЦИИ (57) Изобретение относится к автоматике и вычислительной технике, Целью изобретения является повышение быстродействия устройства за счет аппаратной поддержки операций манипулирования информацией.

Для этого устройство содержит блок 1, блок

2 первичной обработки модели документа, блоки 3, 4 памяти, блок 5 строки, блок 6 кадра, мультиплексор 7, цифровой компаратор 8, регистр 9, элементы И 10, 11, элементы ИЛИ 12, 13, 14, элементы задержки.

Устройство имеет информационный выход

20 и синхронизирующий выход 21, вход 22 символа шаблона и второй синхрониэирующий вход 23 устройства. 7 ил.

1644165

Изобретение относится к автоматике и вычислительной технике и является усовершенствованием устройства Ilo основному авт.св. N 1474680, Цель изобретения — повышения быстродействия устройства за счет аппаратной поддержки операций манипулирования информацией;

На фиг.1 представлена функциональная схема устройства; на фиг.2 — функциональная схема блока известного устройства; на фиг.3 — функциональная схема блока первичной обработки модели документа, на фиг.4 — функциональная схема третьего блока памяти; на фиг.5 — функциональная схема четвертого блока памяти; на фиг.6 — функциональная схема блока строки; на фиг.7— функциональная схема блока кадра.

Устройство (фиг.1) содержит блок 1 известного устройства (в целях удобочитаемости фиг.1 в блок 1 вынесены все блоки и внутренние связи известного устройства, остальные блоки и связи, приведенные на фиг.1, принадлежат отличительной части устройства), блок 2 первичной обработки модели документа, третий и четвертый блоки 3 и 4 памяти, блок 5 строки, блок 6 кадра, мультиплексор 7, цифррвой комларатор 8, пятый регистр 9, третий и четвертый элементы И 10 и 11, третий 12, четвертый 13 и пятый 14 элементы ИЛИ, восьмой 15, девятый 16, десятый 17, одиннадцатый 18, двенадцатый 19 элементы задержки. На фиг.1 показаны информационный выход 20 и синхронизирующий выход 21 устройства, вход

22 символа шаблона устройства и второй синхронизирующий вход 23 устройства.

Блок 1 (фиг.2) содержит блоки 24 и 25 памяти, первую группу регистров 26 и 27, вторую группу регистров 28 и 29, регистры

30-33, группу триггеров 34 и 35. триггеры 36 и 37, одновибратор 28, первую группу элементов И 39 и 40, вторую группу элементов И 41 и 42, группу элементов ИЛИ 43 и 44, первую группу элементов И 45 и 46, вторую группу элементов И 47 и 48, третью и четвертую группы элементов И 49 и 50, первую группу элементов ИЛИ 51, вторую группу элементов ИЛИ 52 и 53, третью группу элементов ИЛИ 54 и 55, четвертую группу элементов ИЛИ 56, элементы И 57 и 58, элементы ИЛИ 59 и 60, группу элементов 61 и 62 задержки, семь элементов 63-69 задержки.

На фиг.2 также показаны выходы 70 и 71 клавишных формирователей одиночных импульсов вызова моделей- представителей различных предметных областей, первый

72, второй 73, третий 74 и четвертый 75 выходы клавишных формирователей оди10 зирующий выход С блока 1

25 синхронизирующий вход С, первый l<,вто40

55 и второй элементы И 137 и 138, первый и . второй элементы 139 и 140 задержки. На

35 ночных импульсов начала работы, конца работы, вызова следующего документа и вызова предыдущего документа соответственно.

Кроме этого. имеются группа информационных входов 76 и 77 и синхронизирующий вход 78 устройства . являющиеся входами записи начальной информации в первую группу регистров, а также первый и второй информационные выходы 1 и 12 и синхрониБлок 2 первичной обработки модели документа (фиг.3) содержит блок 79 памяти, мультиплексор 80, цифровой компаратор

81, первый 82, второй 83, третий 84 и четвертый 85 суммирующие счетчики, регистр 86, триггер 87, первый 88, второй 89, третий 90, четвертый 91, пятый 92, шестой 93, седьмой

94, восьмой 95, девятый 96, десятый 97, одиннадцатый 98 и двенадцатый 99 элементы И, элемент ИЛИ 100, первый 101, второй

102. третий 103, четвертый 104, пятый 105, шестой 106 и седьмой 107 элементы задержки. На фиг.3 также показаны первый и второй адресные входы Al и А2, рой 12 и третий lз информационные выходы. первый 11,второй t2, третий t3 и четвертый t4 синхрониз14рующие выходы блока 2 памяти.

Имеются также входы W1, W2 начальной записи в регистр 86.

Блок 3 памяти (фиг.4) содержит группу регистров 108 и 109, суммирующий счетчик

110, первый и второй дешифраторы 111 и

112, группу элементов И 113 и 114, группу элементов ИЛИ 115, группу элементов И 116 и 117, элемент 118 задержки. На фиг.4 также показаны информационные и адресный входы, первый 61, второй 62, третий 63 и четвертый 64 синхронизирующие входы и информационный выход 1 блока 3 памяти.

Блок 4 памяти (фиг.5) содержит группу регистров 119 и 120, суммирующий счетчик

121, первый и второй дешифраторы 122 и

123. группу элементов И 124 и 125, группу элементов ИЛИ 126, группу элементов И 127 и 128„элемент 129 задержки. На фиг.5 также показаны информационный и адресный входы С>, второй С2, третий Сз и четвертый

С4 синхронизирующие входы и информационный выход 1 блока 4 памяти.

Блок 5 строки (фиг.6) содержит группу регистров 130 и 131, кольцевой суммирующий счетчик 132, дешифратор 133, триггер

134, группу элементов И 135 и 136, первый фиг. 6 также показаны информационный вход А, вход P номера текущей строки, первый и второй синхронизирующие входы С, и С2, информационный выход 1, первый и

1644165 второй синхронизирующие выходы t> и t2 блока 5.строки.

Блок 6 кадра (фиг.7) содержит группу регистров 141 и 142, суммирующий счетчик

143, дешифратор 144, триггер 145, группу элементов И 146 и 147, первый и второй элементы И 148 и 149, первый и второй элементы 150 и 151 задержки. На фиг.7 также показаны информационный вход А, первый и второй синхронизирующие входы С1 и Сг, информационный выход 1, первый и второй синхронизирующие выходы t> и t2 блока б кадра.

Пользователь информационно-справочной системы вызывает на экран дисплея рабочего места документы из картотеки, пользуясь функциональными клавишами (КФ) системы, состоящими из КФ начала работы, группы КФ выбора предметных областей, КФ вызова следующего и предыдущего документа предметной области.

Работа с документами разрешается пользователям, предъявившим достаточные полномочия при входе в систему с помощью стандартной клавиатуры.

Для большинства информационносправочных систем количество хранящихся в них документов намного больше числа их форм. Поэтому хранение документов осуществляется с использованием разбиения документа на составные части: шаблон (постоянная информация, присутствующая во всех доку ментах одного типа) и содержимое (переменная информация), В целях повышения быстродействия управления вызовом документа предлагаемое устройство манипулирует с моделями документов — блоками информации, содержащими адрес содержимого, хранящегося с блоке памяти большого объема. тип шаблона и адреса соседей по кольцевому списку, представляющему собой совокупность моделей документов одной предметной области. При этом все модели хранятся в одном блоке памяти, а шаблоны и содержимое документов в другом.

Ниже описывается работа отличитель.ной части устройства, инициируемая импульсом 18.

Импульс I f3 поступает на синхронизирующий вход Ci блока 3 памяти, (фиг.4) на входы установки в ноль регистров 108 и 109, В результате содержимое регистров 108 и

109 обнуляется. Аналогичным образом обнуляется содержимое регистров 119 и 120 в блоке 4 памяти (фиг.5), регистров 139 и 131 в блоке строки (фиг,б). регистров 141 и 142 (фиг.7) и счетчиков 132 и 143. Кроме того, триггеры 134 и 145 устанавливаются в единицу.

Одновременно импульс 1а проходит через синхронизирующий вход С блока 2 памяти (фиг,З) на входы установки в нуль счетчиков 84 и 85, на синхронизирующие входы счетчиков 82 и 83 и на вход установки в единицу триггера 87, что приводит к обнулению содержимого счетчиков 84 и 85, которые обозначены через йс и Йш, записи адресов Ас и Аш содержимого и шаблона в счетчики 82 и 83, содержимое которых обозначены через Кс и Кш и установке триггера

87 в единичное состояние, Если триггер 87 находится в единичном состоянии, то высокий потенциал с прямого выхода триггера 87 разрешает прохождение импульсов через элементы И 88, 90, 94, 96 и

98, т.е, возможна активизация процессов в счетчиках 82 и 84 и формирование импульсов и кодов на выходах t2, tl и t2 блока 2.

Если же триггер 87 обнулен, то возможна работа со счетчиками 83 и 85 и формирование импульсов и кодов на выходах 1з, тз и t4 блока памяти.

На первом этапе работы блока 2 памяти происходит считывание символов содержимого, а именно: импульс lB, задержанный на элементе 101 задержки на время срабатывания счетчиков 82 — 85 и триггера 87, проходит через элемент ИЛИ 100, порождая на его выходе импульс Иц. Импульс Иц нроходит через элемент И 94 на первый синхронизирующий вход мультиплексора 80, что влечет за собой прохождение через мультиплексор значения Кс, поступающего на адресный вход блока 79 памяти. В соответствии с логикой работы блока 79 импульс Иц, задержанный на элементе 109 на время мультиплексирования и поступивший на синхронизирующий вход считывания блока 79 памяти, вызывает появление на выходе блока 79 памяти кода С символа содержимого. хранящегося по адресу Кс.

Код С сравнивается с кодом признака конца содержимого или шаблона в цифровом компараторе 81 благодаря приходу импульса

Иц. задержанного на элементе 105 на время срабатывания блока 79 памяти, на синхронизирующий вход цифрового компаратора

81 и попаданию того же импульса Иц, задержанного на элементе 106 на время сравнения А и С, на входы элементов И 92 и 93.

Если С А (считанный символ не является последним), то на выходе элемента 93 и образуется импульс Инс, который, будучи задержанным на элементе 107 на время тз, проходит через элементы И 88 и 96 на суммирующие входы счетчиков 82 и 84, в результате чего увеличивается их содержимое

Кс и Ис соответственно. Ипульс Инс также

1644165

10 де импульс Ит

55 проходит через элемент 98 на синхронизирующий выход t< блока 2.

Сформированное на информационном выходе Iz блока памяти 2 значение N< проходит на вход блока 3 памяти и на вход дешифратора 111. Импульс Инс,прошедший через синхронизирующий вход Сг блока 3 и задержанный на элементе 118 на время дешифрации, попадает на входы группы элементов И 116 и 117. В результате на выходе группы элементов И 116 и 117, соединенных с Nc-м выходом дешифратора 111, появится импульс, приходящий на синхронизирующий вход соответствующего регистра 108 и

109 группы Поэтому код символа С. присутствующий на информационном входе Ai блока 3 памяти, запишется в регистры 108 и

109 группы с номером N<. Время срабатывания указанных элементов блока 3 обозначено через ta.

Кроме того, импульс Инс, задержанный на элементах 102 и 107 на суммарное время срабатывания блока памяти и счетчиков 82 и 84 (фиг.3), проходит через элемент ИЛИ

100, образуя на его выходе новый импульс . Иц. Этот импульс организует считывание из блока 79 памяти нового символа содержимого и в случае, если этот символ не является последним, записывает его в блок 3 памяти в регистры 108 и 109 группы с номером и увеличивает на единицу.

Если считанный код символа С содержимого совпал с символом признака конца А, то высокое значение потенциала с прямого выхода цифрового компаратора 81 и высокое значение потенциала с прямого выхода триггера 87 разрешают образование на выходе элемента И 92 импульса Ид, который обнуляет содержимое триггера 87, попадает на его вход установки в нуль, а также, проходя через элемент И 96, формирует на синхронизирующем выходе t2 блока памяти импульс Ис, и будучи задержанным

° на элементе 103 на время протекания процессов, инициированных импульсом Ис, проходит через элемент ИЛИ 100 и порождает на выходе элемента ИЛИ 100 новый импульс Иц.

Импульс Ис, проходя с выхода 12 блока

2 на вход Сз блока 3, попадает на обнуляющий вход счетчика 110, обнуляя тем самым его содержимое, которое обозначено через

Iñ.

После этого s блоке 2 памяти (фиг.3) произойдет посимвольное считывание шаблона документа из блока 79 памяти аналогично написанному выше, При этом, поскольку триггер 87 обнулен, считанные символы будут последовательно записаны в блок 4 памяти. Считывание последнего символа А шаблона приводит к появлению низкого значения потенциала на инверсном выходе цифрового компаратора 81. Поскольку триггер 87 обнулен, новых импуль-. сов Иц, организующих считывание новых символов, образовано не будет, но сформируется импульс Иш на синхронизирующем выходе t4 блока 2 памяти. Импульс Иш обнуляет содержимое 1ш счетчика 121 в блоке 4 памяти и, задерживаясь на элементе 19 на время срабатывания счетчика 121, проходит через элементИЛИ 14, образуя íà его выхоДешифратор 112 (фиг.4) обладает высоким значением потенциала на своем 1с-м выходе, а на всех остальных выходах присутствует низкое значение потенциала. Поэтому на выходах 4-й группы элементов И

113 и i14 присутствует код символа, хранящегося в i -м регистре группы 108 и 109, а на выходах групп элементов И этого блока находятся нулевые коды, т.е. на выходах группы элементов ИЛИ 115, являющихся информационным выходом 1 блока 3 памяти, присутствует код Ic-ro символа С (ic) содержимого документа. Увеличением импульсом, пришедшим на счетный вход счетчика 110. значения обеспечивается формирование на выходе 1 блока 3 кода нового символа. Аналогично на выходе 1 блока памяти 4 присутствует код l -го символа В (i ) шаблона.

В (I ) сравнивается в цифровом компараторе 8 с содержимым регистра 9 (т.е. с кодом признака принадлежности окну знакоместа, соответствующего текущему символу шаблона) с помощью импульса Ит, задерживаясь на элементе 17 на время сравнения В (1ц )ИО, попадает на синхронизирующий вход блока памяти, а с этого входа — на суммирующий вход счетчика 121.

Тем самым обеспечивается увеличение на единицу содержимого I счетчика 121 и выдача на информационный выход блока 4 памяти символа шаблона, Импульс È, задержанный на элементе задержки на время срабатывания блока 4 памяти и компаратора 8, попадает на первые входы элементов И 10 и 11. (вторые) входы которых подключены к прямому и инверсному выходам цифрового компаратора

8 соответственно.

В случае В (I ) Ффчто сответствует отсутствию необходимости замены символа окна на символ содержимого, на выходе элемента И 11 образуется импульс Ино, попадающий на второй синхронизирующий вход мультиплексора 7, что вызывает прохожде1644165

10 ние через мультиплексор 7 символа В (i ) на информационный вход А блока 5 строки, На вход P номера текущей строки блока 5 поступает значение К потенциала с инверсного выхода цифрового компаратора 8. В 5 случае В (l ) A 0 на входе Р будет сформировано высокое значение потенциала К, что означает запрет редактирования данного символа документа после его воспроизведения на экране дисплея, Импульс Ино. прохо- 10 дя через элемент ИЛИ 13 и задерживаясь на элементе 15 на время мультиплексирования, формирует на выходе элемента 15 импульс Ио, который попадает на синхронизирующий вход Cz блока 5 строки. 15

В случае В(ц) 0, что соответствует необходимости занесения в окно шаблона символа содержимого С (ic). на выходе элемента И 10 образуется импульс Идо, который обеспечивает прохождение кода С (4) 20 через мультиплексор 7 на информационный вход А блока 5, на входе Р которого сформировано низкое значение потенциала К (что разрешает модификацию данного символа документа после его воспроизведения на 25 экране дисплея). Импульс Ид, задерживаясь на элементе 16 на время мультиплексирования, попадает на синхронизирующий вход С4 блока 3 памяти, а с этого входа — на суммирующий вход счетчика 110, что приво- 30 дит к увеличению на единицу содержимого счетчика 110 и выдаче на информационный выход 1 блока 3 нового символа содержимого. Импульс Идо также проходит через элемент И 13. задерживается на элементе 15 на 35 время мультиплексирования, порождая на выходе элемента 15 импульс Ио.

Обозначим через Р код, сформированный на информационном входе блока 5 строки. а через Š— код, первые восемь раз- 40 рядов которого совпадают с кодом Р, а последний девятый разряд совпадает с значением К.

Рассмотрим работу блока 5 строки 45 (фиг.6).

Дешифратор 133 обладает высоким значением потенциала только на своем LS-м выходе, где LS — содержимое счетчика 132. обнуляемое импульсом, пришедшим на син- 50 хрониэирующий вход С1 блока 5. Поэтому импульс Ио, попавший на синхронизирующий вход блока 5, на входах А и P которого сформированы коды Р и К, проходит через

LS-й элемент группы 135 и 136 И на синхро- 55 низирующий вход LS-го регистра группы

130 и"131. В результате этого в регистр группы 130 и 131 с номером LS, т.е, в первый из свободных регистров, запишется код Е.

Импульг. Ис,, задержанный на элементе

139 на время записи в один из регистров и попавший на суммирующий вход счетчика

132, увеличивает на единицу его содержимое LS. Если LS достигло величины п (числа регистров в группе 130 и 131), то на выходе переполнения счетчика 132 образуется импульс, попадающий на вход установки в единицу триггера 134 и перебрасывающий триггер 134 в единичное состояние.

Кроме того импульс Ио, задержанный на элементе 140 на время срабатывания регистра из группы 130 и 131, счетчика 132 и возможного переброса триггера 134, попадает на первые входы элементов 137 и 138, вторые входы которых подключены к прямому и инверсному выходам триггера 134 соответственно. ЕСли не все регистры группы

130 и 131 заполнены кодами Е, то нулевое состояние триггера 134 обеспечивает образование на выходе элемента И 138 импульса

Ис,, попадающего на синхронизирующий выход tz блока 5 строки, проходящего через элемент ИЛИ 14 и формулирующего на выходе элемента ИЛИ 14 новый импульс Ит.

Новый импульс VIT организует новый цикл считывания символа шаблона и записи его или символа содержимого в блок 5 строки.

Если все регистры группы I30 и 131 содержат ненулевые коды, то единичное состояние триггера 139 разрешает образование на выходе элемента И 137 импульса Ин, попадающего на синхронизирующий вход Cz блока 6 кадра.

Обозначим через К» код сформированной строки, т,е. последовательность кодов, хранящихся в группе регистров 130 и 131 и поступающих на информационный выход блока 5 строки.

Рассмотрим работу блока 6 кадра (фиг,7).

Дешифратор 144 обладает высоким значением потенциала на своем LB-м выходе, где LB — содержимое счетчика 143, обнуляемое импульсом _#_>. Поэтому импульс Инс, опавший на синхрониэирующий вход С2 блока 6, на информационном входе которого сформирован код Е», проходит через LB-й элемент И группы 146 и 147 на синхрониэирующий вход LB-го регистра группы 141 и

142. В результате этого в регистр группы 141 и 142 с номером LB, т.е. в первый из свободных регистров, запишется код Е».

Импульс Инс. задержанный на элементе 150 на время записи в один из регистров и попавший на суммирующий вход счетчика

142, увеличивает на единицу его содержимое LB. Если LB достигло величины m (числа регистров в группе 141 и 142), то на выходе переполнения счетчика 143 образу1644165

12 ется импульс, попадающий на входустановки в единицу триггера 145 и перебрасывающий триггер 145 в единичное состояние.

Кроме этого импульс Инс, задержанный на элементе 151 на время t< срабатывания регистра из группы 141 и 142, счетчика 143 и возможного переброса триггера 143, попадает на первые входы элементов И 148 и

149. вторые входы которых соответственно соединены с прямым и инверсным выходами триггера 145, Если триггер 145 был обнулен, то на выходе элемента 143 образуется импульс Vl«, в противном случае на этом выходе будет сформирован импульс И«.

Если был сформирован импульс N«, то он поступает на синхронизирующий выход и блока 6 кадра, а с этого выхода, будучи пропущенным через элемент ИЛИ 12, на синхронизирующий вход блока 5 строки, В результате этого обнулится содержание регистров 130 и t31, счетчика 132 и триггера

134, т.е. блок 5 станет готовым к приему символов для новой строки. Одновременно импульс Иск, попадая на вход элемента

ИЛИ 14, порождает на его выходе новый импульс И>, организующий новый цикл присоединения символа документа.

Если был сформирован импульс И«, что соответствует готовности документа (составленного из шаблона и содержимого) в блоке 6 кадра, то этот импульс Ивк попадает на синхронизирующий выход 21 устройства, где используется в качестве сигнала ВК. ВК после приема импульса И«организует считывание и-m кодов символов и n-m кодов признаков разрешения модификации символов, обеспечивает отображение n m символов на экране дисплея и представляет возможности редактирования воспроизведенного документа в соответствии с кодами признаков модификации символов, Итак, импульсом И>, образующимся на выходе пятого элемента задержки известного устройства, инициируется работа отличительной части предлагаемого объекта, реализующая операции сборки шаблона и содержимого документа в готовый для просмотра и редактирования документ, Формула изобретения

Устройство для поиска и редактирования информации по авт.св. М 1474680, о тл и ч а ю щ е е с я тем, что, с целью повышения быстродействия устройства за счет аппаратной поддер>кки операций манипулирования информацией, в устройство введены блок первичной обработки модели документа, первый адресный вход которого соединен с первым выходом первого регистра, второй адресный вход блока первич5

55 ной обработки модели документа подключен к выходу второго регистра, синхронизирующий вход блока первичной обработки модели документа соединен с выходом пятого элемента задержки, третий блок памяти, информационный вход которого подключен к первому информационному выходу блока первичной обработки модели документа. адресный вход третьего блока памяти соединен с вторым информационным выходом блока первичной обработки модели документа, первый синхоронизирующий вход третьего блока памяти подключен к выходу пятого элемента задержки, второй синхронизирующий вход третьего блока памяти соединен с первым синхронизирующим выходом блока первичной обработки модели документа, а третий синхронизирующий вход третьего блока памяти подключен к второму синхронизирующему выходу блока первичной обработки модели документа, четвертый блок памяти, информационный вход которого соединен с первым информационным выходом блока первичной обработки модели документа, адресный вход четвертого блока памяти подключен к третьему информационному выходу блока первичной обработки модели документа, первый синхронизирующйй вход четвертого блока памяти соединен с выходом пятого элемента задержки, второй синхронизирующий вход четвертого блока памяти подключен к третьему синхронизирующему выходу блока первичной обработки модели документа, третий синхронизирую-щий вход четвертого блока памяти соединен с четвертым синхронизирующим выходом блока первичной обработки модели документа, мультиплексор, первый информационный вход которого подключен к информационному выходу третьего блока памяти, второй информационный вход мультиплексора соединен с информационным выходом четвертого блока памяти, третий элемент И, выход которого подключен к первому управляющему входу мультиплексора, четвертый элемент И, выход которого соединен с вторым управляющим входом мультиплексора, третий элемент ИЛИ, первый вход которого подключен к выходу пятого элемента задержки, четвертый элемент

ИЛИ, первый вход которого соединен с выходом третьего элемента И, второй вход четвертого элемента ИЛИ подключен к выходу четвертого элемента И, восьмой элемент задержки, вход которого соединен с выходом четвертого элемента ИЛИ, девятый элемент задержки, вход которого подключен к выходу третьего элемента И. выход девятого элемента задержки соединен с четвертым

16441 б5

Шие 2 синхронизирующим входом третьего блока памяти, цифровой компаратор, первый информационный вход которого подключен к информационному выходу четвертого блока памяти, прямой выход цифрового компара- 5 тора соединен с первым входом третьего элемента И, инверсный выход цифрового компаратора подключен к первому входу четвертого элемента И, пятый регистр. выход которого соединен с вторым информа- 10 ционным входом цифрового компаратора. блок строки, информационный вход которого подключен к выходу мультиплексора, вход кода текущей строки блока строки соединен с инверсным выходом цифрового 15 компаратора, первый синхронизирующий вход блока строки подключен к выходу третьего элемента ИЛИ, а второй синхронизирующий вход блока строки соединен с выходом восьмого элемента задержки, блок 20 кадра, информационный вход которого подключен к информационному выходу блока строки, первый синхронизирующий вход блока кадра соединен с выходом пятого элемента задержки, второй синхронизирую- 25 щий вход блока кадра подключен к первому синхрониэирующему выходу блока строки, информационный выход блока кадра является информационным выходом устройства, 30 первый синхрониэирующий выход блока кадра является синхронизирующим выходом устройства, а второй синхронизирующий выход блока кадра соединен с вторым входом третьего элемента ИЛИ, пятый элемент ИЛИ, первый вход которого подключен к второму синхронизирующему выходу блока строки, второй вход пятого элемента ИЛИ соединен с вторым синхронизирующим выходом блока кадра, а выход пятого элемента

ИЛИ подключен к синхронизирующему входу цифрового компаратора, десятый элемент задержки, вход которого соединен с выходом пятого элемента ИЛИ, а выход подключен к четвертому синхронизирующему входу пятого блока памяти. одиннадцатый элемент задержки. вход которого соединен с выходом пятого элемента ИЛИ. а выход подключен к вторым входам третьего и четвертого элементов И, двенадцатый элемент задержки, вход которого соединен с четвертым синхронизирующим выходом блока первичной обработки модели документа, а выход подключен к третьему выходу пятого элемента ИЛИ. информационный вход пятого регистра является входом символа шаблона устройства, синхронизирующий вход пятого регистра является вторым синхронизирующим входом устройства.

1644165

1б44165

Фиг. 7

Составитель С,Аверьянова

Техред М.Моргентал Корректор M. Шароши

Редактор Е.Папп

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина. 101

Заказ 1242 Тираж 413 Подписное

8НИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб.. 4/5

Устройство для поиска и редактирования информации Устройство для поиска и редактирования информации Устройство для поиска и редактирования информации Устройство для поиска и редактирования информации Устройство для поиска и редактирования информации Устройство для поиска и редактирования информации Устройство для поиска и редактирования информации Устройство для поиска и редактирования информации Устройство для поиска и редактирования информации 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных системах, работающих в реальном масштабе времени и решающих задачи аппаратурным анализом случайных процессов и статистической обработкой массивов данных

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой обработки сигналов

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой обработки сигналов

Изобретение относится к цифровой вычисли гельиой технике, предназначено для вычис )ения быстрого преобразования Фурье и может быть использовано в системах цифровой обработки сигналов

Изобретение относится к вычислительной технике и предназначено для построения специализированных вычислительных средств спектрального анализа сигналов

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к электронным играм

Микроэвм // 2108619
Изобретение относится к области микропроцессорной техники, в частности, может применяться для реализации обмена информацией

Изобретение относится к области цифровой вычислительной техники и предназначено для обработки двух или больше компьютерных команд параллельно

Изобретение относится к области вычислительной техники и предназначено для создания высокоскоростных систем обработки больших потоков данных в реальном режиме времени

Изобретение относится к цифровым компьютерным системам и предназначено для обработки двух и более команд параллельно

Изобретение относится к вычислительной технике, точнее к построению многопроцессорных векторных ЭВМ

Изобретение относится к вычислительной технике и может найти применение в автоматизированных системах управления АСУ индустриального и специального назначения

Изобретение относится к изготовлению выкроек, в частности таких выкроек, которые должны использоваться при изготовлении предметов одежды
Наверх