Оптоэлектронное устройство для вычитания десятичных чисел

 

Изобретение относится к вычислительной технике и может быть использовано для организации операций вычитания десятичных чисел в логико-временных средах. Цель изобретения - повышение быстродействия устройства. Изобретение позволяет повысить быстродействие устройства за счет уменьшения количества двоичных знаков в единичном коде разрядов слагаемых, при котором сокращается разрядность модуля и, следовательно, уменьшается время Изобретение относится к вычислительной технике и может быть использовано для организации операций вычитания десятичных чисел в логиковременных средах. Цель изобретения - повышение быстродействия устройства. На чертеже представлена схема оптоэлектронного устройства для вычитания десятичных чисел. Оптоэлектронное устройство для вычитания содержит два оптоэлектронных регисдвига информации в разрядных ячейках. Устройство содержит два оптоэлектронных регистра, регенеративный бистабильный оптрон, группу оптоэлектронных элементов ИЛИ, группу оптоэлектронных элементов НЕ, группу оптоэлектронных элементов И, группы оптоэлектронных элементов ИЛИ-НЕ и два оптоэлектронных элемента И. Каждый оптоэлектронный регистр содержит оптоэлектронный элемент И, оптоэлектронный элемент ИЛИ-НЕ и разрядные ячейки, каждая из которых содержит два четырехразрядных оптоэлектронных квантующих модуля, два одноразрядных оптоэлектронных квантующих модуля, два модулятора, оптоэлектронный элемент ИЛИ, три оптоэлектронных элемента И и два элемента задержки. Запись операндов в оптоэлектронных регистрах осуществляется параллельно по разрядам в новой форме единично-нормального кода. Вычитание выполняется путем параллельного сдвига операндов во всех разрядных ячейках обоих регистров.1 ил. стра 1 и 2 операндов А и В соответственно, регенеративный бистабильный оптрон 3, группу 4 оптоэлектронных элементов ИЛИ, группу 5 оптоэлектронных элементов НЕ, группу 6 оптоэлектронных элементов И, группу 7 оптоэлектронных элементов ИЛИ- НЕ, оптоэлектронные элементы И 8 и 9. Каждый оптоэлектронный регистр представлен двумя разрядными ячейками 10 и 11, оптоэлектронным элементом И 12 и оптоэлектронным элементом ИЛИ-НЕ 13, а каждая разрядная ячейка регистров 1 и 2 содержит ON О VJ О О Ю

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (si)s G 06 Е 1/04

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4769079/24 (22) 11.12.89 (46) 07.12.91. Бюл. N 45 (71) Грузинский политехнический институт (72) О.Г.Натрошвили, Л.LU.Имнаишвили и

З,К.Кобесашвили (53)-681.325,5(088. 8) (56) Авторское свидетельство СССР

М 1136157, кл. 6 06 F 7/56, 1983.

Авторское свидетельство СССР

М 1539754, кл. 6 06 Е 1/04, 1987. (54) ОПТОЭЛЕКТРОННОЕ УСТРОЙСТВО

ДЛЯ ВЫЧИТАНИЯ ДЕСЯТИЧНЫХ ЧИСЕЛ (57) Изобретение относится к вычислительной технике и может быть использовано для организации операций вычитания десятичных чисел в логико-временных средах, Цель изобретения — повышение быстродействия устройства. Изобретение позволяет повысить быстродействие устройства за счет уменьшения количества двоичных знаков в единичном коде разрядов слагаемых, при котором сокращается разрядность модуля и, следовательно, уменьшается время

Изобретение относится к вычислительной технике и может быть использовано для организации операций вычитания десятичных чисел в логиковременных средах.

Цель изобретения — повышение быстродействия устройства.

На чертеже представлена схема опто- электронного устройства для вычитания десятичных чисел.

Оптоэлектронное устройство для вычитания содержит два оптоэлектронных реги„„Я3„„1697069 А1 сдвига информации в разрядных ячейках.

Устройство содержит два оптоэлектронных регистра, регенеративный бистабильный оптрон, группу оптоэлектронных элементов ИЛИ, группу оптоэлектронных элементов НЕ, группу оптоэлектронных элементов

И, группы оптоэлектронных элементов

ИЛИ вЂ” НЕ и два оптоэлектронных элемента

И, Каждый оптоэлектронный регистр содержит оптоэлектронный элемент И, оптоэлектронный элемент ИЛИ вЂ” НЕ и разрядные ячейки, каждая из которых содержит два четырехразрядных оптоэлектронных квантующих модуля, два одноразрядных оптоэлектронных квантующих модуля, два модулятора, оптоэлектронный элемент

ИЛИ, три оптоэлектронных элемента И и два элемента задержки. Запись операндов в оптоэлектронных регистрах осуществляется параллельно по разрядам в новой cbopме единично-нормального кода. Вычитание выполняется путем параллельного сдвига операндов во всех разрядных ячейках обоих регистров. 1. ил. о стра 1 и 2 операндов А и В соответственно, регенеративный бистабильный оптрон 3, группу 4 оптоэлектронных элементов ИЛИ, группу 5 оптоэлектронных элементов НЕ, группу 6 оптоэлектронных элементов И, группу 7 оптоэлектронных элементов ИЛИНЕ, оптоэлектронные элементы И 8 и 9. Каждый оптоэлектронный регистр представлен двумя разрядными ячейками 10 и 11, оптоэлектронным элементом И 12 и оптоэлектронным элементом ИЛИ вЂ” НЕ 13, а каждая разрядная ячейка регистров 1 и 2 содержит

1697069 два четырехразрядных оптоэлектронных квантующих модуля 14 и 15, два одноразрядных оптоэлектронных квантующих модуля 16 и 17, два модулятора 18 и 19, onTo3llPKTpoHHb!É элемент ИЛИ 20, тpM оптоэлектронных элемента И 21-23, два элемента 24 и 25 задержки. В каждой . разрядной ячейке per!!icrpoв 1 и 2 модуль 14 оптически соединен с выходом 26 модуля

15, который оптически соединен с выходом

27 модуля 14,модуль 16 оптически соединен с выходом 28 модуля 17, который оптически соединен с выходом 29 модуля 16, Электрические входы модулей 1!4 и 16 cveдинены с электрическим выходом 30 модулятора 18 и с шиной 31 питани., а электрические входы модулей 16 и 17 — с шиной 31 питания и с выхоцом перього элемента 24 задержки, вход которо, о соединен с электрическим выходом 32 модулятора I9, модули 14 и 16 электрически соединены также с выходом первого элемента 24 задержки, Оптический вход 33 модуля 14 соединен с оптическим выходом модулятора IB, оптический вход 34 которого является оптическим входом каждой разрядной ячейки 10 и 11 регистров 1 и 2. Выход четвертого двоичного разряда модуля 14 опти .ески соедиН8Н с оптическим входом 35 модуля 16 и оптическим входом 36 модуля 14, а выход четвертого двоичного разряда модуля 15 оптически соединен с оптическим входом 37 модуля 17 и оптическим входом 38 модуля

15. Первые входы оптоэлектронных элементов И 21, 22 и вход второго элемента 25 задержки оптически соединены с оптическим выходом модулятора 19, Выход второго элемента 25 задержки оптически соединен с оптическим входом 39 модуля

15, выход первого оптоэлектронного элемента И 21 — с оптическим вхбдом 40 модуля

17, а выход второго оптоэлектронного элемента И 22 — с оптическими входами модулей 14, 16 и 17. Оптические выходы модуля

17 и четвертого двоичного ра=-ряда модуля

15 соединены соответственно с первым и вторым входами третьего оптоэлектронного элемента И 23, выход которого соединен с вторым входом второго элемента И 22, В обоих оптоэлектронных регистрах 1 и

2 выход третьего элемента И 23 каждой разрядной яч=;ñêè соединен с соответствующим входом элемента И 12, выход . которого оптически соединен с первым входом элемента ИЛИ вЂ” НЕ 13, второй вход которого оптически coepv.íeí с выходом регенеративного бистабильного оптрона 3, единичный оптический вхоц 41 которого соединен с входом запуска устройства, Нулевые оптические входы 42 и 43 регенера20

4Q

БО

55 тивного бистабильного оптрона 3 соединены с выходом элемента И 12 соответственно регистров 1 и 2. Выход третьего элемента И

23 одноименных разрядных ячеек обоих регистров 1 и 2 оптически соединен с соответствуюшим входом соответствующего элемента ИЛ И груп и ы 4, Каждый элемент

ИЛИ группы 4 через соответствующий элемент НЕ группы 5 оптически соединен с первым входом соответствующего элемента И группы 6, а второй вход каждого элемента V, группы 6 оптически соединен с выходом регенеративного бистабильного оптрона 3, Выход каждого элемента И группы 6 оптически соединен с первым входом оптоэлектронного элемента ИЛИ 20 соответствующей разрядной ячейки обоих регистров 1 и 2.

Выход каждого элемента ИЛИ группы 4 оптически соединен с соответствующим входом элемента И 8, выход которого оптически соединен с первым входом элемента

И 9, второй вход которого оптически соединен с выходом регенеративного бистабильного оптрона 3. Выход элемента И 9 оптически соединен с вторым входом элемента ИЛИ 20 в первой разрядной ячейке

10 обоих регистров 1 и 2, а второй вход элемента ИЛИ 20 в каждой разрядной ячейке кроме первой 10, каждого оптоэлектронного регистра соединен с выходом второго элемента И 22 . предыдущей разрядной ячейки. Выход элемента ИЛИ 20 в каждой разрядной ячейке обоих регистров 1 и 2 соединен с оптическим входом 44 модулятора 19. Выход модуля 17 одноименных разрядных ячеек обоих регистров 1 и 2 оптически соединен с соответствующим входом GGGTBBTcTBóioùåão элемента ИЛИНЕ группы 7, Каждый элемент ИЛИ-НЕ группы 7 оптически соединен с вторым входом первого злемен-:а И 21 соответствующей разрядной ячейки обоих регистров 1 и

2, Вь:xo,ц элемента ИЛИ вЂ” НЕ 13 в регистре I соединен с оптическим выходом 45 признака присутствия разности в регистре 1, а в регистре 2 — с оптическим выходом 46 признака присутствия разности в регистре 2.

Время задержки злементов 24 и 25 определяется как t, где r — среднее время задержки си,.Напоа в логических элементах.

Де(я""ичн ы д Ц 1фрс представляются следующим образом аР1 %ДРа

Π— 0 О 0 0 О

1 — 0 1 Π0 0

2 — 0 1 1 0 0

3 — 0 1 1 1 О

4 — Π1 1 1 1

5-10000

169 069

6 — 1 1 О О О

7 — 1 1 1 О О

8 — 1 1 1 О О

9 — 1 1 1 1 где Q- признак цифры;

Р1 ДАА— мантисса цифры, Оптоэлектронное устройство для вычитания десятичных чисел работает следующим образом.

Работу оптоэлектронного устройства проиллюстрируем на примере выполнения операции вычитания над двумя десятичными числами, Предположим, что от десятичного числа А — 834 (первый операнд) следует вычесть десятичное число  — 763 (второй операнд). В применяемой форме кодирования эти числа представляются следующим образом

834 763

4 — О 1 1 1 1 3 — 0 1 1 1 О

3 — О 1 1 1 О 6 — 1 1 0 О О

8 — 1 1 1 1 О 7 в 1 1 1 0 0

В процессе вычитания в одноименных разрядах этих чисел производится пошаговое убавление единиц мантисс и признаков (если в признаках кодов цифр одновременно находится единица) параллельно до обнуления одного из двух мантисс. Для нашего примера после трех ша в вычитания имеем следующие числа

0 — 0 0 0 0 0

5 — 1 0 О 0 О

Π— 0 0 0 0

1 — Π1 ΠΠ0

2 — 0 1 1 0 0

1-0 1 О О 0

Если в каждом из полученных чисел имеется ненулевой разряд с нулевой мантиссой и одноименный разряд другого числа отличается от нуля, то производится обнуление признака и установление двоичных разрядов мантиссы в единичное состояние данного разряда первого числа. Одновременно с этим в одноименном разряде другого операнда обнуляется один двоичный разряд мантиссы, Для нашего примера имеем

1 — Π1 ΠΠΠΠ— ΠΠ0 0 0

1 — Π1.0 0 0 4 — Π1 1 1 1

1-0 1 0 0 0 Π— Π0 G 0

В дальнейшем при необходимости процесс обнуления одного из двух мантисс одноименных разрядов чисел повторяется. В этом случае для нашего примера имеем

1 — О 1 ΠΠΠΠ— О О 0 О О

Π— О О О О О 3 — О 1 1 1 О

1 — О 1 ΠΠΠΠ— О О О О О

Если полученные числа отличаются ат нуля, то производится процесс - àåìà. Процесс заема начинается с младших разрядов.

При этом в необнуленном младшем разряде

5 одного числа производится уменьшение содержимого на один, а одноименный обнуленный разряд второго числа переводится в единичное состояние (в признаке и двоичных разрядах мантиссы записываются еди";0 ницы), Следовательно, в последующем разряде второго числа производится уменьшение содержимого на единицу, если данный разрядотличэется от нуля. Если данный разряд равен нулю, то процесс заема рэс15 пространяется до разряда второго числа, ь. котором находится хотя бы одна единица.

Для нашего примера имеем.

Π— 0 0 Π0 0

20 0 — Π0 0 0 0

1 — 0 1 Π0 0

9 — 1 1 1 1 1

2 — 0 1 1 0 0

0-0 О 0 0 0

После осуществления описанного про30 цесса для нашего примера имеем

1 — О 1 0 0 0 Π— 0 0 0 0 О

7 — 1 1 1 0 0 0 — 0 0 0 0 0

0 — ΠΠΠ0 0 0 — 0 0 ΠΠ0

Процесс вычитания заканчивается обнулением всех оазрядав одного числа.

Рассмотренный процесс вычитания на устройстве реализуется следующим обра40 зом.

По оптическому входу 34 модулятора 18 во всех разрядных ячейках регистров 1 и 2 происходит запись соответствующих операндов А и В параллельно по разрядам в

45 новой форме единично-нормального кода; в регистр 1 записывается операнд А, в регистр 2 — операнд B. Причем в модулях 14 и

16 каждой разрядной ячейки 10 и 11 обоих регистров 1 и 2 записывается соответствую50 щая цифра в прямом коде, а в модулях 15 и

17 — в дополнительном до девяти коде зэ счет оптической связи по выходам 27 и 29 соответственна модулей 14 и 16. Например, цифра 7 записывается в следующем виде: в

55 модулях 16 и 14 соответственно 1 и 1100, в модулях 17 и 15 соответственно О и 0011.

Если в модулях 16 и/или 14 некоторых одноименных разрядных ячеек обоих регистров 1 и 2 находится хотя по единице, то третьи элементы И 23 данных разрядных

Аналогично вышесказанному, на следующем этапе имеем

25 9 — 1 1 1 1 1 8 — 1 1 1 1 0

9 — 1 1 1 1 1 2 — 0 1 1 О О

0 — 0 О 0 0 0 0 — 0 О О 0 О

1697069

8 ячеек закрыты и, следовательно, на первый вход соответствующего элемента И группы

6 поступает логическая единица, При этом, если в модулях 16 соответствующих одноименных разрядных ячеек Обоих регистров 5

1 и 2 одновременно находятся единицы„та с выхода соответству аьцего ellef " ента ИЛ ;1—

HE ГPi

HB aTopbi8 ВхОДы пBрвых элементов И 21 данных разрядных ячеек. 10

При поступлении заfiyc:, спощега аптическОГО сиГнала дг1ительнастью i, (Где Т; время срабатывания регенеративнаго бистабильного аптрана) на входе 41 pGIBH6pa тивнаго бистабильнога аптрана 3 15 происходит cpa68Tblaei- пасrIBIQHBI и floявление Не ега выходе оптическ: гс единичного сигнала, который поступает на второй вхсд каждого оптоэлектронного элем= ;па И

Груп и ы 6, Следавсятел ь1;о, Открывается тот «О элемент И Группы 6, на neрвом входе ка горо-О присутствует логическая единица. Единица с выхода зтага элемента И группы 6 . через элементы ИЛИ 20 в соответствующих разрядных ячейках регMcTpoa 1, 2 запускает 25 модуляторы 19. В каждом иэ двух одноименных разрядных ячеек ап ический единкчHbIltI сиГнал с выхоДа моДулятОра 19 через второй элемент 25 задержки поступает на оптический вход 39 модуля 15 и увеличивазт 30 заг:исанное в этом модуле количествс единиц. CJIepoiaGTBJ1bHo, О1энуляются co<3TaeTrтвующие двоичные разряды модуля 14 чер.з оптическую связь HB выходе 26 модуля 15.

Оптический единичный сигнал с выхода ма- 35 дулятара i9 пос:"упает также на первый вход первого элсмента И 21 и при присутствии логической единицы на ега втором входе открывает последниlt, Единица с выхода первого элементе И 21 поступает на 40 оптический вход 40 vogyfis! 17 M вызывает запись единицы в этом модуле.

Следовательно, обнуляется модуль 16 через оптическую связь;".а выходе 28 мггуля 17,Оптический единичный сигнал с выхо- 45

p8 MopyJI.ITОра 19 nocTynae Ha nepabié вход второго элемента И 22, не вызывает cpa(а.тывание последнего, так как í=: выходе третьего элемента И 23 присутствует логический нуль. Увеличение количества единиц 50 в модулях 15 одноименных разрядных ячеек п1эоисхадит до Тех пор, пока В четВертом двоичном разряде одного из двух модулей

15 не появится единица, свидетельству!Ощая о том, что соответствующий модуль 14 55 обнулен. С появлением единицы В четвертом двоичном разряде модуля 1!5, если модуль 17 данной разрядной ячейки обнулен, и в модуле 14 одноименной разрядной ячейки другого регистра находится хоТА бы одна единица, единичный сигнал поступает на оптический вход 37 модуля 17, переводя ега

В единичное состояние, и на -ход 38 модуля

15, абнуляя ега.

Следовательно, обнуляется модуль 16 даннсй разрядной ячейки через оптическую связь; Ia выхаДB 28 модуля 1 7 и переводитсг а единичное сосояаяние весь модуль 14 через or!TII IBскую связь на вь;ходе 26 модуля

15, После зтога. ясли модуль 14 одноименной разаядной ячейки другага регистра Н»

Обнуляется, тогда аналогичным образом праизвадигся увеличение количества еди ниц в MQJIyëßx 15 Данных ОДнаимBнных pea" рядных ячеек. Процесс продал>кается да тех пор, пока в четвертом двоичном разряде

Одного из двух разрядных ячеек не появится

8ДИНИЦсч СВИД8Т8ЛЬСТВУЮЩаЯ О ТОМ, ЧТЭ Соответствующий модуль 14 обнулен, т.е. дс тех пор, пака одна из одноименных разрядных 98eê регticTpoa 1 и 2 не оанулится, Таким Образам, во всех одноименных разрядных ячейках регистров 1 и 2 происходит

Сдвиг информации да тех пар, пока не обнулятся opyJ1Iti 14 и 1 6 opHOA Ma psyx opHOименных разрядных ячеек, Б это время а соответствующих абнуленных разрядных ячейках регистров 1 и 2 открываются логические элементы И 23. В каждом регистре единицы с выхода этих элементов поступают на соответствующие входы элемента И 12. Если асе разрядные ячейки каждого регистра не обнулень:, тогда элементы j 1 12 не откр ITbl и регенеративный бистальный GOTpoH 3 остается в единичНам СОСТОЯНИИ, После»ткрьг-.ия третьих элементов И 23 ас8х o6Hyленных разрядных ячеек регистров 1 и 2 на выходе каждого элемента ИЛИ группы 4 одновременно появляются логические единицы.

Следовательно, открываются элементы

И 8 и 9, г оскальку Hа Втором входе последнего с выхода pereHepaTiMaHoro бистабильнагэ ог;трона 3 присутствует логическая единица, Единица с Выхода элемента И 9 через злемBHòû ИЛИ 20 в первых разрядных явей:.ех 10 обоих регистров 1 и 2 запускает модуляторы 19. Оппицеский единичный сигнаг: с выхода модулятора :9 в этих разрядных ячейках че >63 второй элeMBHT 25 заДержки поступает на Оптический вхОД 39 модуля 15. При этом в необнуленной разрядной ячейке 10 происходит уменьшение содержимого на единицу, В обнуг:.енной

13азряДнай ячейке 10 обнуляется В6сь vio дул 15 па оптическому входу 38, Одновре" мен;o оптический единичный сигнал с выхода модулятора 19 поступает на первый вход второго элемента И 22 и открывает его, так как на втором входе npi,".сутствует логи— ческая единица с выхода третьего элемента

И 23. Единица с выхода второго элемента И

22 поступает на оптические ьходы модулей

17, 16 и 14 данной разрядной ячейки, Следовательно, модуль 17 обнуляется, а модули данной разрядной ячейки „6 и 1 . переводятся в единичное состояние, Одновременно с этим единица с выхода второго элемента И 22 также 1 .оступает в последующую разрядную ячейку данного рсгисToc ii уменьшает ега содержимое на едини1,у.

В дальнейшем пр1исутствие оптического единичного сигнала на выходе регенератлвного бистабильного оптрона 3 аналогична осуществляет процесс обнуления модулей

16 и 14 каждой разрядной ячейки обоих регистров 1 и 2 до тех пор, пока в четверто1. двоичном разряде модуля 15 и в модуле 17 каждой разрядной ячейки одного и"- регистров не появится единица.

Если с выхода третьего элемента И 23 каждой разрядной ячейки регистра 1 лли регистра 2 на соответствующий вход элемента И 12 одновременно поступает оптический единичный сигнал, это свидетельствует о том, что информация, записанная в соответствующем регистре, равна нулю, тогда единичный оптический сигнал на выходе элемента И 12 регистров 1 и 2 вызывает обнуление регенеративного бистабильного оптрона 3. Прл этом прекращается поступление оптического, единичного

30 сигнала через оптоэлектронные элементы

И группы 6 и И 9 на входы модуляторов 19 каждой разрядной ячейки регистров 1 и 2, что необходимо для предотврагцения установки в единичное состояние модулей 16 и

Таким образом; один из регистров 1 илл

2 является абнуленным, а в другом записана разность операндов А и В, О том, что разность находится, например, в регистре 1, свидетельствует наличие оптического сигнала на выходе 45 признака присутствия

4"" разности в регистре 1, в противном случае оптический сигнал присутствует на выходе

46 признака присутствия разности в регистре 2, Формула изобретения

Оптоэлектронное устройство для вычитания десятичных чисел, содержащее ре енеративный бистабильный оптрон, группу элементов ИЛИ, группу элементов НЕ, группу элементов И, два элемента И и первый и второй оптоэлектронные регистры, содержащие элемент И, элемент ИЛИ вЂ” НЕ и разрядные ячейки по числу десятичных разрядов, каждая из которых содержит два че50

14 и обнуления модулей 17 и 15 соответствующих разрядных ячеек регистра 1 или 2. 40 ть1рехразряднbiх оптоэлектронных кванту;ощих модуля, два модулчтара и элемент

ИЛИ, причем Bi I B>«äoin разрядной ячейке обоих оптоэлектронных регистров первые электри-еские входы первого и второго че"biрехразрядных оптоэлектронных квантующих модулей подключены к шине питания устролства, второй электрический вход перBo о четырехразрядного оптоэлектронного квантующего модуля соединен с электрическим выходам первого модулятора, первый огг .-. еский вход первого четырехразряднога о-.,тоэлектронного квантующего модуля соединен с выходом второго четырехразрядг ОГОOi таЭЛЕКтрОННОГО КВаНтуЮщ1ЕГО 1",Одуля, первый оптический вход которого соединен с выходом первого четь рехразряднога оптоэлектронного квантующего модуля, оптические входы первых модуляторов разрядных ячеек первого и вTopci.о оптоэлектронных регистрОВ соединены с соатвегс-:ву:ащими разрядами Вхо дов соатветс1венно пepBQIO и второго операндов .устройства, BToooln оптический вход первого четыреxðàзрядного оптоэлектронного квантующега модуля в каждой разрядной яч,ке обоих оптоэлектронных регистров соедиHei; с оптическим выходом первого модулятора, в каждом оптоэлектронном регистре выход элемента И оптически соединен с первым входом элемента

ИЛ И вЂ” Н Е, второй вход которого оптически соединен с вь хода :; регенеративного бистабильного оптрона, единичный оптический вход которого соединен с Bxoqo! запуска ) стройстpa, первый : второй нулэв 1е оптические входы nereHepeтивного бистабильнога оптрона соединены с выходами элементов И соответственно первого и вто Ога оптоэлектронных регистров, выход элемента ИЛИ—

НЕ каждого оптоэлектронного регистра соединен с оптическим выходом признака присутствия разности в соответствующем оптоэлектронном регистре, одноименные входы элементсз И обоих оптоэлектронных

per vñòðîâ соединены соответственно с перВЬ1М И BTGPbIM ВХОДаМИ СООТВЕТСТВУЮЩЕГО элемента i" ЛИ группы, выход кажда гo элсментэ ИЛ И гp)ili и ы

ЧЕРЕЗ СООТВЕ. OTB) ÞÙÈÉ ЭЛСМЕНТ

HE группы оптически соединен с первым входом соответствующего элеменTR И группь „второй вход которого оптически соединен с вь ходом регенеративного бистабильного аптрона, выход каждого элемента И груnnbi оптически соединен с первым входом элемента ИЛИ в соответствующей разряднсй ячейке кг>кдого оптоэлектронного ре —è.:ñ=ò-.ðа, выход каждого l2 элемента ИЛИ группы оптически соединен с соответствующим входом перва, О элем8нта И, выход каторОГО аг тически соединен с первым входом второго элемента И, второй вход которого оптически соединен с 5 выходом регенеративного бистабильнага

oflTpoH8, выхОД BTopGI элемента И Оптиче" ски соединен с вторым входам элемента

ИЛИ в пере30й разрядной я I8ÉK8 каждого оптоэлектронного регистра, вь ход элемен- 10 та ИЛИ в каждой разряд, ай ячейке каждого оптоэлектронного регистра оптически са:!динен с входом второго модулятора, 0 г л, :ч а ю щ е е с я тем, что, с цель)о повышения быстродействия, в устройств» введена 15 группа аптозлектра и н ы: элемента в И г1 ИНЕ, а в каждуео разрядную ячейку обоих оптоэлектронных регистров введены два дополнительных одноразрядных оптоэлектронных квантующлх модуля, три эл - 20 мента И и два элемента задержки, причем в кяждай p83ряднай ячейке ОЬОИ:(ОптО,"=— лектронных регистров первые электрич.=ские входы обоих одноразрядных оптоэлектронных квгнтук)ших модулей 25 подключены к шине питания, второй электрический вход первого одноразрядного аптаэле:.<тра IHGf квантующего модуля соединен c:элекгрическим выходам первсго модулятора, r!epBbIA оп"ический вход 3г) первого одноразрядного Gf. тазл ектрон ного кванту,ащего модуля соединен с первым оптическим выходам второго однарязряднаГО Оптаэле!(тронного квянтующега модуля, перьый Gr. T,l÷åñêèë вход 35 которого соединен с оптическим выходам первого одноразрядного 0",TG3J!8<гронна-.

ro квантующега модуля, вторые электрические входы вторых однааазряднаго и четы рехразряднога аг тоэлектоон ных 49 квантующих модулей и третьи электрические входы первых одноразрядного и четырехразрядного оптоэлектронных квантующих модулей сае инены с выходом первогс элемента зад:-",.:,Кки, вход ко- 45 торОГО соединен с 3:lектрическим выходом второго модулятора, оптический выход которого соединен с первыми SxoДами первого и втарогo элем,. lTQL И и входом второго элемента задержки, =ûõîä 5О которого оптически соединен с вторым Giтическим входом второго четырехразрядного оптоэлектронного квантующего модуля, первые оптичес.<ие выходы четвертых двоичных разрядов первого и второго четырехразрядных оптоэлектронных квантующих модулей соединены с вторыми оптическими входами саатве"ственна : рвагои второго

Одн О ря 3 рядн ы х оп таз 8i(: GО н н ыx K вя нтующих модуле и и с ретьими оптическими BxGдами соатветственнапервого и второго четырехразрядных оптоэлектронных кван 1 ующих 40,"..улей., третий ап) ический вход второго одноразрядного Оптоэлектронного

;<вантующееа модуля соединен с выходом первого элемента И, вторые оптические выходы втсрага одноразрядного оптоэлектронного кв()нтующего модуля и четвертого дваи IHGfo разряда второго четырехразряднаго оптоэлектронного KBBHT/j!0(U8rо модуля соединены GàGòâåTñòâåí- а с первым и втарь м входами третьего элемента И, выход каторога соединен с вторым входом второго элемента И, выход которого в каждой разряд: ой ячейке обоих оптоэлектронных регистров соединен с четвертыми оптическими входами второго одноразрядного и первого четырехразрядного оптоэлектронных квантующих модулей и с третьим оптическим входом первого одноразрядного оптоэлектронного квантующего модуля, выход третьего элемента И каждой разрядной ячейки оптически соединен с соответствующим входом элемента И соответствующего оптоэлектронного регистра, выход второго элемента И каждой разрядной ячей,<и, кроме последней, оптичес.(соединен с втор.м входом элемента

ИЛИ последующей разрядной ячейки соотB8TcTB !l0щ8га оптаэлеKTDGHИОго регистра, вторые оптические выходы вторых одноразрядных оптоэлектронных кванту ащих модулей одноименньх разрядных ячеек обоих оптоэлектронных регистров соединены CGGTaeTGT88HHG с первым и вторым входами саответ Toy!Gugего элемента ИЛИ-HE группы, выход каждого злемен ra ИЛИ-НЕ группы оптически соединен с вторым вхОДом f|epaorc элементЯ И в соответствующей яч8йк8 кяждОГО опгаэлектраннОГО реГистра.

1697069

Составитель B.Áåðåçêèí

Техред M.Ìoðãåíòàë Корректор M.ØàpoLUè

Редактор В.Данко

Производственно-издательский комбинат "Патент", г. Ужгород, ул, Гагарина, 101

Заказ.4306 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Оптоэлектронное устройство для вычитания десятичных чисел Оптоэлектронное устройство для вычитания десятичных чисел Оптоэлектронное устройство для вычитания десятичных чисел Оптоэлектронное устройство для вычитания десятичных чисел Оптоэлектронное устройство для вычитания десятичных чисел Оптоэлектронное устройство для вычитания десятичных чисел Оптоэлектронное устройство для вычитания десятичных чисел 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано при изготовлении цифровых оптических процессоров, использующих арифметику остатков

Изобретение относится к вычислительной технике и может быть испогьзосано в специализированных цифровых вычислительных машинах и вычислительных устройствах

Изобретение относится к области вычислительной техники и может быть использовано в оптоэлектронных вычислительных устройствах

Изобретение относится к вычислительной технике и может быть использовано для выполнения операций вычитания десятичных чисел в логико-временных средах

Изобретение относится к вычислительной технике и радиоэлектронике

Изобретение относится к радиоэлектронике и может быть использовано в различных вычислительных устройствах при обработке информации в радиолокационных, радионавигационных системах

Изобретение относится к радиоэлектронике и может быть использовано для обработки информации в вычислительных системах

Изобретение относится к радиоэлектронике и может быть использовано в различных вычислительных: .устройствах при обработке информации в разнообразных радиолокационных, радионавигационных и вычислительных системах

Изобретение относится к радиоэлектронике

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к радиоэлектронике
Наверх