Устройство для контроля последовательностей импульсов

 

Изобретение относится к автоматике и цифровой технике и предназначено для проверки сложных блоков синхронизации, контроллеров, датчиков информации. Цель изобретения - повышение оперативности функционирования, достигается путем введения второго регистра 5, шифратора 7, третьего коммутатора 10, триггера 11, первого и второго элементов И 12 и 13 и одновибратора 14. Устройство также содержит блок 1 памяти, сумматор 2, счетчик 3, первый регистр 4, дешифратор 6, первый и второй коммутаторы 8 и 9. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Фиг. 7 (21) 4748306/21 (22) 11.10.89 (46) 30,03.92. Бюл. № 12 (71) Специальное конструкторское бюро

Производственного объединения "Коммунар" (72) Н.Ф. Сидорен ко, Г, Н.Тимон ькин, В.С.Харченко, С.Н.Ткаченко, Р,И.Могутин и

Б.B.añòðîóìîâ (53) 681.3(088.8) (56) Авторское свидетельство СССР

N 1376088, кл. G 06 F 11/16, 1986.

Авторское свидетельство СССР

¹ 1501064, кл, Н 03 К 5/13, G 06 F 11/16, 1987.

„„5LI „„1723661 А1 (Зц5 Н 03 К 5/19, G 06 F 11/16 (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСЛ ЕДОВАТЕЛ ЬНОСТЕЙ ИМПУЛЬСОВ (57) Изобретение относится к автоматике и цифровой технике и предназначено для проверки сложных блоков синхронизации, контроллеров, датчиков информации. Цель изобретения — повышение оперативности функционирования, достигается путем введения второго регистра 5, шифратора 7, третьего коммутатора 10, триггера 11, первого и второго элементов И 12 и 13 и одновибратора 14. Устройство также содержит блок 1 памяти, сумматор 2, счетчик 3, первый регистр 4, дешифратор 6, первый и второй коммутаторы 8 и 9. 2 ил.

1723661

Выход первого коммутатора 8 соединен первым информационным входом третьео коммутатора 10, выход которого соединен со счетным входом счетчика 3. Выход второго коммутатора 9 соединен с прямым входом второго элемента И 13 и вторым входом первого элемента И 12, выход которого соединен с входом одновибратора 14, Выход одновибратора 14 соединен с К-входом и входом и синхронизации второго регистра 5, с вторым информационным входом третьего регистра 5, с вторым.информационным входом третьего коммутатора 10 и управляющим входом (WR) блока 1 памяти.

Рассмотрим назначение элементов предлагаемого устройства.

Блок 1 памяти представляет собой ОЗУ.

Он предназначен для записи и хранения программ контроля последовательностей импульсов, поступающих на входы 15 устройства. Разрядность ячейки памяти определяется числом и входов 15, по которым поступают импульсы контролируемых последовательностей, и обеспечивает возможность записи кода номера входа, по которому должен поступить очередной импульсс контролируемой последовательности.

Запись информации, поступившей на Dвход блока 1 памяти, осуществляется в ячейку, код адреса которой поступает на адресный вход по импульсу, поступившему на WR-вход.

Сумматор 2 комбинационный служит для формирования адреса ячейки ОЗУ как суммы адреса начальной ячейки памяти, соответствующей контролируемой последовательности (с выхода регистра 4), и номера ячейки, соответствующего текущего такту контроля последовательности импульсов (выходы счетчика 3).

Счетчик 3 служит для подсчета числа импульсов, поступивших на входы 15 устройства и соответствующих контролируемой последовательности, Регистр 4 предназначен для записи адреса начальной ячейки зоны памяти, выделяемой для контроля конкретной последовательности импульсов. Запись адреса осуществляется с входа 16 устройства по синхроимпульсу на входе 17 устройства. Регистр 5 предназначен для записи и хранения информации, поступившей на входы 15 контролируемой последовательности устройства. Запись информации в регистр 5 осуществляется асинхронно с S-входов, а обнуление регистра 5 осуществляется по заднему фронту импульса, поступающего одновременно íà его К- и С-входы.

Изобретение относится к автоматике и цифровой технике и предназначено для с проверки сложных блоков синхронизации, г контроллеров, датчиков информации, используемых в автоматизированных систе- 5 мах управления, обработки информации, связи, Цель изобретения — повышение оперативности функционирования.

На фиг. 1 приведена электрическая фун- 10 кциональная схема устройства; на фиг. 2— временные диаграммы, поясняющие его работу.

Устройство для контроля последовательностей импульсов содержит блок 1 па- 15 мяти, сумматор 2, счетчик 3, регистры 4 и 5, дешифратор 7, первый 8, второй 9 и третий

10 коммутаторы, триггер 11, первый 12 и второй 13 элементы И, одновибратор 14, входы 15 контролируемой последователь- 20 ности, входы номера контролируемой последовательности 16 и синхронизации 17, первый 18 и второй 19 входы режимов работы устройства и выход 20 ошибки.

Входы 15 контролируемой последова- 25 тельности устройства соединены с инфор.мационными входами первого 8 и второго 9 коммутаторов, Прямые управляющие входы первого коммутатора 8 и инверсные управляющие входы второго коммутатора 9 сое- 30 динены с выходами дешифратора 6, Входы кода номера последовательности 16 и синхронизации 17 устройства соединены соответственно с информационным входом и входом синхронизации первого регистра 4, 35 выход которого соединен с первым входом сумматора 2, второй вход которого соединен с выходом счетчика 3. Выход сумматора

2 соединен с адресным входом блока 1 памяти, выход которого соединен с информа- 40 ционным входом дешифратора 6.

Входы 15 контролируемой последовательности устройства соединены с информационным входом второго регистра 5, выход которого соединен с входом шифра- 45 тора 7. Выход шифратора 7 соединен с информационным входом блока 1 памяти.

Первый 18 и второй 19 входы режимов работы устройства соединены соответственно с S- u R-входами триггера 11, нулевой 50 выход которого соединен с первыми управляющим входом третьего коммутатора 10 и управляющим входом дешифратора 6. Единичный выход триггера 11 соединен с вторым управляющим входом третьего 55 коммутатора 10, причем первым входом первого элемента И 12 и инверсным входом второго элемента И 13, выход которого является выходом 20 ошибки устройства.

1723661

10

55

Дешифратор 6 в соответствии с кодом, поступившим с выхода блока 1 памяти; формируетуправляющие сигналы на входы коммутаторов 8 и 9, что позволяет различать импульсы, принадлежащие и не принадле. жащие контролируемой последовательности, Дешифратор 6 — управляемый. Сигнал на его выходе будет сформирован только при наличии единичного сигнала на управляющем входе. При нулевом управляющем сигнале на всех выходах дешифратора 6 будут присутствовать нулевые сигналы.

Шифратор 7 в соответствии с унитарным кодом, поступающим на его вход, формирует на своем выходе двоичный код (код номера кода, по которому поступил импульс) для записи его в блок 1 памяти.

Коммутатор 8 служит для формирования на своем выходе импульса, если поступивший на один из входов 15 устройства импульс соответствует контролируемой последовательности импульсов.

Коммутатор 9 формирует на своем выхо.де импульс при поступлении очередного импульса на один из входов 15 устройства в режиме "Программирование", а в режиме

"Контроль" — если поступивший на один из входов 15 устройства импульс не принадлежит контролируемой последовательности.

Коммутатор 10 предназначен для формирования импульсов на счетный вход счетчика 3, Триггер 11 предназначен для управления режимов работы устройства. В единичное состояние триггер 11 переводится единичным сигналом, поступившим на его

S-вход, в нулевое — íà R-вход. Единичное состояние триггера 11 соответствует режи му "Программирование", а нулевое — режиму "Контроль".

Элемент И 12 служитдля формирования импульса на входе одновибратора 14.

Элемент И 13 предназначен для формирования сигнала ошибки.

Одновибратор 14 служит для синхронизации работы устройства в режиме "Программирование".

Устройство для контроля последовательностей импульсов работает следующим образом.

Перед началом функционирования элементы памяти устройства устанавливаются в ноль, Цепи начальной установки на фиг. 1 условно не показаны. В регистр 4 с входа 16 записывается адрес первой ячейки, соответствующей контролируемой последовательности, по синхроимпульсу, поступившему на вход 17. На вход 18 устройства поступает единичный импульс, и триггер 11 переходит в единичное состоя15

45 ние, т.е. устройство переходит в режим

"Программирование".

Единичный сигнал с единичного выхода триггера 11 закроет элемент И 13, откроет коммутатор 10 по второму информационному входу и элемент И 12.

Нулевой сигнал с нулевого выхода триггера 11 закроет дешифратор 6. В результате на его выходах будут присутствовать только нулевые сигналы и коммутатор 8 будет закрыт по всем информационным входам, а коммутатор 9 — открыт по всем входам.

По адресу, поступившему с выхода регистра 4, сумматор 2 формирует адрес ячейки памяти блока 1 памяти.

При поступлении импульса на один из входов 15 устройства (например, 15.J) последний запишется в J-й разряд регистра 5, поступит на вход шифратора 7, в соответствии с которым он сформирует на 0-входе блока 1 памяти двоичный код.

Одновременно с записью в регистр 5 импульс, поступивший на вход 15.J, пройдет на выход коммутатора 9 и далее через открытый элемент И 12 — на вход одновибратора 14. Последний по переднему фронту поступившего на его вход сигнала сформирует на своем выходе единичный импульс, по заднему фронту которого в блок 1 памяти запишется код номера входа (в нашем случае 15.j), по которому поступил импульс, обнулится регистр. 5, и через коммутатор 10 поступит на счетный вход счетчика 3. Счетчик 3 уве, ичит свое состояние на единицу.

В результате этого на выходе сумматора

2 сформируется адрес следующей ячейки памяти ОЗУ.

Следующий импульс, поступивший на один из входов 15 (пусть на 15Л-вход), аналогичным образом запишется íà i-й разряд регистра 5, шифратор 7 сформирует на Dвходах блока 1 памяти код номера i-го входа, по которому поступил импульс.

Одновременно поступивший импульс пройдет через коммутатор 9, элемент И 12 на вход одновибратора и последний сформирует на своем выходе единичный импульс. В результате код, сформированный шифратором 7, запишется в блок 1 памяти, регистр 5 обнулится, а счетчик увеличит свое состояние еще на единицу и на выходе сумматора

2 будет сформирован адрес следующей ячейки.

При поступлении последующих импульсов на вход 15 устройства цикл работы в режиме "Программирование" повторяется.

В результате в блоке 1 памяти формируется программа контроля данной последовательности импульсов.

1723661

Перед началом функционирования устройства в режиме "Контроль" счетчик 3 устанавливается в ноль. Цепи начальной установки на фиг, 1 условно не показаны. В регистр 4 с входа 16 записывается адрес первой ячейки, соответствующей контролируемой последовательности. Это осуществляется по синхроимпульсу, поступившему на вход 17. На вход 19 устройства поступает единичный импульс, и триггер 11 переходит в нулевое состояние, т.е. устройство переходит в режим "Контроль", Единичный сигнал с нулевого выхода триггера 11 открывает первый информационный вход коммутатора 10 и разрешает работу дешифратора b, Нулевой сигнал с единичного выхода триггера 11 закрывает информационный вход коммутатора 10, закрывает элемент И 12 и открывает элемент

И 13, По адресу, поступившему с выхода регистра 4, сумматор 2 формирует адрес ячейки блок 1 памяти, из которой считывается код номера входа (например, 15.j), который поступает на вход дешифратора 6, По этому коду дешифратор 6 формирует единичный сигнал на j-м выходе и нулевые сигналы — на остальных выходах. В результате j-й выходной сигнал дешифратора 6 открывает j-й ин<Ьоомационный вход коммутатора 8 и закрывает j-й информационный вход коммутатора 9.

При поступлении импульса на вход 15,j устройства (т,е. при правильной реализации контролируемой последовательности) последний через коммутаторы 8 и 10 поступит на вход счетчика 3 и переведет его в единичное состояние, В результате этого на выходе сумматора 2 сформируется адрес следующей ячейки блока 1 памяти и на вход дешифратора 6 поступит номер входа, по которому должен поступить очередной импульс контролируемой последовательности (например, вход 15л). При поступлении импульса на вход 15л устройство будет работать аналогичным образом (см. фиг. 2, б).

Если контролируемая последовательность искажена и очередной импульс поступил на другой вход(например, вход15.m), то этот импульс не пройдет на выход коммутатора 8. Однако он пройдет через коммутатор

9 и элемент И 13 на выход 20 устройства и сформирует сигнал ошибки (см. фиг, 2, в).

Аналогично, если одновременно с импульсом по входу 15.) (соответствующим входной последовательности) поступит импульс на любой другой вход (например, 15 m), то этот импульс все равно пройдет на выход коммутатора 9, элемента И 13 и сформирует на выходе 20 сигнал ошибки, По окончании контролируемой последовательности из блока 1 памяти будет считана ячейка, содержащая нулевой код. В результате на всех задействованных выхо5 дах дешифратора 6 будет нулевой код и коммутатор 9 будет открыт по всем выходам.

Поэтому любой импульс, поступивший на входы 15.1 — 15.п устройства, сформирует сигнал ошибки на,выходе 20 устройства.

10 Так как в данном устройстве смена программы контроля производится за время одного цикла контроля, то общее время Т> затрачиваемое на К циклов контроля, можно определить выражением

= КТ„+ GKT p

Тогда выигрыш в оперативности функционирования может быть оценен относи20 тельным снижением общего времени, затрачиваемого на К циклов контроля, по формуле при а = 0 01 I = 25-50; а T> = 19,2-32,67.

Таким образом, данное устройство

30 обеспечивает снижение общего времени, затрачиваемого на К циклов контроля, на

19,2 — 32,6 7 „, Указанное техническое преимущество обеспечивает значительное превосходство

35 данного устройства по оперативности функционирования, достигаемое введением соответствующих конструктивных признаков.

Это обстоятельство значительно расширяет область применения данного устройства.

Формула изобретения

Устройство для контроля последовательностей импульсов, содержащее блок

45 памяти, сумматор, счетчик, первый регистр, дешифратор, первый и второй коммутаторы, причем входы контролируемой последовательности устройства соединены с информационными входами первого и второго

50 коммутаторов, прямые управляющие входы первого коммутатора и инверсные управляющие входы второго коммутатора соединены с выходами дешифратора, входы кода номера последовательности и синхрониза55 ции устройства соединены соответственно с информационным входом и входом синхронизации первого регистра, выход которого соединен с первым входом сумматора, которой вход которого соединен с выходом

1723661

18

Составитель Т.Соколова

Редактор Т.Лошкарева Техред М.Моргентал Корректор С.Шевкун

Заказ 1069 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 счетчика, выход сумматора соединен с адресным входом блока памяти, выход которого соединен с информационным входом дешифратора, о т л и ч а ю щ е е с я тем, что, с целью повышения оперативности функционирования, в него введены второй регистр, шифратор, третий коммутатор, триггер, первый и второй элементы И и одновибратор, причем входы контролируемой последовательности устройства соединены с информационным входом второго регистра, выход которого соединен с входом шифратора, выход которого соединен с информационным, входом блока памяти, первый и второй вхо-. ды режима устройства соединены соответственно с S- u R-входами триггера, нулевой выход которого соединен с первым управляющим входом третьего коммутатора и управляющим входом дешифратора, единичный выход триггера соединен с вторым управляющим входом третьего коммутатора, первым входом пер5 вого элемента И и инверсным входом второго элемента И, выход которого является выходом ошибки устройства, выход первого коммутатора соединен с первым информационным входом третьего коммутатора, выход

10 которого соединен со счетным входом счетчика, выход второго коммутатора соединен с прямым входом второго элемента И и вторым входом первого элемента И, выход которого соединен с входом одновибратора, выход од15 новибратора соединен с К-входом и входом синхронизации второго регистра, с вторым информационным входом третьего коммутатора и управляющим входом блока памяти,

Устройство для контроля последовательностей импульсов Устройство для контроля последовательностей импульсов Устройство для контроля последовательностей импульсов Устройство для контроля последовательностей импульсов Устройство для контроля последовательностей импульсов 

 

Похожие патенты:

Изобретение относится к измерительной технике и предназначено для подавления помех в трактах преобразования сигналов из аналоговой формы в цифровую

Изобретение относится к импульсной технике и может быть использовано для подавления помех в цифровых трактах после аналого-цифрового преобразования

Изобретение относится к импульсной технике и предназначено для контроля и восстановления при сбоях импульсных последовательностей

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники для контроля при передаче и обработке информации

Изобретение относится к радиоизмерительной технике и может быть использованодля проверки и настройки генераторов с линейно-частотной перестройкой

Изобретение относится к импульсной технике и может быть использовано для контроля импульсных последовательностей, в частности для обнаружения потери выходных импульсов сгмагнитоиндукцирнного датчика турбинного преобразователя расхода или для стробирования пачек импульсов в аппаратуре передачи данных

Изобретение относится к импульсной и вычислительной технике и может найти применение в цифровых измерительных приборах

Изобретение относится к радиотехнике и импульсной технике и может быть использовано в радиотехнических устройствах различного назначения, в частности в технике анализа измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике и технике связи и может быть использовано для коррекции фазы процесса за счет добавления в корректируемую последовательность , имеющую высокие требования к положению переднего фронта и длительности импульсов, дополнительных (корректирующих) импульсов, например, при работе с времяэадающими импульсами

Изобретение относится к области вычислительной техники и может быть использовано при построении цифровых устройств, например вычислительных машин повышенной надежности

Изобретение относится к вычислительной технике и может быть использовано при построении контрольно-измерительной аппаратуры и для контроля сдвига фаз между двумя гармоническими сигналами

Изобретение относится к вычислительной технике и может быть использовано в цифровых устройствах обработки информации , отличительной особенностью устройства является, то что оно формирует сигнал сбоя последовательности импульсов при поступлении на вход импульсов, длительность которых меньше или больше заданного значения, а также при пропадании импульса

Изобретение относится к вычислительной и контрольно-измерительной технике и может быть использовано в автоматизированных комплексах проверки логических блоков

Изобретение относится к автоматике и вычислительной технике, а именно к устройствам проверки работоспособности и поиска дефектов дискретных узлов и блоков

Изобретение относится к вычислительной технике и может быть использовано для поиска неисправностей в электронной аппаратуре

Изобретение относится к области автоматики, в частности к устройствам контроля периода следования импульсов

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении тестовой аппаратуры

Изобретение относится к области автоматики и цифровой техники и предназначено для проверки сложных блоков синхронизации, контролеров, датчиков информации, используемых в автоматизированных системах управления, обработки информации, связи

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах диагностирования для контроля сложных аналоговых сигналов, поступающих от объектов управления, а также в системах отладки аналого-цифровых комплексов

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики
Наверх