Устройство для контроля последовательностей импульсов

 

Изобретение относится к области автоматики и цифровой техники и предназначено для проверки сложных блоков синхронизации, контролеров, датчиков информации, используемых в автоматизированных системах управления, обработки информации, связи. Отличительной особенностью устройства является то, что оно позволяет обеспечить контроль многоальтернативного поступления импульса за счет записи в блоке памяти всех входов, по которым может поступить очередной импульс, и формирование очередного адреса обращения к памяти с учетом номера входа, по которому поступил импульс. Целью изобретения является расширение функциональных возможностей за счет контроля последовательностей в произвольном порядке. Поставленная цель достигается за счет введения регистров 4, 5, шифратора 7, группы элементов И 8, элементов И 9, 10, элемента ИЛИ 11, блока 12 элементов ИЛИ, одновибратора 13. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

i

t

Л (я)5 G 06 F 11/16

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4738951/24 (22) 20.09.89 (46) 30.07.91. Бюл, hL 28 (72) Н,Ф,Сидоренко, Г.Н.Тимонькин, С.Н.Ткаченко, В.С.Харченко, P.È.Moãóòèí и

Б.В.Остроумов (53) 681,3(088.8) (56) Авторское свидетельство СССР

1Ф 125930, кл. Н 03 К 5/13, 1985.

Авторское свидетельство СССР

М 1501064, кл. 6 06 F 11/16. 1987, (54)УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСЛЕДОВАТЕЛЬНОСТЕЙ ИМПУЛЬСОВ (57) Изобретение относится к автоматике и цифровой технике и предназначено для проверки сложных блоков синхронизации, контроллеров. датчиков информации,.используемых в автоматизированных систе„„, Ж„„1667080 А1 мах управления, обработки информации. связи. Отличительной особенностью устройства является то, что оно позволяет обеспечить контроль многоальтернативного поступления импульса за счет записи в блоке памяти всех входов, по которым может поступить очередной импульс, и формирование очередного адреса обращения к памяти с учетом номера входа, по которому поступил импульс, Целью изобретения является расширение функциональных возможностей путем обеспечения контроля последовательностей в произвольном порядке. Поставленная цель достигается за счет введения регистров 4 и 5, шифратора 7, группы 8 элементов И, элементов И 9 и 10, элемента ИЛИ 11, блока 12 элементов ИЛИ и одновибратора 13. 2 ил.

1667080

Изобретение относится к автоматике и цифровой технике и предназначено для проверки сложных блоков синхронизации, контроллеров, датчиков информации, используемых в автоматизированных системах управления, обработки информации, связи, Целью изобретения является расшире, ние функциональных возможностей путем, обеспечения контроля последовательно,стей в произвольном порядке.

На фиг,1 приведена функциональная схема предлагаемого устройства; на фиг.2— временная диаграмма его работы.

Устройство содержит блок 1 памяти, сумматор 2, первый 3 второй 4 и третий 5 регистры, коммутатор 6, шифратор 7, группу

8 элементов И, элемент И 9, первый 10 и, второй 11, элементы ИЛИ, блок 12 элементов ИЛИ, одновибратор 13, элемент 14 за держки, входы 15 контролируемых последовательностей, входы 16 кода номера последовательности, такта и вход 17, выход 18 ошибки устройства, выходы 19, 20 и 21 блока 1 памяти и выходы 13.1 и 13.2 одновибратора 13.

Устройство работает следующим образом, Перед началом функционирования элементы памяти устройства устанавливаются в "0", В регистр 3 с входов 16 записываются старшие (код Ао) и через элемент ИЛИ 11 младшие (код Ap ) разряды адреса первой

1 ячейки соответствующей контролируемой последовательности по синхроимпульсу, поступающему на вход 17.

По адресу, поступающему с выхода регистра 3, сумматор 2 формирует адрес (ApAp ) ячейки памяти блока 1, из которой

1 считывается HB выходе i 9 код i J1, KQTopblA поступает на управляющие входы блока 8 элементов И и инверсные управляющие входы коммутатора 6. Единицы в разрядах этого кода соответствуют номерам входов (например, 15.i, 15.j и 15.К), по которым могут поступать импульсы, В результате -й, /-й

- и К-й элементы И группы 8 открываются, а соответствующие информационные входы коммутатора 6 оказываются закрытыми, С выхода 20 блока 1 считывается код смещения Q1 который поступает на группу информационных входов регистра 4.

С выхода 21 блока 1 считывается сигнал метки (например, единичный), который открывает элемент И 9.

При поступлении импульса на вход, 15.j устройста (т.е, при правильной реализации контролируемой последовательности) он через элемент И 8.J подается на вход установки в "1" регистра 5, в J-м разряде которого записывается единица, и через элемент

ИЛИ 10 поступает на вход одновибраторэ

5 13, который формирует на своих выходах

13.1 и 13.2 импульсы т1 и г . По унитарному коду, поступающему с выхода регистра 5, шифратор 7 формирует двоичный код смещения Р1, который через блок элемен10 тов ИЛИ 12 поступает на вторую группу информационных входов регистра 3, lo заднему фронту импульса, проходящего с выхода 13.1 одновибратора 13 через элементы И 9 и ИЛИ 11 на вход разрешения

15 регистра 3, в последний записывается Ар (Ap yP> ), а по заднему фронту того же им1 пульса с выхода 13.1 одновибратора 13, задержанного элементом 14 задержки, в

20 регистр 4 записывается код смещения а1

После записи информации в регистр 3 появляется задний фронт импульса на выходе

13.2 одновибратора 13, по которому регистр

5 обнуляется.

Сумматор 2 формирует адрес Ао (Ap Y

Р1) + Q< очередной ячейки блока 1, из которой с выхода 19 считывается код Мг (например, для входов 15,i, 15.J и 15.К), с выхода

20 — код смещения а2, с выхода 21 — сигнал метки (например, нулевой)..

В результате i, j, К-е элементы И группы

8 остаются открытыми, а i, j. К-е информационные входы коммутатора 6 — закрытыми, Элемент И 9 закрывается нулевым сигналом метки.

При поступлении импульса на вход 15.i устройство работает аналогично предыдущему случаю с той лишь разницей, что информация в регистре 3 не изменяется (фиг.2а), Если контролируемая последовательность искажена и очередной импульс поступает на другой вход (» апример, вход 15,m), то этот импульс не проходит через группу элементов И 8, Однако он проходит через коммутатор 6 на выход 18 устройства и формирует сигнал ошибки (фиг.26).

Аналогично, если одновременно с импульсом по входу 15.J (соответствующим входной последовательности) поступает импульс на любой другой вход(например, вход

15.m), по которому не ожидается поступления импульса, этот импульс также проходит на выход коммутатора 6 и формирует на выходе 18 сигнал ошибки (фиг.2б).

По окончании контролируемой последовательности из блока 1 считывается содержимое ячейки, содержащей нулевой код. В результате блок 8 элементов И закрывается, а коммутатор 6 открывается по всем входам.

1667080

Поэтому любой импульс, поступающий на входы 15.1 — 15.п устройства, формирует сигнал ошибки на выходе 18 устройства, Формула изобретения

Устройство для контроля последовательностей импульсов, содержащее. блок памяти, сумматор, первый регистр и-коммутатор, причем информационные входы коммутатора являются входами контролируемых последовательностей устройства, выход коммутатора является выхо.дом ошибки контролируемой последовательности устройства, первая группа информационных. входов первого регистра является группой входов старших разрядов кода номера контролируемой последовательности устройства, группа выходов первого регистра соединена с первой группой информационных входов сумматора. о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей устройства путем обеспечения контроля последовательностей в произвольном порядке, в него введены второй и третий регистры, шифратор, группа элементов И, элемент И, первый и второй элементы ИЛИ, блок элементов ИЛИ и одновибратор, причем информационные входы коммутатора соединены с первыми входами элементов И группы, выходы которых соединены с входами первого элемента ИЛИ и входами установки в "1" третьего регистра, группа выходов которого соединена с группой входов шифратора, выход первого элемента ИЛИ соединен с входом одновибратора, первый

5 выход которого соединен с С- и К-входами третьего регистра, первый вход второго элемента ИЛИ является тактовым входом устройства, выход второго элемента ИЛИ соединен с входом разрешения записи первого регистра, группа выходов блока эле10 ментов ИЛИ, группа выходов шифратора соединена с первой группой входов которого соединена с второй группой информационных входов первого регистра, группа выходов второго регистра соединена с вто15 рой группой информационных входов сумматора, выходы кода контролируемой последовательности блока памяти соединены с первыми входами элементов И группы и инверсными управляющими входами ком20 мутатора, группа выходов кода смещения блока памяти соединена с группой информацион н ых входов второго регистра, выход метки блока памяти соединен с первым входом элемента И, выход которого соединен с

25 вторым входом второго элемента ИЛИ, вторая группа входов блока элементов ИЛИ является младшими разрядами группы входов номера контролируемой последовательности, второй выход одновибратора

30 соединен с вторым входом элемента И и через элемент задержки с входом разрешения записи второго регистра.

1667080

/7" 1

Редактор А, Лежнина

Заказ 2525 Тираж 417 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина, 101

l7

5j

Составитель Н. Торопова

Техред M,Moðãåíòàë Корректор Т, Малец

Устройство для контроля последовательностей импульсов Устройство для контроля последовательностей импульсов Устройство для контроля последовательностей импульсов Устройство для контроля последовательностей импульсов 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах диагностирования для контроля сложных аналоговых сигналов, поступающих от объектов управления, а также в системах отладки аналого-цифровых комплексов

Изобретение относится к автоматике и вычислительной технике и может быть использовано для идентификации бинарных сигналов, поступающих на вход устройства

Изобретение относится к цифровой вычислительной технике и может быть использовано для контроля быстродействующих цифровых логических блоков

Изобретение относится к вычислительной технике и может быть использовано для контроля последовательности прохождения сигналов в различных автоматизированных системах управления и устройствах автоматики

Изобретение относится к автоматике и цифровой технике и предназначено для проверки сложных блоков синхронизации, контроллеров, датчиков информации, используемых в автоматизированных системах управления, обработки инАормации, свячи

Изобретение относится к автоматике и вычислительной технике и предназначено для контроля сложных блоков синхронизации, контроллеров, датчиков информации

Изобретение относится к вычисли тельной технике и предназначено для г И./ № контроля циклических последовательностей импульсов

Изобретение относится к вычислительной технике и может быть использовано для контроля дискретных сигналов преимущественно в каналах ввода-вывода цифровых вычислительных машин

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к системным контроллерам

Изобретение относится к устройству и способу выработки команд управления приводами самолета

Изобретение относится к вычислительной технике и может быть использовано при построении надежных вычислительно-управляющих систем

Изобретение относится к способам сохранения данных в энергонезависимой ферроэлектрической памяти с произвольной выборкой

Изобретение относится к области обработки файлов, в частности раскрывает сервер с видоизмененной операцией открытия файла

Изобретение относится к вычислительной технике и может быть использовано в цифровых автоматических системах
Наверх