Устройство для передачи информации

 

Изобретение может быть использовано в автоматизированных системах .контроля и управления технологическими процессами и производством. Цель изобретения - повышение быстродействия устройства. Последнее содержит два коммутатора, реверсивный счетчик , блок начальной установки, генератор тактовых импульсов, элемент И, RS-триггер, элемент ИЛИ, группу счетчиков , первый алгебраический сумматор , блок памяти номинальных значений , группу приемных блоков. Каждый приемный блок содержит формирователь тактовых импульсов, элемент ИЛИ-НЕ, формирователь импульсов начальной установки, регистр, элемент задержки, второй алгебраический сумматор и задатчик номинального значения . 5 ил. S

СОЮЭ СОВЕТСКИХ

РЕСПУБЛИК

09) (И) щ) Н 03 N 3/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ASTOPCHOMY СВИДЕТЕЛЬСТВУ выход которого через один из ключевых элементов подключен к первому входу схемы ИЛИ, а через другой ключевой элемент — к входу второго ком. мутатора и второму входу схемы ИЛИ, выход которой связан со счетными .входами второго и четвертого регистров, а выходы второго коммутатора с входами третьих регистров.

Информация с выхода опрашиваемого датчика записывается параллельно в четвертый регистр. По поступлении сигнала "Запуск" на счетные входы четвертого и второго регистров поступают импульсы из генератора, При переполнении четвертого регистра эти импульсы поступают также на счетный вход третьего регистра, соответствующего опрашиваемому датчику.. В

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4767134/24 (22) 06. 12.89 (46) 23.05.92.Бюл. и 19 (71) Азербайджанский институт нефти и химии им.Азизбекова (72) И.М.Абдуллаев, А.Н.Абиев и А.А.Ахмедов (53) 62.50(088.8) (56) Авторское свидетельство СССР

М 697979, кл. G 05 B 23/02, 1978.

Авторское свидетельство CCCP

Р 1164670, кл, G 05 В 23/02, 1985. (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМАЦИИ (57) Изобретение может быть .исполь- зовано в автоматизированных системах контроля и управления технологичесИзобретение относится к автоматике и вычислительной технике и может быть использовано для передачи информации в автоматизированных системах контроля.и управления технологическими процессами и производством .

Известно устройство, содержащее датчики контролируемых параметров, соединенные через регистры, первый коммутатор и элемент совпадения с разрядными входами четвертого регистра, вход обнуления которого соединен с выходом второго регистра, а выходс нулевым входом первого и единичным входом второго триггеров, инверсные выходы соединены с входами элементов совпадения, а прямые выходы - с управляющими входами ключевых элементов, генератор тактовых импульсов,, кими процессами и производством.

Цель изобретения — повышение быстро. действия устройства. Последнее содержит два коммутатора, реверсивный счетчик, блок начальной установки, генератор тактовых импульсов, элемент И, RS-триггер, элемент ИЛИ, группу счетчиков, первый алгебраический сумматор, блок памяти номинальных значений, группу приемных блоков. Каж. дый приемный блок содержит формирователь тактовых импульсов, элемент

ИЛИ-НЕ, формирователь импульсов начальной установки, регистр, элемент задержки, второй алгебраический сумматор и задатчик номинального значения. 5 ил.

173б001

4 момент переполнения второго регистрав третий регистр записывается код, который присутствовал на выходе указанного датчика в момент запуска.

Недостатком устройства является то, что оно обладает низким быстродействием ввиду наличия двух последовательных переносов одной и той же информации {сначала из входного регистра в промежуточный, а затем из промежуточного в выходной), а так"е низко" надежностью,,так как вероятность прохождения промехи существует как при первом, так и при втором последовательном переносе информации, Наиболее близким по технической сущности к предлагаемому является устройство, содеожащее первый коммутатор, информационные входы которого соединены с выходами датчиком контролируемых параметров, а адресный вход является первым адресным входом устройства, реверсивный счетчик, блок начальной установки, элемент ИЛИ, первый вход которого соединен с выходом переполнения реверсивного счетчика, а второй вход — с выходом блока начальной установки, RS-триггер, вход R которого соединен с выходом элемента ИЛИ, а вход S является входом запуска устройства, элемент И, второй вход которого соединен с выходом RS-триггера и с входом разрешения предварительной записи реверсивного счетчика, а выход со счетным входом реверсивного счетчика, генератор тактовых импульсов, выход которого соединен с вторым входом элемента

И, второй коммутатор, информационный вход которого соединен с выходом элемента И, а адресный вход является вторым адресным входом устройства, группа счетчиков, счетные входы которых подключены к выходам второго коммутатора, группа приемных блоков, информационные и тактовые входы, а также выходы сброса которых подключены соответственно к выходам, счетному входу и входу сброса одного из группы счетчиков. Каждый приемный блок содержит последовательно соединенные формирователь тактовых импульсов и элемент ИЛИ-НЕ, формирователь импульсов начальной установки и регистр, информационные входы кото1 рого являются информационными входами блока, управляющий вход соединен с вторым выходом формирователя тактовых импульсов, а вход обнуленияс выходом формирователя импульсов начальной установки и первым входом элемента ИЛИ-НЕ, подключенного выходом к выходу сброса блока.

В процессе работы формирователь импульса начальной установки вырабатывает импульс, который устанавливает режим предустановки реверсивного счетчика, запрещает прохождение импульсов, вырабатываемых генератором, на входы счетчиков, и информация с опрашиваемого датчика через первый коммутатор поступает на реверсивный счетчик. Второй коммутатор при этом подключает к приему информацию соответствующего счетчика, и приемного блока группы. По сигналу запуска импульсы генератора поступают на счетный вход реверсивного счетчика и на счетный вход подключенного счетчика группы, что обеспечивает формирование на соответствующем счетчике группы в момент переполнения реверсивного счетчика кода, соответствующего выходному коду опрашиваемого датчика. С выхода счетЗО чика группы этот код с определенной задержкой записывается на регистр приемного блока группы. Время опроса одного датчика при этом определяется формулой:

35 . T = T 2K+ 3, где К вЂ” десятичное значение максимально возможного кода из транслируемых устройством;

4О Т1 - период следования импульсов на выходе генератора;

Л вЂ” длительность импульсов формируемых формирователем тактовых импульсов.

Данное устройство также обладает низким быстродействием. Это связано с тем, что для записи информации необходимо считывание определенного количества импульсов, соответствую50 щих входному коду. Поэтому при больших значениях входного кода устройство обладает низким быстродействием, т.е. время записи входной информации на регистры блоков приемных ре55 гистров зависит от значения записываемого кода.

Целью изобретения является повышение быстродействия устройства.

173

4001

5

Поставленная цель достигается тем, что в устройство для передачи информации, содержащее два коммутатора, реверсивный счетчик, блок начальной установки, генератор тактовых импульсов, элемент И,. RS-триггер, элемент ИЛИ, группу счетчиков, группу приемных блоков, причем группа информационных входов и адресный вход пер-. вого коммутатора являются соответственно группой информационных входов и первым адресным входом устройства., вторым адресным входом и группой информационных выходов которого служат соответственно адресный вход второго коммутатора и информационные выходы приемных Ьлоков группы, а входом запуска служит S-вход RS-триггера, первый вход элемента ИЛИ соединен с выходом переполнения реверсивного счетчика, второй вход — с выходом блока начальной установки, а выход - с R-входом RS-триггера, выход которого подключен к входу разрешения предварительной записи реверсивного счетчика и первому входу элемента И, второй вход которого подключен к выходу генератора тактовых импульсов, а выход связан со счетным входом реверсивного счетчика и первым информационным входом второго коммутатора,. первая группа выходов которого соединена со счетными входами соответствующих счетчиков группы и тактовыми входами соответствующих приемных блоков группы, информационные входы и выходы сброса которых соединены соответственно с выходами и входами сброса соответствующих счетчиков группы, причем каждый приемный блок группы содержит формирователь тактовых импульсов, элементов ИЛИ-НЕ, форми. рователь импульсов начальной установки и регистр, выход формирователя импульсов начальной установки подключен к соответствующим первому входу элемента ИЛИ-ИЕ и входу оЬнуления регистра, причем входы формирователей тактовых импульсов и выходы элементов ИЛИ-НЕ являются соответственно тактовыми входами и выходами сброса соответствующих приемных блоков группы, информационные выходы которых соединены с выходами регистров, дополнительно введены первый алгебраический сумматор и блок памяти номинальных значений, адресный вход которого соединен с первым адресным входом устрой" ства, а выход — с входом вычитаемого первого алгебраического сумматора, вход уменьшаемого которого соединен

5 с выходом первого коммутатора, а инФормационный выход и выход переноса связаны с установочным входом реверсивного счетчика и вторым информационным входом второго коммутатора, причем в каждый приемный блок группы введен элемент задержки, второй алгебраический сумматор и задатчик номинального значения, выход формирователя тактовых импульсов связан с тактовым входом второго алгебраического сумматора и с входом элемента задержки, выход которого соединен с входом элемента ИЛИ-НЕ и входом разрешения записи регистра, информационный вход которого подключен к выходу . второго алгебраического сумматора, вход обнуления которого подключен к выходу Формирователя импульсов начальной установки, вход уменьшаемого связан с выходом задатчика номинального значения, а вход вычитаемого является одним. из информационных входов приемного блока группы, выходы управления "Сложение-вычитание" которого соединены с входами управления "Сложение-вычитание" второго алгебраического сумматора и подключены к второй группе выходов второго коммутатора °

Каждый технологический параметр

35 имеет номинальное значение, и задача автоматизированного контроля и управления при этом заключается в контроле отклонения параметра,от номинального значения и управлении технологичес40 ким процессом с целью уменьшения этого отклонения до минимального значе ния,. т.е. обеспечение номинального значения контролируемого параметра е технологическом процессе. Поэтому информативным является не абсолютное значение котролируемого параметра, а отклонение его значения от номинального, которое обычно (при нормальных технологических процессах) намного меньше номинального и абсолютного (текущего) значения. Исходя из этого задачи контроля и управления технологическими процессами можно решать на основе контроля отклонения технологического параметра от номинального значения этого параметра. Последнее позволяет уменьшить время обработки результата контроля, 1

Т и= Т gК +ьл + + (2) и К=К- К, то

Поскольку Ф > Т„ получим

Т„(Т

7 17 поскольку при этом разрядность вход-1 ных кодов намного меньше. В этом и заключается сущность предлагаемого устройства, т.е. на реверсивном счетчике записывается коды, соответствующие отклонениям контролируемых параметров от их номинальных значений, полученные в результате вычитания соответствующих кодов на первом алгебраическом сумматоре цифровых кодов.

Далее записанная в реверсивный счетчик информация переносится в приемные блоки. В приемных блоках коды, соответствующие отклонениям и номинальным значениям, суммируются с помощью второго алгебраического сумматора, и код, соответствующий значению контролируемого параметра, записывается на регистр.

Исходя из изложенного выше время опроса одного датчика в предлагаемом устройстве может определяться следующим образом: где К К вЂ” десятичное значение максимально допустимого отклонения кода от номинального; и. время вычитания кодов; с . - время суммирования кодов.

С учетом того, что св =, = 25 нс л л и Тр20 нс, можем принять <е =

Л вЂ” rt

= Т . Тогда

Топ = Т 6K+ 2Т, + .

Тон (Т, (К Ки) + 3 (3) Из выражений (1) и (3) видно, что

Таким образом, сопоставительный анализ с известным устройством позволяет сделать вывод; что предлагаемое устройство обеспечивает повышение быстродействия при увеличении числа датчиков и приемников, обслуживаемых этим устройством."

На фиг.1 приведена структурная схема устройства; на фиг.2 — функциональная схема блока приемных регистров; на фиг.3 — временные диаграммы

36001 8 сигналов в устройстве;- на фиг..4 схема первого алгебраического сумматора; на фиг.5 - схема второго алгебраического сумматора.

Устройство содержит датчики 1 контролируемых параметров, первый коммутатор 2, информационные входы которого соединены с выходами датчиков контролируемых параметров, первый алгебраический сумматор 3, вход уменьшаемого которого соединен с выходом первого коммутатора 2, блок 4 памяти номинальных значений контро1 лируемых параметров, выход которого соединен с входом вычитаемого первого алгебраического сумматора 3, первый адресный вход 5, реверсивный счетчик

6, установочный вход которого соеди2О нен с выходом первого алгебраического сумматора 3, блок 7 начальной установки, элемент ИЛИ 8, первый вход которого соединен с выходом переполнения реверсивного счетчика б, а вто2 рой вход — с выходом блока 7 начальной установки, RS-триггер 9, вход которого соединен с выходом элемента

ИЛИ 8, а вход соединен с входом запуска устройства, элемент И 1О, первый

ЗО вход которого соединен с выходом

RS-триггера 9 и с входом разрешения предварительной записи реверсивного счетчика 6, генератор 11 тактовых импульсов, выход которого соединен с вторым выходом элемента И 10, вто35 рой коммутатор 12 второй информационный вход которого соединен с выхо" дом переноса первого алгебраического сумматора 3, а первый информационный . вход - с выходом элемента И 10, вто40 рой адресный вход 13, группу счетчиков 14, счетные входы которых подключены к первым выходам второго коммутатора 12, группу приемных блоков

15, информационные и тактовые входы,4 а также выходы сброса которых подключены соответственно к выходам, счетному входу и входу сброса одного из счетчиков 14 группы. При этом . адресный вход первого коммутатора 2 о и блока 4 памяти номинальных значений подключены к первому адресному входу 5, адресный вход коммутатора

12 подключен к второму адресному вхо» ду 13, а вторые выходы коммутатора

SS 12 соединены со входами управления

"Сложение-вычитание" приемных блоков 15.

Каждый приемный блок 15 содержит последовательно соединенные формиро36001

5 !

О !

У 1 ватель 16 тактовых импульсов, элемент

;17 задержки, а также элемент ИЛИНЕ 18, выход которого является выходом сброса блока 15, формирователь

19 импульса начальной установки, выход которого соединен с первым входом элемента ИЛИ-НЕ 18, второй алгебраический сумматор 20, вход вычитаемого которого является одним из информационных входов блока 15, а вход управления "Сложение-вычитание" соединен с входом управления "Сложение-вычитание" блока 15 задатчик

21 номинального значения соответствующего контролируемого параметра, выход которого соединен с входом уменьшаемого второго алгебраического сумматора 20, тактовый вход которого соединен с выходом формирователя

16 тактовых импульсов, регистр 22, информационный вход которого соединен с выходом второго алгебраического сумматора 20, а вход обнуления соединен с входом обнуления второго алгебраического сумматора 20 и подключен к выходу формирователя 19 импульса начальной установки, вход разрешения записи регистра 22 соединен с выходом элемента 17 задержки.

Устройство работает следующим образом.

При подаче на устройство питающего напряжения блок 7 начальной установки вырабатывает импульс (фиг,3б), который через элемент ИЛИ 8 (фиг.3в) поступает на R-вход RS-триггера 9 и фиксирует на его выходе уровень логического нуля (фиг.3ж), что устанав ливает режим предустановки реверсивного счетчика 6 и запрещает прохожде- . ние импульсов, вырабатываемых генератором 11 на выход элемента И 10 (фиг.3д,з), В приемных блоках 15 в это же время формирователи 19 импульса начальной установки вырабатывают импульс (фиг.3б), который обнуляет вторые алгебраические сумматоры 20 и регистры 22 и пройдя через элемент

ИЛИ-НЕ 18 (фиг.3г) на входы сброса счетчиков 14, устанавливает их в .нуль.

По истечении времени й„ (фиг.3б) после момента подачи напряжения питания на устройство на выходах бло1ка 7 и формирователей 19 устанавливается уровень. логического нуля, пос. ле чего .устройство принимает управляющие сигналы от системы управления.

Системой управления, в качестве которой можно использовать ЭВМ, или с диспетчерского пульта сначала задают на выходе 5 адрес того датчика

1, на котором присутствует информация, и на входе 13 адрес выхода,на который требуется перенести эту информацию. При этом информация с опрашиваемого датчика 1 через первый коммутатор 2 поступает на вход уменьшаемого первого алгебраического сумматора 3. На вход вычитаемого первого алгебраического сумматора 3 из блока

4 памяти номинальных значений контролируемых параметров поступает код, соответствующий номинальному значению контролируемого параметра. На вы;. ходе алгебраического сумматора 3 формируется код, соответствующий отклонению значения контролируемого параметра от его номинального значения, которой поступает на установочный вход реверсивного счетчика 6. Поскольку реверсивный счетчик 6 находится в режиме предустановки, то в него записывается двоичный код, соответствующий отклонению контролируемого параметра от номинального значения.

Кроме того, второй коммутатор 12 соединяет выход элемента И 10 с входом того из блоков 15 и счетчиков

14, которым присвоен адрес, присутствующий на адресном входе.13, а также выход переноса первого алгебраи" ческого сумматора с входом управления "Сложение-вычитание" приемного блока 15, После этого система управления выдает на вход "Запуск" импульс (фиг.3с), который фиксирует на выходе RS-триггера 9 уровень логической единицы (фиг.3г), что обусловливает режим реверсивного счетчика 6 и разрешает прохождение импульсов

45 с генератора 11 через лемент И 1О (фиг ° Зд,з).

Импульсы с выхода элемента И 10 поступают на счетный вход реверсивного счетчика 6 и через второй ком. мутатор 12 на вход того из счетчиков 14 и блоков 15, адреса которых присутствуют на входе 13.

С каждым импульсом, поступающим

55 на счетный .вход, реверсивный счетчик

6 уменьшает свое содержимое на единицу до тех пор, пока все его разря ды не станут равными нулю и на его

11 173 выходе переполнения не сформируется импульс переполнения.

Импульс переполнения реверсивного счетчика 6 (фиг.3н) при счете на вычитание с выхода переполнения поступает на R-вход RS-триггера 9 и фиксирует на его выходе уровень логического нуля (фиг.3ж) что вновь запрещает прохождение имйульса от гене,ратора 11 через элемент И 10 (фиг.3д, з) и обуславливает режим предустановки реверсивного счетчика 6, По импульсам, которые прошли на счетный вход счетчика 14 и на вход блока 15, адреса которых присутствуют на входе. 13, блок 15 формирует на своих выходах на исполнительный элемент код, соответствующий значению контролируемого параметра, через

Т + Ф + 2 с момента поступления пес реднего фронта последнего из поступающих на этот блок 15 импульсов.

Таким образом, на выходе с заданной системой управления адресом при" сутствует та информация, которая присутствовала на заданном системой управления входе устройства, т.е. на выходе датчика, адрес которого присут ствует на входе 5 к моменту появления импульса на входе "Запуск".Сформированный на каком-либо выходе код сохраняется до следующего сокращения системы управления к данному выходу.

Через время Т ) Т „ с момента поступления импульса запуска система управления снимает коды адресов на входах 5 и 13.

В блоке 15 приемного регистра код, соответствующий значению контролируемого параметра, формируется следующим образом.

При поступлении импульсов с соответствующего выхода коммутатора 12 (фиг.3л) на вход блока 15 по переднему Фронту первого импульса на выходе Формирователя 16 устанавливается уровень логического нуля (фиг.3к).

Через время Т + 1; после момента поступления переднего фронта последнего импульса формирователь 16 устанавливает на своем выходе уровень логической единицы (фиг.3д,к). При этом на выходах уменьшаемого и вычи",. таемого алгебраического сумматдра присутствуют коды, соответствующие отклонению и номинальному значению контролируемого параметра, которые поступают соответственно с выхода

6001 12 счетчика 14 задатчика 21 номинального значения параметра. Кроме того, к блоку 20 через коммутатор 12 поступает также сигнал от выхода переноса первого алгебраического сумматора 3, Этот сигнал устанавливает режим блока 15 в соответствие со знаком результата вычитания.

l0

При установлении на выходе формирователя 16 уровня логического нуля (Фиг.3к) в сумматоре блока 20 суммируются указанные коды и на его выходе формируется код, соответствую15 щий значению контролируемого параметра. Выходной сигнал формирователя 16 после задержки в элементе 17 (фиг.3м) через время ос поступает л на регистр 22 и обеспечивает переза20 пись кода с выхода сумматора 20 на выход регистра 22., Импульс с выхода элемента 17 задержки через элемент ИЛИ-НЕ 18 (фиг.3г) поступает на вход сброса счетчика 14, обнуляя его. Следовательно, на выходах регистра 22 присутствует двоичный код, соответствующий значению контролируемого параметра.

Алгебраические сумматоры построены на базе 4-разрядных интегральных сумматоров К1802 ИИ1 (фиг.4). Сумматор обеспечивает вычитание двух

8-разрядных кодов. На вход I сумматора 3 (ДАО-ДА7) поступает код, со35 ответствующий выходному коду коммутатора 2. На вход II сумматора 3 (DSO-DS7) поступает код, соответствующий выходному коду блэка 4. При этом в сумматоре 3 ocy- "

40 ществляется вычитайие входных кодов.

Результат вычитания подается на выход I (DSO-DS7) сумматора 3 и поступает на установочный вход реверсивного счетчика 6 устройства, А на выходе II сумматора 3 Формируется сигнал, соответствующий знаку результата вычитания, кодов, который поступает на вход II второго коммутатора 12. Причем при положительном

50 результате получается сигнал высокого, а при отрицательном - низкого уровня.

Сумматор 20 (фиг.5) реализован на интегральных микросхемах К1802 ИИ1.

55 На вход I сумматора 20 подается код, поступающий из выхода счетчика

14, а на вход II - выходной код блока 21. Выход Ч сумматора 20 соединен

6001

5

1З 173 с выходом Формирователя 16. При пос.туплении с выхода формирователя 16 сигнала высокого уровня, который подается на управляющие входы STB интегральных сумматоров, входные регистры сумматоров становятся "прозрачными" и коды, имеющиеся на входах

I (DAO — DA7) и II (DBO — DB7), поступают на суммирующие матрицы интегральных сумматоров. При этом на вход IV сумматора 20, который соединен с выходом I коммутатора 12, поступает сигнал знака результата вычитания кодов в сумматоре 3. Если результат . вычитания отрицательный (положительный) то, на вход IV сумматора 20 поступает сигнал низкого (высокого) уровня, который подается на управляющие входы OPA интег-. ральных сумматоров. Поскольку на входы ОРА сумматоров поступил сигнал низкого (высокого) уровня, они работают в режиме сложения (вычитания), Таким образом, в зависимости от уровня сигнала, поступающего из

;выхода I коммутатора 12, в сумматоре

20 устанавливается режим сложения или вычитания.

Обнуление сумматора 20 осуществляется при поступлении от формирователя 19 сигнала высокого уровня. Поскольку вход III сумматора 20 соединен с выходом Формирователя 19, этот сигнал поступает на управляющие входы EDB интегральных сумматоров, и

- поэтому во все разряды вторых регистров сумматоров записываются нули. Кроме этого, выходной сигнал формирователя 19 через элемент ИЛИНЕ 18 поступает на счетчик 14 и сбрасывает его. Поэтому на входе I (DAO-DA7) сумматора 20 присутствует нулевой код. Соответственно, во все разряды первых регистров сумматоров также записываются нули. Таким образом обеспечивается обнуление сумматора 20.

В качестве блока памяти номинальных значений контролируемых параметров можно использовать программируе» мые логические матрицы или известные интегральные ПЗУ и ППЗУ. Второй коммутатор 12 предлагаемого устройства может быть построен на базе двух параллельно включенных коммутаторов, идентичных второму коммутатору известного устройства. Задатчиками но-. минальных значений контролируемых па1

QQ

55 раметров могут служит ь программнь>е переключатели типа ПП10-ХВ.

В качестве остальных узлов предлагаемого устройства можно исполью зовать узлы, идентичные использованным в известном устройстве.

Таким образом, предлагаемое устройство обеспечивает сокращение времени переноса дискретных значений параметров от наперед выбранного латчика на наперед выбранный приемник что позволяет увеличит ь число датчиков и приемников, обслуживаемых этим устройством, или увеличить частоту обращения к каждому датчику, что в свою очередь, позволяет приблизиться к регистрации мгновенных значений параметров, Формула изобретения

Устройство для передачи информации, содержащее два коммутатора, реверсивный счетчик, блок начальной установки, генератор тактовых импульсов, элемент И, RS-триггер, элемент

ИЛИ, группу .счетчиков, группу приемных блоков, причем группа информационных входов и адресный вход первого коммутатора являются соответственно группой информационных входов и первым адресным входом устройства, вторым адресным входом и группой информационных выходов которого служат соответственно адресный вход второго коммутатора и информационные выходы приемных блоков группы, а входом запуска служит S-вход RS-триггера, первый вход элемента ИЛИ соединен с выходом переполнения реверсивного счетчика, второй вход — с выходом блока начальной установки, а выход — с К-входом RS-триггера, выход которого подключен к входу раарещения предварительной записи реверсивного счетчика и первому входу элемента И, второй вход которого подключен к вь>ходу генератора тактовых импульсов, а выход связан со счетным входом реверсивного счетчика и первым информационным входом второго коммутатора, первая группа выходов которого соединена со счетными входами соответствующих счетчиков группы и тактовыми входами соответствую. щих приемных блоков группы, информационные входы и выходы сброса которых соединены соответственно с вы15

15 173600 ходами и входами сброса соответствующих счетчиков группы, причем каждый приемный блок группы содержит формирователь тактовых импульсов, элемент ИЛИ-НЕ, формирователь импульсов начальной установки и регистр, выход формирователя импульсов начальной установки подключен к соответствующим первому входу элемента. 10

HllM-HE и входу обнуления регистра, причем вход формирователей тактовых импульсов-и выходы элементов ИЛИ-НЕ являются соответственно тактовыми входами и выходами сброса соответствующих приемных блоков группы, информационные выходы которых соединены с выходами регистров, о т л ич а ю щ е е с я тем, что, с целью повышения быстродействия, в устрой- рр ство введены первый алгебраический сумматор и блок памяти номинальных значений, адресный вход которого соединен с первым адресным входом устройства, а выход - с входом вычитаемого первого .алгебраического сум-, матора, вход уменьшаемого которого соединен с выходом первого коммутатора, а информационный выход и выход

1 16 переноса связаны с установочным входом реверсивного счетчика и вторым информационным входом второго коммутатора, причем в каждый приемный блок группы введен элемент задержки, второй алгебарический сумматор и задатчик номинального значения, выход формирователя тактовых импульсов связан с тактовым входом второго алгебраического сумматора и с входом элемента задержкя, выход которого соединен с входом элемента ИЛИ-НЕ и входом разрешения записи регистра, информационный вход которого подключен к выходу второго алгебраического сумматора, вход обнуления которого подключен к выходу формирователя им- . пульсов начальной установки, вход уменьшаемого связан с выходом задатчика номинального значения, а вход вычитаемого является одним из информационных входов приемного блока группы, входы управления "Сложе.-. ние-вычитание " которого соединены с входами управления "Сложение-вычитание" второго алгебраического сумматора и подключены к второй группе выходов второго коммутатора.

173600!

1736001

1136001

О-,057

1736001

T 0/O-Ю,Уф

Корректор И.Самборская

Заказ 1824 Тираж Подпиское

ВНИИПИ Государственного комитета по изобретени»к к открытиам при ГКНТ СССР

113035, Москва, Ж-35, Рауаска» иаб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, уп. Гагарина, 161

Составитель А.Ахмедов

Редактор В.Петраа Техред М,Дндык, Ill yy

or/ß ют/7/Р ру/ф

Устройство для передачи информации Устройство для передачи информации Устройство для передачи информации Устройство для передачи информации Устройство для передачи информации Устройство для передачи информации Устройство для передачи информации Устройство для передачи информации Устройство для передачи информации Устройство для передачи информации Устройство для передачи информации Устройство для передачи информации 

 

Похожие патенты:

Изобретение относится к вычислительной технике

Изобретение относится к цифровой обработке сигналов

Изобретение относится к технике связи и вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к электросвязи и может быть использовано в системах телефонной связи при необходимости их сопряжения с речепреобразующими устройствами вокодерного типа

Изобретение относится к электросвязи и может быть использовано в системах телефонной связи при необходимости их сопряжения с речепреобразующими устройствами вокодерного типа

Изобретение относится к области кодирования и передачи информации и может быть использовано в информационных электронных устройствах, звукозаписи, радиовещании, телевидении

Изобретение относится к области кодирования и передачи информации и может быть использовано в информационных электронных устройствах, звукозаписи, радиовещании, телевидении

Изобретение относится к области автоматики и может быть использовано для преобразования аналогового сигнала в цифровой вид с высоким разрешением в сейсморегистрирующей или исследовательской сейсмической аппаратуре

Изобретение относится к технике связи и вычислительной технике и может быть использовано в системах передачи информации при любых видах дельта-модуляции (ДМ)

Изобретение относится к электронной технике специального назначения, конкретно к аналого-цифровым преобразователям интегрирующего типа с сигма-дельта-архитектурой, предназначенным для работы в реальном масштабе времени и обладающим высоким разрешением в элементарном цикле преобразования

Изобретение относится к электронной технике специального назначения, конкретно к аналого-цифровым преобразователям интегрирующего типа с сигма-дельта-архитектурой, предназначенным для работы в реальном масштабе времени и обладающим высоким разрешением в элементарном цикле преобразования

Изобретение относится к измерительной технике и может быть использовано в каскадах модуляции в схемах обработки сигналов
Наверх