Устройство для определения оптимального периода технического обслуживания изделия

 

Изобретение относится к вычислительной технике и может быть использовано в научных исследованиях и технике, где требуется определять минимально необходимое число резервных элементов для обеспечения беспрерывной работы изделия в течение заданного времени и с заданным коэффициентом обеспеченности. С целью расширения области применения за счет реализации вычисления количества минимально необходимого числа резервных элементов устройство содержит два комбинационных сумматора, блок вычисления экспоненты, блок деления, три коммутатора , блок умножения, блок сравнения, два накопительных сумматора, два блока суммирования - умножения, преобразователь амплитуды в длительность, два триггера, формирователь одиночного импульса, блок синхронизации и элемент ИЛИ 1 ил

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 G 06 F 15/46

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

6д фь.

: р 9 () (21) 4828756/24 (22) 12.03,90 (46) 30.05.92. Бюл. М 20 (72) Ю.Б, Гаврилов и А.Н. Тимофеев (53) 681.325(088.8) (56) Авторское свидетельство СССР

М 1320825, кл. G 07 С 3/08, 1985.

Авторское свидетельство СССР

М 1464186, кл. G 07 С 3/08, 1987. (54) УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ

ОПТИМАЛЬНОГО ПЕРИОДА ТЕХНИЧЕСКОГО ОБСЛУЖИВАНИЯ ИЗДЕЛИЯ (57) Изобретение относится к вычислительной технике и может быть использовано в научных исследованиях и технике, где требуется определять минимально необходиИзобретение относится к области вычислительной техники и может быть использовано в научных исследованиях и технике, где требуется определять минимально необходимое число резервных элементов для обеспечения беспрерывной работы изделия в течение заданного времени и с заданным коэффициентом обеспеченности.

Известно устройство, содержащее датчик времени, блок нелинейности, интегратор, блок сравнения, четыре регистра, регистратор, два блока деления, четыре блока умножения, три ключа и два сумматора.

Оно позволяет определять минимально необходимый запас ресурса для работы изделия в течение заданного времени. Однако оно не позволяет определять -минимально необходимое число резервных элементов для обеспечения беспрерывной работы изае>5U аа 1737466 А1 мое число резервных элементов для обеспечения беспрерывной работы изделия в течение заданного времени и с заданным коэффициентом обеспеченности. С целью расширения области применения за счет реализации вычисления количества минимально необходимого числа резервных элементов устройство содержит два комбинационных сумматора, блок вычисления экспоненты, блок деления, три коммутатора, блок умножения, блок сравнения, два накопительных сумматора, два блока суммирования — умножения, преобразователь амплитуды в длительность, два триггера, формирователь одиночного импульса, блок синхронизации и элемент ИЛИ, 1 ил. делия в течение заданного времени и с заданным коэффициентом обеспеченности.

Известно также устройство, содержащее датчик времени, блок нелинейности, три элемента задержки, блок сравнения, два ключа, интегратор, три сумматора, два блока деления и блок умножения. Оно позволяет определять среднее значение числа резервных элементов, необходимых для эксплуатации изделия в течение заданного времени, Однако оно не позволяет определять минимально необходимое число резервных элементов для обеспечения беспрерывной работы изделия в течение заданного времени и с заданным коэффициентом обеспеченности.

Наиболее близким по технической сущности к изобретению является устройство, содержащее датчик времени, блок нелинейности, интегратор, три блока умножения, че1737466

55 тыре сумматора, блок деления, три элемента задержки, компаратор, три ключа и регистратор. Оно позволяет определять среднее значение числа резервных элементов, необходимых для эксплуатации иэделия в течение заданного времени.

Недостатком устройства является невозможность определения минимально необходимого числа резервных элементов для обеспечения беспрерывной работы изделия в течение заданного времени и с заданным коэффициентом обеспеченности в условиях непрерывного контроля работоспособности изделия.

Целью изобретения является расширение области применения за счет реализации вычисления количества минимально необходимого числа резервных элементов, Поставленная цель достигается тем, что в устройство, содержащее два комбинационных сумматора, брок вычисления экспоненты, блок деления, три коммутатора, блок умножения и блок сравнения, причем информационный вход устройства соединен с информационным входом первого коммутатора, выход второго коммутатора соединен с первым входом первого комбинационного сумматора, выход которого соединен с входом делителя блока деления, выход второго комбинационного сумматора соединен с первым входом блока умножения, второй вход которого соединен с выходом блока вычисления экспоненты, а выход подключен к первому информационному входу блока сравнения, второй информационный вход которого подключен к входу задания коэффициента обеспеченности устройства, а выход подключен к входу управления третьего коммутатора, выход которого соединен с выходом устройства, введены два накопительных сумматора, два блока суммирования — умножения, преобразователь амплитуды в длительность, два триггера, формирователь одиночного импульса, блок синхронизации и элемент ИЛИ, причем вход запуска устройства соединен со счетным входом первого триггера, с входом установки в единицу второго триггера и входами сброса первого и второго блоков суммирования — умножения, вход задания единичного уровня сигнала устройства соединен с первыми информационными входами первого и второго блоков суммированияумножения, первым входом второго комбинационного сумматора, информационным входом второго коммутатора и информационным входом первого накопительного сумматора, первый выход которого соединен с информационным в>одом третьего коммутатора, и второй — с вторым информационным входом второго блока суммирования— умножения, выход которого соединен с вторым входом первого комбинационного сумматора, управляющий вход второго коммутатора соединен с выходом второго триггера, информационный вход устройства соединен с вторым информационным входом первого блока суммирования — умножения, выход которого соединен с входом делимого блока деления, выход которого соединен с информационным входом второго накопительного сумматора, выход которого соединен с вторым входом второго комбинационного сумматора, выход первого триггера соединен с управляющим входом первого коммутатора, выход которого соединен с информационным входом преобразователя амплитуды в длительность, управляющий вход которого соединен с выходом первого триггера, а выход подключен к информационному входу блока вычисления экспоненты и входу формирователя одиночного импульса, выход которого соединен с первым входом блока синхронизации и первым входом элемента ИЛИ, выход которого соединен с входом запуска блока сравнения, выход которого подключен к второму входу блока синхронизации, первый выход которого соединен с входами синхронизации первого накопительного сумматора и первого блока суммирования— умножения, второй выход блока синхронизации соединен с входом синхронизации второго блока суммирования — умножения и входом установки в ноль второго триггера, третий и четвертый выходы блока синхронизации соединены с входом синхронизации второго накопительного сумматора и вторым входом элемента ИЛИ соответственно.

Пусть изделие должно непрерывно функционировать в течение заданного времени

z . Считаем, что контроль работоспособности изделия проводится непрерывно и отказ обнаруживается мгновенно. После обнаружения отказа изделие ремонтируется за пренебрежимо короткое время и сразу же возвращается в рабочее состояние, При этом под ремонтом понимается полное восстановление всех исходных свойств изделия. Пусть необходимо обеспечить беспрерывную работу изделия в течение времени х с заданной вероятностью (или коэффициентом обеспеченности) 1 -д, Восстановление работоспособности изделия осуществляется за счет резервных элементов. Пусть функция распределения вероятности появления отказа изделия F(t) за время t имеет экспоненциальное распределение с интенсивностью отказов А, Тогда

1737466

10

25 функция распределения вероятности появления К-го отказа изделия FK(t) за время t будет равна К-й свертке функций распределения F(t):

Fy(t) =(F+ F ()(t), (1) где F (t) — (К-1)-я свертка функций рас*(к->) пределения F(t)

Для экспоненциального закона распределения вероятность появления отказа изделия F<(t) будет иметь распределение

Эрланга порядка К:

Ек(т) = 1 — ехр(-Л t),, — (2)

i 0

Задача обоснования минимально необходимого количества резервных элементов для обеспечения беспрерывной работы изделия в течение заданного времени т с заданным коэффициентом обеспеченности (1 — д) формулируется следующим образом: найти минимальное значение К, при котором выполняется неравенство: ехр j-Лс) ° > — > 1 — д . (3)

i=0

На чертеже приведена схема предлагаемого устройства, Устройство содержит первый накопительный сумматор 1, первый блок 2 суммирования — умножения, первый коммутатор

3, преобразователь 4 амплитуды в длительность, первый триггер 5, второй блок 6 суммирования — умножения, блок 7 деления, формирователь 8 одиночного импульса, блок 9 вычисления экспоненты, первый комбинационный сумматор 10, второй накопительный сумматор 11, второй комбинационный сумматор 12, блок 13 умножения, второй коммутатор 14, блок 15 синхронизации, элемент ИЛИ 16, второй триггер 17, блок 18 сравнения и третий коммутатор 19, Устройство работает следующим образом.

По сигналу "Пуск" с входа запуска устройства первый 5 и второй 17 триггеры переводятся в единичное состояние, первый 2 и второй 6 блоки суммирования — умножения переводятся в состояние готовности к работе. С информационного входа устройства на второй информационный вход первого блока 2 суммирования — умножения и на информационный вход первого коммутатора 3 поступает аналоговый сигнал Лт. По

55 сигналу с выхода первого триггера 5 запускается преобразователь 4 амплитуды в длительность, который преобразует аналоговый сигнал iLt, поступающий с выхода первого коммутатора 3 на информационный вход преобразователя 4 амплитуды в длительность, в импульс длительностью Л г.

ИмпульсдлительностьюЛт с выхода преобразователя 4 амплитуды в длительность поступает на информационный вход блока 9 вычисления экспоненты и на вход формирователя одиночного импульса 8. По переднему фронту импульса запускается блок 9 вычисления экспоненты, а по заднему фронту импульса запускается формирователь 8 одиночного импульса, а блок 9 вычисления экспоненты запоминает значение выходного сигнала в момент Л г, т,е. ехр (-Л г ), Сигнал ехр (-Лt ) поступает на второй вход блока 13 умножения. С входа задания единичного уровня сигнала устройства сигнал единичного уровня поступает на информационный вход второго коммутатора 14, на информационный вход первого накопительного сумматора 1, на первые информационные входы блоков 2 и 6 суммирования— умножения и на первый вход второго комбинационного сумматора 12. Так как в начале работы устройства на втором входе второго комбинационного сумматора 12 будет нулевой сигнал, то сигнал единичного уровня с выхода второго комбинационного сумматора 12 поступает на первый вход блока 13 умножения, Импульс с выхода формирователя одиночного импульса 8 поступает на первый вход блока 15 синхронизации и через элемент ИЛИ 16 на вход запуска блока

18 сравнения. Сигнал ехр (- Лт) с выхода блока 13 умножения поступает на первый вход блока 18 сравнения, на втором входе которого будет значение (1 — д ), поступающее с.входа задания коэффициента обеспеченности устройства. Если ехр (- Л t ) < (1 — д), то на выходе блока 18 сравнения будет нулевой сигнал. По заднему фронту импульса с выхода формирователя одиночного импульса 8 запускается блок 15 синхронизации. Блок 15 синхронизации генерирует на своих выходах последовательности импульсов со скважностью,равной четырем,и сдвинутыми на каждом последующем выходе относительно предыдущего на четверть периода. Импульс с первого выхода блока 15 синхронизации поступает на входы синхронизации первого накопительного сумматора 1 и первого блока 2 суммирования— умножения. По заднему фронту импульса на первом и втором выходах первого накопительного сумматора 1 будут соответственно

1737466 сигналы 2 и 1, а на выходе первого блока 2 суммирования — умножения будет сигнал

)х, который поступает на вход делимого блока 7 деления. Чтобы на выходе блока 7 деления не был сигнал, равный оо, на его вход делителя поступает сигнал единичного уровня с выхода второго коммутатора 14 через первый комбинационный сумматор

10, так как на второй вход первого комбинационного сумматора 10 в это время посту10 пает нулевой сигнал. После окончания импульса на первом выходе блока 15 синхронизации очередной импульс появляется на его втором выходе. Этот импульс поступает на вход синхронизации второго блока 15

6 суммирования — умножения и на вход установки в ноль второго триггера 17. По заднему фронту импульса на выходе второгоблока 6 суммирования — умножения будет сигнал единичного уровня, а второй триггер 20

17 переведется в нулевое состояние. Таким образом, по окончании импульса с второго выхода блока 15 синхронизации на втором входе первого комбинационного сумматора

10 будет сигнал единичного уровня, и на 25 первом — нулевого уровня, на информационном входе второго накопительного сумматора 11 будет сигнал ilt. После окончания импульса на втором выходе блока 15 синхронизации очередной импульс появляется 30 на его третьем выходе, который поступает на вход синхронизации второго накопительного сумматора 11. По окончании импульса на выходе второго накопительного сумматора 11 будет сигнал i m, а на первом входе 35 блока 13 умножения будет сигнал (1+ ilt). На выходе блока 13 умножения будет сигнал ехр (-1s ) (1 + Ь), который поступает на первый вход блока 18 сравнения, После окончания импульса на третьем выходе бло- 40 ка 15 синхронизации очередной импульс появится íà его четвертом выходе, который через элемент ИЛИ 16 поступит на вход запуска блока 18 сравнения. По этому импульсу происходит сравнение сигна- 45 лов на входах блока 18 сравнения. Если ехр (4х ) (1 + х ) < (1 — д ), то на выходе блока 18 сравнения будет нулевой сигнал, который не препятствует окончанию вычислительного процесса. Тогда по окончании 50 импульса на четвертом выходе блока 15 синхронизации очередной импульс появится на его первом выходе и весь цикл вычислений повторится, По окончании импульса на первом выходе блока 15 синхронизации на вы- 55 ходе первого блока 2 суммирования—

2 умножения будет значение (Лг ), на первом и втором выходах первого накопительного сумматора 1 будут соответственно значения 3 и 2. По окончании импульса на втором выходе блока 15 синхронизации на выходе второго блока 6 суммирования — умножения будет значение сигнала 2 !. По окончании импульса на третьем выходе блока 15 синхронизации на выходе второго накопительного сумматора 11 будет значение

Лг+ (As ) /21, а на выходе второго комбинационного сумматора 12 будет значение сигнала 1 + )х+ (Ж ) /2!. Если

2 ехр(— Ь )(1+Лт + (Лг) /2! )< (1 — д), то весь процесс вычислений повторится. Таким образом, в каждом цикле вычислений в накопительных сумматорах значение сигнала на информационном входе суммируется со значением сигнала, который был на их выходах в предыдущем цикле вычислений, а в блоках суммирования— умножения значение сигнала на втором информационном входе перемножается со значением сигнала, который был на их выходах в предыдущем цикле вычислений, Весь процесс вычислений будет повторяться до тех пор, пока не будет выполняться следующее неравенство:

Как только это выполнится, на выходе блока 18 сравнения появится единичный управляющий сигнал, По этому сигналу с первого выхода первого накопительного сумматора 1 через третий коммутатор 19 на выход устройства поступит значение К вЂ” минимально необходимое число резервных элементов для обеспечения беспрерывной работы изделия в течение заданного времени т с заданным коэффициентом обеспеченности (1 -д ). Управляющий сигнал с выхода блока 18 сравнения поступит на второй вход (установ нуля) блока 15 синхронизации. На этом работа устройства заканчивается.

Устройство позволяет определить минимально необходимое число резервных элементов для обеспечения беспрерывной работы изделия в течение заданного времени и с заданным коэффициентом обеспеченности, что повышает эффективность эксплуатации изделий.

Формула изобретения

Устройство для определения оптимального периода технического обслуживания изделия, содержащее два комбинационных сумматора, блок вычисления экспоненты, блок деления, три коммутатора, блок умножения и блок сравнения, причем информационный вход устройства соединен с

1737466

10 информационным входом первого коммутатора, выход второго коммутатора соединен с первым входом первого комбинационного сумматора, выход которого соединен с входом делителя блока деления, выход второго комбинационного сумматора — с первым входом блока умножения, второй вход которого соединен с выходом блока вычисления экспоненты, а выход подключен к первому информационному входу блока сравнения, второй информационный вход которого подключен к входу задания коэффициента обеспеченности устройства, а выход — к входу управления третьего коммутатора, выход которого соединен с выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью расширения области применения за счет реализации вычисления количества минимально необходимого числа резервных элементов, в него введены два накопительных сумматора, два блока суммирования-умножения, преобразователь амплитуды в длительность, два триггера, формирователь одиночного импульса, блок синхронизации и элемент ИЛИ, причем вход запуска устройства соединен со счетным входом первого триггера, с входом установки в "1" второго триггера и входами сброса первого и второго блоков суммирования -умноже. ния, вход задания единичного уровня сигнала устройства соединен с первыми информационными входами первого и второго блоков суммирования-умножения, первым входом второго комбинационного сумматора, информационными входами второго коммутатора и первого накопительного сумматора, первый выход которого соединен с информационным входом третьего коммутатора, а второй — с вторым информационным входом второго блока суммирования-умножения, выход которого соединен с вторым .входом первого комбинационного сумматора, управляющий вход второго ком5 мутатора соединен с выходом второго триггера, информационный вход устройства — с вторым информационным входом первого блока суммирования-умножения, выход которого соединен с входом делимого блока

10 деления, выход которого соединен с информационным входом второго накопительного сумматора, выход которого соединен с вторым входом второго комбинационного сумматора, выход первого триггера соединен с

15 управляющим входом первого коммутатора, выход которого соединен с информационным входом преобразователя амплитуды в длительность, управляющий вход которого соединен с выходом первого триггера, а вы20 ход подключен к информационному входу блока вычисления экспоненты и входу формирователя одиночного импульса, выход которого соединен с первыми входами блока синхронизации и элемента ИЛИ, выход ко25 торого соединен с входом запуска блока сравнения, выход которого подключен к второму входу блока синхронизации, первый выход которого соединен с входами синхронизации первого накопительного

30 сумматора и первого блока суммированияумножения, второй выход блока синхронизации соединен с входом синхронизации второго блока суммирования-умножения и входом установки в "0" второго триггера, 35 третий и четвертый выходы блока синхронизации соединены с входом синхронизации второго накопительного сумматора и вторым входом элемента ИЛИ соответственно.

Устройство для определения оптимального периода технического обслуживания изделия Устройство для определения оптимального периода технического обслуживания изделия Устройство для определения оптимального периода технического обслуживания изделия Устройство для определения оптимального периода технического обслуживания изделия Устройство для определения оптимального периода технического обслуживания изделия 

 

Похожие патенты:

Изобретение относится к области вычислительной и контрольно-измерительной техники и может быть использовано для функционального контроля интегральных схем, больших интегральных схем, микропроцессорных комплектов и цифровых узлов на их основе

Изобретение относится к области вычислительной техники и может быть использовано в специализированных вычислителных машинах и устройствах обработки сигналов для умножения (n x п)-матрицы на вектор

Изобретение относится к вычислительной технике и может быть использовано в специализированных системах цифровой обработки информации

Изобретение относится к вычислительной технике и может быть использовано для измерения фазового сдвига между двумя сигналами и периода входного сигнала

Изобретение относится к измерительногрегистрирующей технике и может применяться в масс-спектрометрах о- Цель изобретения - повышение быстродействия и точности

Изобретение относится к вычис-

Изобретение относится к вычис-

Изобретение относится к автоматике и вычислительной технике и может быть использовано в специализированных матричных вычислителях

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к электронным играм

Микроэвм // 2108619
Изобретение относится к области микропроцессорной техники, в частности, может применяться для реализации обмена информацией

Изобретение относится к области цифровой вычислительной техники и предназначено для обработки двух или больше компьютерных команд параллельно

Изобретение относится к области вычислительной техники и предназначено для создания высокоскоростных систем обработки больших потоков данных в реальном режиме времени

Изобретение относится к цифровым компьютерным системам и предназначено для обработки двух и более команд параллельно

Изобретение относится к вычислительной технике, точнее к построению многопроцессорных векторных ЭВМ

Изобретение относится к вычислительной технике и может найти применение в автоматизированных системах управления АСУ индустриального и специального назначения

Изобретение относится к изготовлению выкроек, в частности таких выкроек, которые должны использоваться при изготовлении предметов одежды
Наверх