Управляемый делитель частоты с дробным коэффициентом деления

 

Изобретение относится к импульсной технике. Цель изобретения - повышение надежности устройства за счет его упрощения. Устройство содержит первый, второй и третий регистры 1, 2 и 3 хранения, сумматор 4, первый и второй инверторы 5 и 6, входную шину 7, четвертый регистр 8 хранения и D-триггер 9, третий инвертор 10, первый и второй элементы ИЛИ 11 и 12, первую и вторую шины 13 и 14 записи, первую и вторую-информационные шины 15 и 16 и выходную шину 17. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)з Н 03 К 23/66

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ rKHT СССР

А

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Сл)

4

Ы

«4

ЯигХ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4736184/21 (22) 05.09.89 (46) 30.05.92.Бюл.N. 20 (71) Научно-исследовательский технологический институт (72) Е,Г.Плетнев и С.И.Попов (53) 621.374.4(088,8) (5á) Авторское свидетельство СССР М

1298908, кл. Н 03 К 23/66, 1985.

Авторское свидетельство СССР 1 л

1274154, кл. Н. 03 К 23/66. 1984.

„„ .Ц „„1737727А1 (54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ

С ДРОБНЫМ КОЭФФИЦИЕНТОМ ДЕЛЕНИЯ (57) Изобретение относится к импульснойтехнике. Цель изобретения — повышение надежности устройства эа счет его упрощения.

Устройство содержит первый, второй и третий регистры 1, 2 и 3 хранения, сумматор 4, первый и второй инверторы 5 и 6, входную шину 7, четвертый регистр 8 хранения и

0-триггер 9, третий инвертор 10, первый и второй элементы ИЛИ 11 и 12, первую и . вторую шины 13 и 14 записи, первую и вторую информационные шины 15 и 16 и выход-. ную шину 17. 2 ил;

1737727

Изобретение относится к импульсной Импульс записи, поступающий по пертехнике и может быть использовано в авто- вой шине 13 записи, по длительности равен мати ке. периоду следования входных импульсов, Цель изобретения — повышение надеж- поступающих по входной шине 7 и синхроности устройства за счет его упрощения. 5 дизирован, например, положительными

На фиг.1 приведена структурно-элект- фронтами импульсов входной частоты. Имрическая схема устройства; на фиг.2 — вре- пульсом записи переписывается код N no менные диаграммы, поясняющие его первой информационной шине 15 в регистр . работу. 3 и дополнительный код 2 по второй инфорУстройство содержит первый, второй и 10 мационной шине в регистр 8 и одноврементретийрегистры1,2 иЗхранения.сумматор но блокируется возможность сброса 4,первыйивторойинверторы5иб,входную триггера 9, предотвращая генерацию вышину 7, четвертый регистр 8 хранения и .ходногоимпульса,чтообеспечивает.навреD-триггер 9, третий инвертор 10, первый и мя действия импульса записи третье соаторой элементы ИЛИ 11 и 12, первую и 15 стояние по выходу регистра 1 и считывавторую шины 13 и 14 записи, первую и вто- we информации с выхода регистра 3. Имрую информационные шины 15 и 16 и вы- пульс записи поступает также на схему ИЛИ ходкую шину 17. 12, обеспечивая третье состояние на выходе

Информационные входы первого и вто- регистра 2 и считывание информации с вырого регистров 1 и.2 соединены с выходами 20 хада регистра 8. С выхода сумматора 4 код сумматора 4, входы записи — соответствен- N-Z отрицательным фронтом импульса на нос входнойшиной7,входомвторого инвер- выходе инвертора 6 переписывается в ретора 6, вторым входом установки 1 гистр2. После завершения импульсазаписи

0-триггера 9 и выходом второго инвертора вплоть до появления выходного импульса

6; входом синхронизации О-триггера 9, вхо- 25 управляемого делителя на первый и второй ды считывания — соответственно с выход- входы сумматора 4 поступает информация с ной шийой 17, выходом D-триггера 9, выходоврегистров3и2соотаетственно,что входом третьего инвертора 10, вторым вхо- обеспечивает в регистре 1, в который индом второго элемента ИЛИ 12 и выходом формация переписывается отрицательным первого инвертора 5, э выходы — соотаетст- 30 фронтом импульса входой частоты, .накоплевенно с первой и второй группой входов ние кода в соответствии с выражением сумматора 4 и выходами третьего и четвер- А +1=Аг+й, того регистров 3 и 8, информационные вхо- где А, Ан-1 — содержимое регистра 1 в I и i+1 ды которых соединены с первой и второй цикле вычисления. информационными шинами 15 и 16, входы 35 - В очередном цикле вычисления, когда записи — с выходом первого элемента ИЛИ на выходе сумматора 4 возникает нулевой

11, а входы считывания — соответственно с или положительный код, переписываемый выходом третьего инвертора 10 и выходом по отрицательному фронту в регистр 1, за второго элемента ИЛИ 12 и входом первого счет присутствия на 0-входе сигнала логиинвертора 5. 40 ческого нуля триггер 9 по синхровходу сбраПервый вход второго элемента ИЛИ 12 сывается, что соответствует формированию соединен с первой шиной 13 записи, пер- выходного импульса устройства, завершаевым входом установки 1 0-триггера 9 и вто- мому установкой триггера 9 по второму входу рым входом первого элемента ИЛИ 11, установки. Генерация выходного импульса первый вход которого соединен с второй 45 устройства сопровождается отключением шиной 14 записи. Выход старшего разряда выходов регистров 3 и 2 от соответственно сумматора 4 соединен с информационным первого и второго входов сумматора 4 и входом 0-триггера 9. подключением к ним выходов регистров 1 и

На диаграмме на фиг.2 показано следу- 8. На выходе сумматора 4 появляется код, ющее: a — импульсы входной частоты; б — 50 равный величине 0-2, где О - остаток от импульсы на первой шине 13 записи; в — деления Z íà N, содержащийся к этому моимпульсы нэ второй шине 14 записи; г — менту времени в регистре 1, Код О-Z перевыходные импульсы; д- код на выходе сум- писывается отрицательным фронтом матора; е — код на выходе регистра 2 после сигнала на выходе инвертора 6 в регистр 2. записи в наго данных; ж — код на выходе 55 Изменение коэффициента преобразорегистра 1 после записи в него данных. вания управляемого делителя частоты, саяУправляемый делитель частоты с дроб- за нное с записью управляющей ным коэффициентом деления работает сле- информации в регистры 3 и 8 при помощи дующим образом. импульса записи, поступающего в устройство по первой шине 13 записи, одновремен1737727 но сопряжено с установкой начального состояния, заключающейся в разрешении считывания на входы сумматора 4 выходной информации регистров 3 и 8 и блокировке воэможности сброса триггера 9 по синхров- 5 ходу.

В ряде случаев изменение коэффициента преобразования необходимо производить беэ установки начального состояния.

Для этого предусмотрена вторая шина 14 10 записи, поступающий по которой импульс записи, синхронизированный с импульсами входной частотытак жекак и импульс запи-.. си по первой шине 13 записи, вызывает запись в регистры 3 и 8 информации, но не 15 производит установку начального состояния устройства.

Управляемый делитель частотыддробным коэффициентом деления позволяет вы- 20 полнять преобразование общего вида.

felix - вх °

Формула изобретения . 25

Управляемый делитель частоты с дробным коэффициентом деления, содержащий первый, второй и третий регистры хранения, сумматор, выходы которого соединены 30 с информационными входами первого регистра хранения, первый и второй инверторы, выходы которых соединены соответственно с входами считывания и записи второго регистра хранения, вход второго инвертора 35 соединен с входной шиной, о т л и ч а ю щ и йс я тем, что, с целью повышения надежности делителя частоты, в него введены четвертый регистр хранения, О-триггер, третий инвертор, первый и второй элементы ИЛИ, первая и вторая шины записи, последняя из которых соединена с первым входом первого элемента ИЛИ, второй вход которого соединен с первым входом второго элемента

ИЛИ, первой шиной записи и первым входом установки единицы 0-триггера, а выход — с входами записи третьего и четвертого регистров хранения, информационные входы которых соединены соответственно с первой и второй информационными шинами, входы считывания — соответственно с выходами инвертора и второго элемента

ИЛИ, а выходы — соответственно с первой и второй группами информационных входов сумматора и выходами первого и второго регистров хранения, информационные входы последнего соединены с выходами сумматора, а вход записи соединен с входом синхронизации D-триггера, информационный вход которого соединен с выходом старшего разряда сумматора, второй вход установки единицы — с входом второго инвертора и входом записи первого регистра хранения, а выход — с входной шиной, входом считывания первого регистра хранения, вторым входом второго элемента ИЛИ и входом третьего инвертора, причем выход второго элемента ИЛИ соединен с входом первого инвертора.

1737727

1 I

I!1 1 )

1

l 1 l

l 1

I l !

I 1

° ) 1

1 !!

1 б

) 1I1

1 1

I !

I )1

1 б 1

1 ! ((t (! I i ! !) I II! I 1)1 I )) ) ) I

1 I !

1 ° 1

) 11 б 1

1 ! 1 б 111 !

) !!

1 (11

I б !!

1 ! б б б

+ф «ф-f

1 ! (/з 5

К=5

Составитель О.Бодряшова

Редактор Ю.Середа Техред М.Моргентал Корректор В.Гирняк

Заказ 1906 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101!

I ! l

Н -Ч 2 !

)к -е ! )

I (Ф

1 б(-л)-3

1 I

1 1 21 Ю !

1 ! ,!

О1

1 б

lg ф

1 (!

I фкцб (1 ! (г-З,o -s !

1 ! !

-/ 12

) 1

I (,i»1 )O

Управляемый делитель частоты с дробным коэффициентом деления Управляемый делитель частоты с дробным коэффициентом деления Управляемый делитель частоты с дробным коэффициентом деления Управляемый делитель частоты с дробным коэффициентом деления 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Изобретение относится к вычислительной технике и может использоваться в устройствах автоматики, в частности, в качестве генератора частоты для шагового привода

Изобретение относится к устройствам пересчета импульсных сигналов и может быть использовано в устройствах обработки импульсных сигналов, в цифровой измерительной технике и специализированных вычислительных устройствах

Изобретение относится к устройствам пересчета импульсных сигналов и может быть использовано в устройствах обработки импульсных сигналов, в цифровой измерительной технихе и специализированных вычислительных устройствах

Изобретение относится к автоматике и вычислительной технике и может использоваться при построении счетчиков с изменяемым модулем счета

Изобретение относится к импульсной технике и может быть использовано для получения тактирующих серий импульсов

Изобретение относится к импульсной технике и может быть использовано в различных цифровых устройствах

Изобретение относится к автоматике и вычислительной технике и позволяет повысить помехоустойчивость многоканального счетчика импульсов, что является техническим результатом, за счет организации его работы в коде Грея и введения энергонезависимого оперативного запоминающего устройства (ОЗУ) и обеспечить возможность программного изменения разрядности счетных каналов за счет организации временной связи между младшей и старшей частями счетного канала с помощью триггеров переноса и четности

Изобретение относится к импульсной технике и может быть использовано при построении синтезаторов частоты

Изобретение относится к автоматике и вычислительной технике, а также к системам автоматического управления и может найти применение в системах числового программного управления, в измерительных и вычислительных устройствах

Изобретение относится к измерительной и вычислительной технике и может быть использовано в системах обработки и передачи информации

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано при построении синтезаторов частоты

Изобретение относится к дискретной импульсной технике, а именно к формирователям интервалов времени высокой точности на структурах, использующих счет по произвольному модулю с постоянным шагом в соответствии с числовыми значениями управляющих кодов, и может быть использовано в аппаратуре электронной автоматики, связи, управления подвижными объектами, локации и контрольно-измерительной техники, например, в имитаторах задерживаемых сигналов

Изобретение относится к импульсной технике и предназначено для построения цифровых устройств деления частоты
Наверх