Анализатор параметрических отказов

 

Изобретение относится к контрольноизмерительной технике. Устройство содержит 2 формирователя 3 и 4 импульсов, 1 элемент НЕ 19, генератор 20 импульсов, три счетчика 8-10, блок 5 памяти минимального времени отказа, четыре элемента И 11-14, блок 6 памяти минимального времени работоспособности, регистр 7, две схемы 17 и 18 сравнения, группу аналого-цифровых преобразователей 1, блок 2 фиксации отказов и два сумматора 15 и 16. 1 ил

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

s G 06 F 15/46

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ с

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4814067/24 (22) 13.04.90 (46) 15.06,92. Бюл. ¹ 22 (71) Московский институт инженеров гражданской авиации (72) С,Ж.Кишенский, Г,М.Иванов, А.Я.Крекер и О.Ю,Христе ко (53) 691.396(088,8) (56) Авторское свидетельство СССР № 1302298, кл. G 06 F 15/46, 1984.

Авторское свидетельство СССР

¹1005073,,кл. G 06 F15/46,,1980.

Авторское свидетельство СССР

¹ 1405076, кл. G 06 F 15/46, 1987.

„„5U„„1741158 А1 (54) АНАЛИЗАТОР ПАРАМЕТРИЧЕСКИХ

ОТКАЗОВ (57) Изобретение относится к контрольноизмерительнойй технике. Устройство содержит 2 формирователя 3 и 4 импульсов, 1 элемент НЕ 19, генератор 20 импульсов, три счетчика 8 — 10, блок 5 памяти минимального времени отказа, четыре элемента И

i 1.-14, блок 6 памяти минимального времени работоспособности, регистр 7, две схемы

17 и 18 сравнения, группу аналого-цифровых преобразователей 1, блок 2 фиксации отказов и два сумматора 15 и 16. 1 ил.

1741158

Изобретение относится к контрольноизмерительной технике и может быть использовано при эксплуатации и проектировании объектов.

Известен анализатор параметрических отказов, содержащий пороговый блок, формирователь импульсов, первый элемент задержки, первый и второй инверторы, пять элементов И, дифференцирующий элемент, два триггера, три счетчика, регистр, генератор импульсов, делитель частоты и элемент

ИЛИ.

Недостатками указанного анализатора являются низкая достоверность анализа, узкие функциональные воэможности и высокая сложность.

Наиболее близким к предлагаемому является анализатор параметрических отказов, содержащий пороговый блок, два элемента задержки, два элемента ИЛИ, формирователь импульса и формирователь паузы, восемь элементов И, пять триггеров, четыре счетчика, переключатель, два инвертора, дифференцирующий элемент, регистр, генератор импульсов и делитель частоты.

Недостатками известного анализатора являются узкие функциональные возможности, не позволяющие анализировать ситуации, когда не отдельный параметр, а их совокупность приводит к отказу, и сложность конструкции, Цель изобретения — расширение функциональных возможностей за счет анализа совокупности параметров, упрощение конструкции анализатора и его настройки на характеристики анализируемого процесса, Поставленная цель достигается тем. что в анализатор параметрических отказов, содержащий два формирователя импульсов. элемент НЕ, генератор импульсов, три счетчика, блок памяти минимального времени отказа и четыре элемента И, выход первого формирователя импульсов соединен с первым входом первого элемента И, выход элемента НЕ подключен к первому входу четвертого элемента И, выход генератора импульсов связан с первым входом третьего элемента И, выход которого соединен со счетным входом первого счетчика, первая группа установочных входов анализатора соединена с группой информационных входов блока памяти минимального времени отказа, введены блок памяти минимального времени работоспособности, регистр, две схемы сравнения, группа аналого-цифровых преобразователей, блок фиксации отказов и два сумматора, информационные входы аналого-цифровых преобразователей являются информационными входами

15 с

50 55 анализатора, входы их запуска и второй вход четвертого элемента И подключены к выходу генератора импульсов, выходы аналого-цифровых преобразователей соединены с входами блока фиксации отказов, выход которого подключен-к входам первого формирователя импульсов, элемента НЕ и к второму входу третьего элемента И, выход первого формирователя импульсов подключен к .входу сброса второго счетчика, счетный вход которого соединен с выходом четвертого элемента И, группа выходов первого счетчика соединена с группами входов первых слагаемых; первого и второго сумматоров и с первой группой входов первой схемы сравнения, группа выходов второго счетчика подключена к группе входов второго слагаемого первого сумматора и к первой группе входов второй схемы сравнения, группа информационных входов блока памяти минимального времени работоспособности является второй группой установочных входов устройства, выходы блоков памяти минимальных времен отказа и работоспособности подключены соответственно к вторым группам входов первой и второй схем сравнения, первый выход второй схемы сравнения через второй формирователь импульсов соединен с входом сброса первого счетчика и с первым входом второго элемента И, второй выход второй схемы сравнения связан с вторым входом первого элемента И, выход которого соединен с входом разрешения записи первого счетчика, группа информационных входов которого подключена к группе выходов первого сумматора, выход первой схемы сравнения связан с вторым входом второго элемента И, выход которого подключен к счетному входу третьего счетчика и к входу разрешения записи регистра, группы выходов третьего счетчика и регистра являются соответственно первой и второй группами выходов анализатора, группа выходов регистра подключена к группе входов второго слагаемого второго сумматора, группа выходов которого соединена с группой информационных входов регистра.

На чертеже представлена структурная схема анализатора.

Анализатор параметрических отказов содержит группу аналого-цифровых преобразователей 1, блок 2 фиксации отказов, первый и второй формирователи 3 и 4 импульсов, блок 5 памяти минимального времени отказа, блок б памяти минимального времени работоспособности, регистр 7, первый, второй и третий счетчики 8-10, с первого по четвертый элементы И 11-14, первь.й и второй сумматоры 15 и 16, схемы

1741158 зом

17 и 18 сравнения, элемент НЕ 19, генератор 20 импульсов, группу 21 информационных входов, первую и вторую группы 22 и 23 установочных входов, а также первую и вторую группы 24 и 25 выходов.

Принцип работы устройства состоит в следующем, Пусть объект имеет К анализируемых параметров. При этом возможны ситуации, когда некоторый параметр в отдельности вызывает отказ объекта или когда каждый параметр не вызывает отказа, но совокупность значений параметров вызывает отказ.

Эти ситуации и учитываются предлагаемым анализатором, Анализатор регистрирует две характеристики объекта — общая продолжительность отказов и их общее количество.

При регистрации .характеристик учитываются следующие условия: отказ фиксируется в случае, когда интервал неработоспособности объекта превышает время Томак,, при этом в длительность отказа после первого выхода за пределы зоны работоспособности включаются все интервалы кратковременного возврата в зону работоспособности тр. которые меньше времени тр мин, а также все интервалы выхода за границы зоны работоспособности точаст, гоч между интервалами zp

° также включаются в длительность общего

ИНтЕРВаЛа ОтКааа т„общ, отказ считается закончившимся, если после очередного выхода за границы работоспособности и возврата интервал работоспособности превысит время тр н, если обшая длительность отказа не преВЫШавт ВРЕМЕНИ tp макс ОтКаэ НЕ фИКСИРУЕт ся.

Фиксация отказа заключается в инктементировании счетчика 10 (значение Np) и в добавлении общего времени отказа в суммарное время то, хранящееся в регистре

7. Длительность текущего отказа то хранится в счетчике 8, длительность очередного интервала работоспособности — в счетчике

9, Анализатор работает следующим обраИсходное состояние счетЧиков и регистров нулевое (соответствующие цепи не показаны). В регистры 5 и б по входам 22 и 23 заносятся в двоичном коде значения то м кс (минимальный интервал неработоспособности, при котором фиксируется отказ) и гр цсбр (минимальная необходимая для решения некоторой задачи длительность работоспособного состояния объекта). Во все одноразрядные ячейки блока 2 заносятся

55 значения "1" или "0" по следующему правилу: если совокупность значений параметров (задающих адрес соответствующей ячейки блока 2) приводит к отказу, в соответствующую ячейку блока 2 записывается "1", в противном случае — "0".

Формирователь 3 формирует короткий положительный импульс по положительному фронту входного сигнала.

Алгоритм работы анализатора следующий, При нахождении объекта в рабочем состоянии (нулевой сигнал с выхода блока 2 и единичный с выхода элемента HE 19) открыт элемент И 14 и импульсы с генератора

29 подсчитываются счетчиком 9 как тр. Появление факта отказа (единичный сигнал на выходе блока 2) вызывает начало анализа данного отказа., При этом возникает несколько вариантов соотношения длительностей отказов и работоспособности, Пусть после начала анализа (включения устройства) сначала имеет место интервал времени больший, чем тр уды, Далее рассмотрим работу устройства в различных случаях, ПУсть имеет место Длительный (т бщ > то макс) НЕПРЕРЫВНЫЙ Откаэ И ПОСЛЕ НЕГО вновь длительный (

НЕ 19 закрывается элемент И 14 и открывается элемент И 13, импульсы с генератора

20 начинают поступать на счетчик 8. После окончания интервала отказа вновь закрывается элемент И 13 и открывается элемент И.

14: производится подсчет tp после данного

ОтКаэа, TBK Как Тр> 7р мин, ТО ПОСЛЕ Тр мин появляется положительный сигнал на выходе "Больше или равно" устройства 18. срабатывает формирователь 4 и сигнал через элемент И 12 инкрементируется в счетчик

10; длительность данного отказа добавляется к содержимому регистра 7 и вновь (в скорректированном виде) записывается в регистр 7, Пусть имеет место короткий (Гообщ томакс ) НЕПрЕрЫВНЫй ОтКаэ И ПОсле него длительный интервал работоспособности. В данном случае импульс с формирователя 4 не проходит через элемент И 12, закрытый нулевым сигналом с выхода "Больше" блока 17. Этот импульс сбрасывает счетчик 8, но отказ не регистрируется.

Пусть длительность отказа произвольная. после чего следует кратковременный интервал работоспособности гр < тр MMH. При

1741158 лей, блок фиксации отказов и два сумматоишенский нтал

Корректор М.Максимишинец

Заказ 2087 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб;, 4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул,Гагарина, 101 этом выход объекта в область отказа вызывает появление сигнала с выхода блока 3, который, проходя через открытый элемент И

11, поступает на счет в счетчик 8, записывая в него код с сумматора 15, равный суммарному времени отказа и кратковременного возвращения в зону работоспособности, после чего сбрасывается счетчик 9 и работа по анализу данного отказа продолжается.

Окончание этого режима работы осуществляется аналогично одному из описанных вариантов работы устройства, Если после начала работы устройства первый отказ наступает через интервал времени, меньший хр,, то при нулевом начальном состоянии счетчика 8 в него записывается время первоначального кратковременного интервала работоспособности устройства.

Таким образом, предлагаемый анализатор учитывает не только отказы по отдельным параметрам, но и по их совокупности, что расширяет его функциональные возможности, кроме того, конструкция и настройка предлагаемого устройства упрощены в сравнении с известным.

Формула изобретения

Анализатор параметрических отказов, содержащий два формирователя импульсов, элемент НЕ, генератор импульсов, три счетчика, блок памяти минимального времени отказа и четыре элемента И, выход первого формирователя импульсов соединен с первым входом первого элемента И, выход элемента НЕ подключен к первому входу четвертого элемента И, выход генератора импульсов связан с первым входом третьего элемента И, выход которого соединен со счетным входом первого счетчика. первая группа установочных. выходов анализатора соединена с группой информационных входов блока памяти минимального времени отказа, отличающийся тем, что, с целью расширения функциональных возможностей за счет анализа совокупности параметров, упрощения конструкции анализатора и его настройки на характеристики анализируемого процесса, в него введены блок памяти минимального времени работоспособности, регистр, две схемы сравнения, группа аналого-цифровых преобразоватеСоставитель С. К

Редактор А,Огар Техред М.Морге

50 ра, информационные входы аналого-цифровых преобразователей являются информационными входами анализатора, входы их запуска и второй вход четвертого элемента

И подключены к выходу генератора импульсов, выходы аналого-цифровых преобразователей соединены с входами блока фиксации отказов, выход которого подключен к входу первого формирователя импульсов, элемента НЕ и к второму входу третьего элемента И, выход первого формирователя импульсов подключен к входу сброса второго счетчика, счетный вход которого соединен с выходом четвертого элемента И, группа выходов первого счетчика соединена с группами входом первых слагаемых первого и второго сумматоров и с первой группой входов первой схемы сравнения, группа выходов второго счетчика подключена к группе входов второго слагаемого первого сумматора и к первой группе входов второй схемы сравнения, группа информационных входов блока памяти минимального времени работоспособности является второй группой установочных входов устройства, выходы блоков памяти минимальных времен отказа и работоспособности подключены соответственно к вторым группам входом первой и второй схем сравнения, первый выход второй схемы сравнения через второй формирователь импульсов соединен с входом сброса первого счетчика и с первым входом второго элемента И, второй выход второй схемы сравнения связан с вторым входом первого элемента И, выход которого соединен с входом разрешения записи первого счетчика, группа информационных входов которого подключена к группе выходов первого сумматора, выход первой схемы сравнения связан с вторым входом второго элемента И, выход которого подключен к счетному входу третьего счетчика и к входу разрешения записи регистра, группы выходов третьего счетчика и регистра являются соответственно первой и второй группами выходов анализатора, группа выходов регистра подключена к группе входов второго слагаемого второго сумматора, группа выходов которого соединена с группой информационных входов регистра,

Анализатор параметрических отказов Анализатор параметрических отказов Анализатор параметрических отказов Анализатор параметрических отказов 

 

Похожие патенты:

Изобретение относится к вычислительной технике, предназначенной для контроля за протеканием случайных процессов, смешанных с помехами

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной техлике и может быть использовано для автоматизагии процесса обучения иностранному языку

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении специализированных , в том иисле и систолических устройств, предназначенных для выполнения операций над матрицами

Изобретение относится к специализированным средствам вычислительной техники и техники связи

Изобретение относится к специализированным средствам вычислительной техники и техники связи

Изобретение относится к устройствам моделирования состояния радиоэлектронных систем

Изобретение относится к цифровой вычислительной технике связи и может быть использовано для моделирования систем связи, вычислительных систем, систем передачи данных, в которых решение о правильности переданного сообщения принимается на приемной стороне

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к электронным играм

Микроэвм // 2108619
Изобретение относится к области микропроцессорной техники, в частности, может применяться для реализации обмена информацией

Изобретение относится к области цифровой вычислительной техники и предназначено для обработки двух или больше компьютерных команд параллельно

Изобретение относится к области вычислительной техники и предназначено для создания высокоскоростных систем обработки больших потоков данных в реальном режиме времени

Изобретение относится к цифровым компьютерным системам и предназначено для обработки двух и более команд параллельно

Изобретение относится к вычислительной технике, точнее к построению многопроцессорных векторных ЭВМ

Изобретение относится к вычислительной технике и может найти применение в автоматизированных системах управления АСУ индустриального и специального назначения

Изобретение относится к изготовлению выкроек, в частности таких выкроек, которые должны использоваться при изготовлении предметов одежды
Наверх