Устройство для преобразования кодов

 

Изобретение относится к технике кодирования и может найти применение в цифровых системах передачи. Цель изобретения - повышение помехоустойчивости устройства для преобразования кодов. Устройство содержит первый и второй элементы И-НЕ 1,2, первый-седьмой триггеры 3-9, сумматор 10 по модулю два, третий-шестой элементы И-НЕ 11-14, первый и второй регистры 15, 16, выход 17 устройства, первый-третий одновибраторы 18-20, делитель 21 частоты, селектор 22 тактовой частоты , седьмой-восемнадцатый элементы И-НЕ 23-34, первый-четвертый элементы НЕ 35-38, первый-третий задающие элементы 39-41и шину 42 логической единицы. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)5 Н 03 M 7/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

О»

Ъ»

4 фь (л)

iC) О

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4814068/24 (22) 13.04.90 (46) 23.06.92, Бюл. М 23

{71) Центральный научно-исследовательский институт связи (72) Ю.Н.Кулакова и А.Р;Розанов (53) 621.325 (088.8) (56) Авторское свидетельство СССР

% 1270900, кл. Н 03 M 7!00. 1985.

Авторское свидетельство СССР

N. 1329572, кл. Н 03 M 7/02, 1985. (54) УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ КОДОВ (57) Изобретение относится к технике кодирования и может найти применение в цифÄÄ5UÄÄ 1743000 А1 ровых системах передачи. Цель изобретения — повышение помехоустойчивости уст-. ройства для преобразования кодов.

Устройство содержит первый и второй элементы И вЂ” Н Е 1, 2, первый-седьмой триггеры

3-9, суммата р 10 по модулю два, третий — шестой элементы И-НЕ 11-14, первый и второй регистры 15, 16, выход 17. устройства, первый — третий одновибраторы 18-20, делитель 21 частоты, селектор 22 тактовой частоTbl, седьмой;восемнадцатый элементы

И вЂ” НЕ 23 — 34, первый — четвертый элементы

НЕ 35-38.. первый-третий задающие элементы 39 — 41и шину 42 логической единицы, 1 ил.

1743000

Изобретение относится к технике кодирования, а именно к устройствам для преобразования кодов, и может найти применение в цифровых системах передачи.

Известно устройство для преобразования кодов, содержащее блок оперативной памяти, подсоединенный к выходам счетчика и подключенный к D-входу триггера, причем 0-вход блока оперативной памяти, R-вход счетчика и выход триггера являются соответственно информационным входом, тактовым входом и выходом устройства.

Недостаток устройства для преобразования кодов — сложность обеспечения широкой области устойчивой работы.

Известно также устройство для преобразования кодов, содержащее первый и второй элементы И вЂ” НЕ, выходы которых соединены с С-входами соответственно первого триггера и второго триггера, инверсный выход которого соединен с первым входом сумматора по модулю два, выход которого соединен с первым входом третьего элемента И вЂ” НЕ, четвертый элемент И вЂ” НЕ, выход которого соединен с Свходом первого регистра, второй регистр, третий триггер, выход которого является выходом устройства, четвертый — седьмой триггеры, пятый и шестой элементы И-НЕ.

Недостаток известного устройства для преобразования кодов — малая помехоустойчивость.

Цель изобретения — повышение помехоустойчивости устройства для преобразования кодов. . С этой целью в устройство для преобразования кодов, содержащее первый и второй элементы И вЂ” Н Е, выходы которых соединены с С-входами соответственно первого триггера и.второго триггера, инверсный выход которого соединен с первым входом сумматора по модулю два, выход которого соединен с первым входом третьего элемента И вЂ” НЕ, четвертый элемент ИНЕ, выход которого соединен с С-входом первого регистра, второй регистр, третий триггер, выход которого является выходом устройства. четвертый — седьмой триггеры, пятый и шестой элементы И вЂ” НЕ, введены . одновибраторы, делитель частоты, селектор тактовой частоты, седьмой-восемнадцатый элементы И вЂ” НЕ, элементы НЕ, задающие . элементы и шина логической единицы, причем вход первого элемента НЕ объединен с первым входом четвертого элемента И-НЕ и является тактовым входом устройства, выход первого элемента НЕ соединен с С-входом второго регистра, первым входом делителя частоты и первым входом первого одновибратора, второй вход которого является входом начальной установки устройства, выход первого одновибратора соединен с вторым входом делителя частоты, первый выход которого соединен с вторым входом четвертого элемента И-НЕ, второй и третий выходы делителя. частоты соединены соответственно через второй и третий одновибраторы с R-входом шестого триггера и

S-входом седьмого триггера и с входом се10 лектора тактовой частоты, вь!ход которого соединен через второй элемент НЕ с С-.входом седьмого триггера и непосредственно с

С-входом третьего триггера и первыми входами восьмого и девятого элементов И вЂ” НЕ, выходы которых соединены соответственно через третий и четвертый элементы НЕ с вторым входом третьего элемента И вЂ” НЕ, первым входом девятого элемента. И.-НЕ и первыми входами второго и одиннадцатого элементов И вЂ” НЕ, первый D-вход и R-вход первого регистра объединены с первым 0входом второго регистра и через первый задающий элемент подключены к шине логической единицы, прямой выход второго

25 разряда второго регистра соединен с вторым D-входом первого регистра, прямые выходы третьего и четвертого разрядов второго регистра — соответственно с третьим 0-входом первого регистра, вторым D30 входом второго регистра, четвертым

0-входом nepsoro регистра и третьим 0-входом второго регистра, четвертый D-вход которого является информационным входом устройства, прямой выход второго разряда

35 первого регистра соединен с первыми входами пятого и шестого элементов И вЂ” НЕ, прямой выход третьего разряда первого регистра — с вторыми входами пятого и шестого элементов И вЂ” HE и с первым входом

40 двенадцатого элемента И-НЕ, прямой выход четвертого разряда первого регистра— с третьим входом шестого элемента И вЂ” HE u первым входом тринадцатого элемента ИНЕ, инверсный выход второго разряда перседьмого элемента И вЂ” НЕ и вторым входом тринадцатого элемента И-НЕ, инверсный выход третьего разряда первого регистра— с вторым входом седьмого элемента И-НЕ, 50 выход которого соединен с первым входом четырнадцатого элемента И вЂ” НЕ, выход которого соединен с первым входом пятнадцатого элемента И-НЕ, инверсный выход четвертого разряда первого регистра — с

55 третьим входом седьмого элемента И вЂ” HE u первым входом шестнадцатого элемента ИН Е, выход пятого элемента И-НŠ— с вторым входом шестнадцатого элемента И вЂ” НЕ, выход шестого элемента И вЂ” НЕ соединен с вторыми входами двенадцатого и

45 ваго регистра соединен с первым входом

I четырнадцатого элементов И вЂ” НЕ, инверс- дом первого регистра 15, При этом выход ный выход шестого триггера — со своим О- третьего триггера 5 является выходом 17 входом, с третьим входом двенадцатого устройства. элемента И вЂ” НЕ и вторым входом пятнадца- Устройство содержит также первый 18, того элемента И-НЕ, прямой выход шестого 5 второй 19 и третий 20 одновибраторы, делитриггера — с третьими входами тринадцато- тель 21 частоты, являющийся делителем ча(р и шестнадцатого элементов И вЂ” HE, выхо-, стоты на три; селектор 22 тактовой частоты, ды тринадцатого и пятнадцатого элемейтов седьмой 23, восьмой 24, девятый 25, десяИ-HE соединены соответственно с первым тый 26, одиннадцатый 27, двенадцатый 28, и вторым входами семнадцатого элемента 10 тринадцатый 29, четырнадцатый 30, пятнадИ вЂ” HE, выход которого соединен с D-входом цатый 31, шестнадцатый 32, семнадцатый четвертого триггера, прямой выход которо- 33 и восемнадцатый 34 элементы И-НЕ, го соединен с вторым входом десятого we- первый 35, второй 36, третий 37 и четвертый мента И-НЕ, выходы двенадцатого и 38 элементы НЕ, первый 39, второй 40 и шестнадцатого элементов И-НŠ— соответ- 15 третий 41 задающие элементы, каждый из ственно с первым и вторым входами восем- которых выполнен в виде резистора, и шину надцатого элемента И вЂ” НЕ, выход которого 42 логической единицы. Вход первого элесоединен с D-входом пятого триггера, пря- мента НЕ 35 объединен с первым входом мой выход которого соединен с вторым вхо- четвертого элемента И вЂ” НЕ 12 и является дом одиннадцатого элемента И-НЕ. 20 тактовым входом43устройства. Выходперинверсный выход пятого триггера — с треть- вого элемента НЕ 35 соединен с С-входом им входом третьего элемента И вЂ” НЕ и вто- второго регистра 16, первым входом делитерым входом второго элемента И вЂ” НЕ. ля 21 частоты и первым входом первого од. выходы третьего, десятого и одиннадцатого новибратора 18, второй вход которого элементов И вЂ” НŠ— соответственно с пер- 25 является входом 44 начальной установки усвым, вторым и третьими входами первого тройства, элемента И-НЕ, инверсный выход первого В устройстве выход первого одновибратриггера соединен с его О-входом, прямой тора 18 соединен с вторым входом делителя выход — с О-входами второго и третьего . 21 частоты, первый выход которого соедитриггеров и вторым входом сумматора по 30 нен с вторым входом четвертого элемента модулю два, $-входы и R-входы первого-пя- И вЂ” НЕ 12, Второй выходделителя 21 частоты того триггеров объединены и,через второй соединен через второй одновибратор 19 с задающий элемент подключены к шине ло- R-входом шестого триггера 8 и S-входом гической единицы, инверсный выход седь- седьмого триггера 9. Третий выход делителя мого триггера соединен с его D-входом и с 35 21 частоты соединен через третий одновибвторым входом девятого элемента И вЂ” НЕ, ратор 20 с входом селектора 22 тактовой прямой выход седьмого триггера соединен частоты, выход которого соединен через с С-входами четвертого и шестого триггеров второй элемент НЕ 36 с С-входом седьмого и с вторым входом восьмого элемента И вЂ” триггера 9 и непосредственно с С-входом

НЕ, S-вход шестого триггера и R-входседь- 40 третьего триггера 5 и первыми входами мого триггера объединены и через третий: восьмого 24 и девятого 25элементов И-НЕ, задающий элемент подключены к шине ло- Выход восьмого элемента И-НЕ 24 соедигической единицы. нен через третий элемент НЕ 37 с вторым

На чертеже изображена схема одного входом третьего элемента И вЂ” НЕ и первым из возможных вариантов предложенного 45. входом десятого элемента И вЂ” НЕ 26. Выход устройства для преобразования кодов. девятого элемента И вЂ” НЕ 25 соединен через

Устройство содержит первый и второй четвертый элемент НЕ 38 с первыми вход*элементы И-HE 1 и 2, выходы которых сое- ми второго 2 и одиннадцатого 27 элементов динены с С-входами соответственно перво- И вЂ” НЕ. Первый О-вход и R-вход первого рего триггера 3 и второго триггера 4, третий 5, 50 гистра 15 обьединены с первым О-входом четвертый 6, пятый 7, шестой 8 и седьмой 9 второго регистра 16 и через первый задаютриггеры, сумматор 10 по модулю два, тре- щий элемент 39 подключены к шине 42 лотий 11, четвертый t2, пятый 13 и шестой 14 . - гической единицы, Прямой выход второго элементы И-НЕ и первый 15 и второй 16 разрядавторогорегистра16соединенсвторегистры. Инверсный выход второго тригге- 55 рым О-входом первого регистра 15. Прямой рв 4 соединен с первым входом сумматора выход третьего разряда второго регистра 16

10 по модулю два. Выход сумматора 10 по соединен с третьим О-входом первого регимодулю два соединен с первым входом . стра15ивторымО-входомвторого регистра третьего элемента И вЂ” НЕ 11; Выход четвер- 16. Прямой выход четвертого разряда второтого элемента И вЂ” НЕ 12 соединен с C-вхо- ro регистра 16 соединен с четвертым D-вхо-.

1743000 дом первого регистра 15 и третьим D-входом второго регистра 16, четвертый D-вход которого является информационным входом 45 устройства. Прямой выход второго разряда первого ретистра 15 соединен с первыми входами пятого 13 и шестого 14 элементов И-НЕ.

Прямой выход третьего разряда первого регистра 15 соединен с вторыми входами пятого 13 и шестого 14 элементов И-НЕ и с первым входом двенадцатого элемента И—

HE 28. Прямой выход четвертого разряда первого регистра 15 соединен с третьим входом шестого элемента И-HE 14 и первым входом тринадцатого элемента И вЂ” НЕ

29. Инверсный выход второго разряда первого регистра 15 соединен с первым входом седьмого элемента И вЂ” НЕ 23 и вторым входом тринадцатого элемента И-НЕ 29; Инверсный выход третьего разряда первого регистра 15 соединен с вторым входом седьмого элемента И вЂ” НЕ 23. Выход седьмого элемента И-НЕ 23 соединен с первым входом четырнадцатого элемента И-НЕ 30, выход которого соединен с первым входом пятнадцатого элемента И вЂ” НЕ 31, Инверсный выход четвертого разряда первого регистра 15 соединен с третьим входом седьмого элемента И-НЕ 23 и первым вхо-:. дом шестнадцатого элемента И вЂ” НЕ 32. Вы-. ход шестого элемента И-НЕ 14 соединен с вторыми входами двенадцатого 28 и четырнадцатого 30 элементов И вЂ” НЕ.

B ..устройстве также инверсный выход шестого триггера 8 соединен со своим Dвходом и с третьим входом двенадцатого элемента И вЂ” НЕ 28 и вторым входом пятнадцатого элемента И вЂ” НЕ 31. Прямой выход шестого триггера 8 соединен с третьими входами тринадцатого 29 и шестнадцатого

32 элементов И вЂ” НЕ, Выходы тринадцатого

29 и пятнадцатого 31 элементов И соединены соответственно с первым и вторым входами семнадцатого элемента И-НЕ 33, Выход семнадцатого элемента И-НЕ 33 соединен с 0-входом четвертого триггера 6.

Прямой выход четвертого триггера 6 соединен с вторым входом десятого элемента ИНЕ 26, Выходы двенадцатого 28 и шестнадцатого 32 элементов И-НЕ соединены соответственно с первым и вторым входами восеМнадцатого элемента . И-HE

34. Выход восемнадцатого элемента И вЂ” НЕ

34 соединен с 0-входом пятого триггера 7.

Прямой выход пятого триггера 7 соединен с вторым входом одиннадцатого элемента ИНЕ 27. Инверсный выход пятого триггера 7 соединен с третьим входом третьего элемента И-НЕ 11 и вторым входом второго элемента И-НЕ 2. Выходы третьего 11, десятого 26 и одиннадцатого 27 элементов И—

НЕ соединены соответственно с первым, вторым и третьим входами первого элемента И-НЕ 1. Инверсный выход первого триггера 3 соединен с О-входами второго 4 и третьего 5 триггеров и вторым входом сумматора 10 по модулю два. S-входы и R-входы первого 3, второго 4, третьего 5. четвертого

6 и пятого 7 триггеров объединены и через

10 второй задающий элемент 40 подключены к шине 42 логической единицы., Инверсный выход седьмого. триггера 9 соединен с его

D-входом и с вторым входом девятого элемента И вЂ” Н Е 25, Прямой выход седьмого

55 триггера 9 соединен с С-входами четвертого

6 и шестого 8 триггеров и с вторым. входом восьмого элемента И-Н Е 24. S-вход шестого триггера 8 и R-вход седьмого триггера 9 объединены и через третий задающий элемент

41 подключены к шине 42 логической единицы.

Работа предложенного устройства для преобразования кодов происходит следующим образом.

Информационный сигнал в виде двоинного кода поступает с информационного входа 45 устройства. на четвертый D-вход второго регистра 16, воздействующего на первый регистр 15. Запись в первый регистр

15 осуществляется по сигналу с выхода четвертого элемента И вЂ” НЕ 12, íà îòîðûé подается последовательность тактовых импульсов с тактового входа 43 устройства, На четвертый элемент И вЂ” НЕ 12 воздействует также делитель 38 частоты, возбуждае.мый последовательностью тактовых импульсов через первый элемент НЕ 35 и . импульсами начальной установки через первый одновибратор 18. Сигналы с первого регистра 15 поступают на пятый 13, шестой 14; седьмой 23, двенадцатый 28, трийадцатый 29, пятнадцатый 31 и шестнадцатый 32 элементы И-НЕ, на выходах которых импульсы формируются в том случае. когда на седьмой элемент И вЂ” НЕ 23 поступает комбинация "111", на пятый элемент И—

НЕ 13 — комбинация "11Х", на .шестой элемент И-КЕ 14 — комбинация "Х1Х" (но не

"111"), на тринадцатый элемент И-НЕ 29— комбинация "ХХО" (но не "110"), а на двенадцатый элемент И вЂ” НЕ 28 — комбинация

"ОХ1", где Х вЂ” логический "0" или логическая п1н

При этом информация о комбинациях

"000" и "111" собирается на четырнадцатом элементе И-HE.ÇÎ. Далее происходит кодирование, при котором три двоичных комбинации заменяются на две троичные комбинации, причем комбинации "000", "100". "011", "001", "110", "111", "010"

1743000

"101" соответствуют комбинациям "01", "21", "10", "20", "12", "02", "11" "22". На пятнадцатом элементе И-НЕ 31 по сигналу с инверсного выхода шестого триггера 8 выделяется первая половина импульса (уровень логического "0"). На тринадцатом элементе И вЂ” НЕ 29 собирается комбинация

"OX1", что соответствует комбинации "ХО" в троичном коде. При этом на семнадцатом элементе И вЂ” НЕ 33 выделяются все "0" троичного кода. Таким образом, обеспечивается выделение всех логических "1". На двенадцатом элементе И-НЕ 28 собираются "1X" троичного кода,-а тактовой частотой шестого триггера 8 выделяется вторая логическая "1". При этом на выходе восемнадцатого элемента И-НЕ 34 появляется информация о всех логических "1" троичного кода. Затем производится запись "0" в пятый триггер 7, осуществляемая с помощью сигнала седьмого триггера 9, производящего деление частоты на четыре совместно с шестым триггером 8, на который воздействует второй одновибратор 19.

При этом на седьмой триггер 9 через второй элемент НЕ 36 поступает сигнал селектора

22 тактовой частоты, на который через третий одновибратор 20 воздействует делитель

21 частоты, Для определения границ троичного такта троичного кода служат восьмой элемент

И вЂ” НЕ 24 и третий элемент НЕ 37, а для определения середины троичного такта девятый элемент И вЂ” НЕ 25 и четвертый эле- мент НЕ 38.

Если поступает логический "0", то имеется переход на границе троичного такта, а на выходе десятого элемента И-НЕ 26 появляется короткий импульс. На границе такта также может быть переход в зависимости от полярности предыдущей "1", Это определяется вторым элементом И вЂ” НЕ 2, вторым триггером 4 и сумматором 10 по модулю два.

Если имеется пере од, то на выходе третьего элемента И вЂ” НЕ 11 появляется короткий импульс, Если поступает "2" или "0", то всегда имеется переход на середине такта, а это означает, что появляется импульс на выходе одиннадцатого элемента И-НЕ 27, Импульсы с выходов третьего 11, десятого 26 и одиннадцатого 27 элементов И вЂ” НЕ поступают на первый элемент И вЂ” НЕ 4, воздейст-, вующий на первый триггер 3, работающий в режиме счета. Первый триггер 3 формирует сигнал в троичном коде 3848, который подается на третий триггер 5, Перезапись в третий триггер 5 осуществляется с тактовой частотой сигнала с выхода селектора 22 тактовой частоты.- Сформированный третьим триггером 5 троичный код 3848 поступает на выход 17 устройства.

Формула изобретения

Устройство для преобразования кодов, содержащее первый и второй элементы И— НЕ, выходы которых соединены с С-входами соответственно первого триггера и второго

10 триггера, инверсный выход которого соединен с первым входом сумматора по модулю два, выход которого соединен с первым входом третьего элемента И вЂ” НЕ, четвертый элемент И вЂ” НЕ, выход которого соединен с

15 С-входом первого регистра, второй регистр, третий триггер, выход которого является выходом устройства, четвертый — седьмой триггеры, пятый и шестой элементы И вЂ”,НЕ, о тл и ча ющееся тем, что,с целью повыше20 ния помехоустойчивости устройства, в него введены одновибраторы, делитель. частоты, селектор тактовой частоты, седьмой — восемнадцатый элементы И вЂ” НЕ, элементы НЕ, задающие элементы и шина логической

25 единицы, причем вход первого элемента НЕ объединен с первым входом четвертого элемента И вЂ” НЕ и является тактовым входом устройства, выход первого элемента НЕ соединен с С-входом второго регистра, пер30 вым входом делителя частоты и первым входом первого одновибратора, второй вход которого является входом начальной установки устройства, выход первого одновибратора соединен с вторым входом дели35 теля частоты, первый выход которого соединен с вторым входом четвертого элемента И-НЕ, а второй и третий выходы делителя частоты соединены соответственно через второй и третий одновибраторы с R40 входом шестого триггера и S-входом седьмого триггера и с входом селектора тактовой частоты, выход которого соединен через второй элемент НЕ с С-входом седьмого триггера и непосредственно с С-вхо45 дом третьего триггера и первыми входами восьмого и девятого элементов И вЂ” НЕ, выходы которых соединены соответственно через третий и четвертый элементы HF. c вторым входом третьего элемента И вЂ” НЕ и

50 первым входом десятого элемента И вЂ” НЕ и первыми входами второго и одиннадцатого элементов И вЂ” НЕ, первый 0-вход и R-вход первого регистра объединены с первым 0входом второго регистра и через первый

55 задающий элемент подключены к шине логической единицы, прямой выход которого разряда второго регистра соединен с вторым О-входам первого регистра, прямые выходы третьего и четвертого разрядов второго регистра соединены соответствен1743000

Составитель Ю.Кулакова

Техред M.Moðãåíòàë Корректор H.Ðåâñêàÿ

Редактор В.Данко

Заказ g295 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101 но с третьим D-входом первого регистра и вторым D-входом второго регистра и четвертым D-входом первого регистра и третьим 0-входом второго регистра, четвертый

D-вход которого является информационным входом устройства, прямой выход второго разряда первого регистра соединен с первыми входами пятого и шестого элементов

И-НЕ, прямой выход третьего разряда первого регистра соединен с вторыми входами пятого и шестого элементов И вЂ” НЕ и с первым входом двенадцатого элемента И вЂ” НЕ, прямой выход четвертого разряда первого регистра соединен с третьим входом шестого элемента И вЂ” HE и первым входом тринадцатого элемента И вЂ” НЕ, инверсный выход второго разряда первого регистра соединен с первым входом седьмого элемента И вЂ” НЕ и вторым входом тринадцатого элемента ИНЕ, инверсный выходтретьего разряда первого регистра соединен с вторым входом седьмого элемента И вЂ” НЕ, выход которого соединен с первым входом четырнадцатого элемента И-НЕ, инверсный выходчетвертоt o разряда первого регистра соединен с третьим входом седьмого элемента И-HE u первым входом шестнадцатого элемента ИНЕ, выход пятого элемента И-НЕ соединен с вторым входом шестнадцатого элемента

И-НЕ, выход шестого элемента И вЂ” НЕ соединен с вторыми входами двенадцатого и четырнадцатого элементов И-НЕ, инверсный выход шестого триггера соединен со своим D-входом и с третьим входом двенадцатого элемента И-НЕ и вторым входом пятнадцатого элемента И вЂ” НЕ, прямой выход шестого триггера соединен с третьими входами тринадцатого и шестнадцатого элементов И-НЕ, выходы тринадцатого и пятнадцатого элементов И вЂ” НЕ соединены соответственно с первым и вторым входами семнадцатого элемента И вЂ” HE, выход кото5 рого соединен с 0-входом четвертого триггера, прямой выход которого соединен с вторым входом деСятого элемента И вЂ” НЕ, выходы двенадцатого и шестнадцатого элементов И вЂ” НЕ соединены соответственно с.

10 первым и вторым входами восемнадцатого элемента И вЂ” НЕ, выход которого соединен с

0-входом пятого триггера, прямой выход ко- торого соединен с вторым входом одиннадцатого элемента И-НЕ, инверсный выход

15 пятого триггера соединен с третьим входом третьего элемента И вЂ” НЕ и вторым входом второго элемента И-НЕ, выходы третьего, десятого и одиннадцатого элементов И вЂ” НЕ соединены соответственно с первым, вто20 рым и третьим входами первого элемента

И вЂ” НЕ, инверсный выход первого триггера соединен с его О-входом, прямой выход — с .

D-входами второго и третьего триггеров и вторым входом сумматора по модулю два, 25 S-входы и R-входы первого-пятого триггеров обьединены и через второй задающий элемент подключены к шине логической единицы, инверсный выход седьмого триггера соединен с его D-входом и с вторым

30 входом девятого элемента И-НЕ, прямой выход седьмого триггера соединен с С-входами четвертого и шестого триггеров и с вторым входом восьмого элемента И вЂ” НЕ, S-вход шестого триггера, R-вход седьмого

35 триггера обьединены и через третий задающий элемент подключены к шине логической единицы.

Устройство для преобразования кодов Устройство для преобразования кодов Устройство для преобразования кодов Устройство для преобразования кодов Устройство для преобразования кодов Устройство для преобразования кодов 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики, является усовершенствованием преобразователя кодов по авт.св

Изобретение относится к вычислительной технике и может быть использовано в системах обработки дискретной информации Цель изобретения - повышение быстродействия

Изобретение относится к вычислительной технике и может быть использовано в системах обработки дискретной информации Цель изобретения - повышение быстродействия

Изобретение относится к вычислительной технике и может быть использовано в системах регистрации цифровых сигналов, например, на магнитно-оптических дисках

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к области вычислительной техники и предназначено для преобразования кода системы остаточных классов в позиционный код

Изобретение относится к вычислительной технике и предназначено для формирования остатка от многоразрядного числа по модулю девятнадцать в модулярной арифметике

Изобретение относится к вычислительной технике и может найти применение в системах передачи цифровой информации

Изобретение относится к вычислительной технике и может быть использовано в системах регистрации цифровых сигналов, например, на магнитнооптических дисках

Изобретение относится к вычислительной технике и предназначено для использования в цифровых вычислительных устройствах, а также в устройствах для формирования конечных полей

Изобретение относится к цифровой связи и может быть использовано в выделителях канальных цифровых сигналов для поеобразования структуры двоичной комбинации сжатием выделяемых символов

Изобретение относится к системам уплотнения и разуплотнения данных, в частности к способу и устройству параллельного кодирования и декодирования данных в системах уплотнения-разуплотнения

Изобретение относится к области сжатия изображения, в частности к сжатию палитризованных изображений с использованием статистического кодера, а также с использованием параллельного статистического кодера

Изобретение относится к автоматике и вычислительной технике, в частности, может быть использовано в системах обработки информации при реализации технических средств цифровых вычислительных машин и дискретной автоматики

Изобретение относится к автоматике и вычислительной технике, в частности может быть использовано в системах обработки информации при реализации технических средств цифровых, вычислительных машин и дискретной автоматики
Наверх