Умножитель частоты

 

Изобретение относится к измерительной технике и может быть использовано при обработке информации, представляемой в виде периодических частотно-импульсных последовательностей. Устройство содержит счетный триггер (1), триггерный блок (2), RS- триггер (3), два реверсивных счетчика (4,5), делитель (б) с переменным коэффициентом деления, два элемента И (7,9), три элемента ИЛИ (8,11,15), два формирователя импульсов (10,14) регистр памяти (12), блок сравнения кодов (13), сигнальный вход умножителя частоты (16). Все перечисленные блоки соединены следующим образом: 1-7-8-4-2-9- 12-13-15-3, 16-6-7, 16-9-8. 16-5-12. 1-5-13. 1-2-10-11-3-5-11, 2-14-15, 2-13. 4-1. В устройстве реверсивный счетчик 4 работает в разных режимах на разных частотах , что позволяет в течение одного периода входной частоты Те (вход 16) определить половину периода выходной частоты (выход RS-триггера З) и в следующие два периода Те воспроизводить выходную частоту на выходе умножителя частоты (это приводит к повышению быстродействия). 2 ил. ./ v fe

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)ю Н 03 В 19/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Фцг. 1 (21) 4882466/09 (22) 09.10.90 (46) 15.11.92, Бюл. М 42 (71) Специальное конструкторское бюро средств автоматизации Производственного объединения "Промприбор" (72) С.И.Губский (56) Авторское свидетельство СССР

N 1427552, кл. Н 03 В 19/00, 1987. (54) УМНОЖИТЕЛ Ь ЧАСТОТЫ (57) Изобретение относится к измерительной технике и может быть использовано при обработке информации, представляемой в виде периодических частотно-импульсных последовательностей. Устройство содержит счетный триггер (1); триггерный блок (2), RSтриггер (3), два реверсивных счетчика (4,5), „, Ы„„1775840 А1

2 делитель (6) с переменным коэффициентом деления, два элемента И (7;9), три элемента

ИЛИ (8,11,15), два формирователя импульсов (10,14) регистр памяти (12), блок сравнения кодов(13), сигнальный вход умножителя частоты (16). Все перечисленные блоки соединены следующим образом: 1-7-8-.4-2-912-13-15-3, 16-6-7, 16-9-8, 16-5-12, 1 — 5 — 13, 1-2 — 10-11-3-5-11, 2-14-15, 2-13, 4-1. В устройстве реверсивный счетчик 4 работает в разных режимах на разных частотах, что позволяет в течение одного периода входной частоты Те(вход 16) определить половину периода выходной частоты (выход

RS-триггера 3) и в следующие два периода

Те воспроизводить выходную частоту на выходе умножителя частоты (это приводит к повышению быстродействия). 2 ил.

1775840

55

Изобретение относится к измерительной технике и может быть использовано при обработке информации, представляемой в виде периодических частотно-импульсных последовательностей.

Известен умножитель частоты, содержащий элемент И, одновибратор, два триггера, реверсивный счетчик и блок задания коэффициента умножителя. Недостатком его является отсутствие линейной зависимости периода выходных импульсов от входных.

Известно устройство умножения частоты следования периодических импульсов, содержащее делитель опорной частоты, клапан, счетчик импульсов поделенной опорной частоты, входного формирователя, блока управления, запоминающего регистра, счетчика импульсов, триггера, сравнивающего устройства, выходного формирователя и дополнительного сравнивающего устройства. Недостатком устройства является невозможность его использования при заранее неизвестной частоте сигнала.

Наиболее близким по техническому решению является умножитель частоты, содержащий два делителя частоты, счетчик, реверсивный счетчик, блок сравнения, два триггера, три элемента ИЛИ, три элемента

И, Недостатком данного устройства является низкое быстродействие, обуславливающее линейное умножение входной частоты лишь по истечению нескольких периодов входной частоты. Другим недостатком устройства является возможность появления выходных импульсов с неравномерным временным дрейфом в процессе настройки.

Целью изобретения является повышение быстродействия. По сравнению с прототипом, у которого работа реверсивного счетчика происходит в режимах суммирования и вычитания на одной опорной частоте, используется в предложенном устройстве работа реверсивного счетчика в разных частотах, что позволяет в течение одного периода входной частоты Те определить половину периода выходной частоты и в следующие два периода Те воспроизводить выходную частоту на выходе умножителя частоты, что позволяет являться существенHblM отличием данного умножителя частоты.

Быстродействие устройства повышено по сравнению с прототипом.т.к. время определения выходной частоты не может превышать одного периода входного сигнала, Данное устройство может быть выполнено на цифровых элементах, в виде микросхемы и не нуждается в настройке.

Поставленная цель достигается тем, что используется умножитель, содержащий последовательно соединенные блок сравнения кодов и первый элемент ИЛИ, последовательно соединенные счетный триггер и первый элемент И, первый реверсивный счетчик, второй и третий элементы

ИЛИ, второй элемент И, RS-триггер, выход которого соединен с управляющим входом первого реверсивного счетчика, информационный выход которого соединен с первым входом блока сравнения кодов, отличающийся тем, что, с целью повышения быстродействия, введены последовательно соединенные триггерный блок и первый формирователь импульсов, второй реверсивный счетчик, второй формирователь импульсов, делитель частоты с переменным коэффициентом деления, регистр памяти, выход которого соединен со вторым входом блока сравнения кодов, управляющий вход которого подсоединен к выходу триггерного блока, при этом выход счетного триггера соединен с первым входом триггерного блока, с управляющим входом второго реверсивного счетчика и со входом сброса первого реверсивного счетчика, информационный выход которого соединен со входом регистра памяти, управляющий вход которого соединен с выходом второго элемента И, первый вход которого подсоединен к выходу триггерного блока, а выход сигнала обнуления второго реверсивного счетчика соединен со вторым входом триггерного блока и входом сброса счетного триггера, выход делителя частоты с переменным коэффициентом деления соединен с другим входом первого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выход которого соединен с тактовым входом реверсивного счетчика, выход второго элемента И соединен со вторым входом второго элемента ИЛИ, выход триггерного блока соединен со входом второго формирователя импульсов, выход которого соединен с другим входом первого элемента ИЛИ, выход которого соединен с

R-входом RS-тригера, а выход сигнала обнуления первого реверсивного счетчика соединен с первым входом третьего элемента

ИЛИ, выход которого соединен с $-входом

RS-триггера, а выход первого формирователя импульсов соединен со вторым входом третьего элемента ИЛИ, а второй вход второго элемента И, тактовый вход делителя частоты с переменным коэффициентом деления и тактовый вход первого реверсивного счетчика объединены и являются опорным входом умножителя частоты, сигнальным входом которого является такто1775840

BblA вход счетного триггера, кодовый вход задания коэффициента деления делителя частоты с переменным коэффициентом деления является входом задания коэффициента умножения умножителя частоты, выходом которого является выход RS-триггера, при этом триггерный блок имеет следующую таблицу состояний; где У1 — У вЂ” состояние входов триггерного блока

Q — Q" — состояние выхода триггерного блока в предыдущий и последующий момент времени

 — уровень логической 1

Н вЂ” уровень логического 0 х — любое состояние

На фиг. 1 представлена структурная схема умножителя частоты; на фиг. 2 — диаграммы, поясняющие его работу, Устройство — умно>китель частоты, содержит счетный триггер 1, триггерный блок

2, RS-триггер 3, реверсивные счетчики 4, 5, делитель частоты с переменным коэффициентом деления 6, элемент И 7, элемент ИЛИ

8, элемент И 9, формирователь импульсов

10, элемент ИЛИ 11, регистр памяти 12, блок сравнения кодов 13, формирователь импульсов 14, элемент ИЛИ 15.

По включению питания счетный триггер

1, триггерный блок 2, RS-триггер 3 устанавливаются в состояние с уровнем логического "0" на выходах, в реверсивных счетчиках

4,5 устанавливается код числа N = О, а коэффициент делителя частоты 6 равен К, Импульсы входной частоты с периодом

Те поступают на вход счетного триггера 1 (фиг. 2а), а с его выхода импульсы длительностью t< = Те поступают на вход элемента

И7 (фиг. 2б), разрешая прохождение частоты опорных импульсов с выхода делителя

f« частоты 6 (при условии, что на тактовый к вход делителя частоты 6 поступает опорная частота f«) на тактовый вход реверсивного счетчика 4 через элемент ИЛИ 8, при этом на управляющий вход реверсивного счетчика 4 поступает уровень логической "1", обуславливающий режим суммирования, По спаду импульса с выхода счетного триггера

1 устанавливается в нулевое состояние реверсивный счетчик 5 и переходит s состояние с уровнем логической "1" на выходе триггерный блок 2, разрешая прохождение импульсов частотой f«через элемент И 9 и элемент ИЛИ 8 на тактовый вход реверсив5 нога счетчика 4, который теперь работает в режиме вычитания, т.к, на его управляющий вход поступает уровень логического "0" с выхода счетного триггера 1. За счет того, что запись в реверсивный,счетчик 4 идет с час10 fan татой, а считывание происходит с часк тотой f«, на выходе обнуления счетчика 4 появляется импульс, отдаленный от заднего фронта импульса на выходе счетного тригге15 Те ра 1 на время Ь- — (фиг. 2в). Этим импульк сом устанавливается в исходное, нулевое, состояние счетный триггер 1 и триггерный блок 2, который блокирует прохождение

20 опорной частоты на тактовый вход реверсивного счетчика 4, при этом на выходе триггерного блока 2 формируется импульс

Те длительностью t< = — (фиг. 2г). По переднек

25 му фронту этого импульса формирователь импульсов 10 формирует короткий импульс, проходящий через элемент ИЛИ 11 на установочный вход S RS-триггера 3, при этом

RS-триггер 3 устанавливается в состояние с

30 уровнем "1" на выходе, который поступает на управляющий вход реверсивного счетчика 5, обуславливая режим суммирования счетчика. За время импульса t> в реверсивный счетчик 5 запишется код N<, причем

35 каждое изменение состояния реверсивного счетчика 5 записывается в регистр памяти

12, но работа блока сравнения кодов блокируется импульсом t<, поступившим на управляющий вход блока сравнения кодов 13

40 с выхода триггерного блока 2. По заднему фронту импульса tg формирователь импульсов 14 формирует короткий импульс, проходящий через элемент ИЛИ 15 на установочный вход R RS-триггера 3, изме45 няя его состояние, уровень логического "0" на его выходе обуславливает режим вычитания реверсивного счетчика 5. Импульс сигнала обнуления с выхода реверсивного счетчика 5 поступает через элемент ИЛИ 11

50 на установочный вход S RS-триггера 3, изменяя его состояния на единичное, снова обуславливая режим суммирования реверсивного счетчика 5. При достижении на информационном выходе реверсивного

55 счетчика 5 кода N на выходе блока сравнения кодов 13 появляется импульс, проходя- . щий через элемент ИЛИ 15 на установочный вход R RS-триггера 3, изменяя его состояние на нулевое. Далее процесс изменения состояния RS-триггера 3 проте1775840 кает аналогично описанному выше, Ка выходе ВЯ-трип.ера 3 формируются импульсы к типа меандр частотой fnvx =- — fe (фиг. 2б).

Формула изобретения

Умножитель частоты, содержащий последовательно соединенные блок сравнения vÎä0 3 и перньlll э!< Грант ИЛИ, г1осладонательно соедине : .: .:...: I . гный триггер и первый элемент И, первый ренерсинный счетчик, второй и третий элемент

ИЛИ, второй элемент И, RS-триггер, ныход которого соединен с управляющим входом первого реверсивного счетчика, информационный выход которого соединен : перным входом блока сравнения кодов, а т л ич а ю шийся тем, что, с целью повышения быстродейстния, введены последовательно соединенные триггерный блок и первый формирователь импульсов, второй ренерсивный счетчик, второй формирователь импульсов, делитель частоты с переме.-гным коэффициентом деления, регистр памяти, выход которого соединен со вторым нхоцом блока сравнения кодов, управляющий вход которого подсоединен к выходу триггерного блока„при этом выход счетного триггера соединен с перньнл входом триггерного блока, с упранлгнощим входом второго реверсивного счетчика и со входом сброса первого реверсивного счетчика, информационный выход которого соединен с входом регистра памяти, управляющий вход которого соединен с выходом второго элемента

И, первый вход которого подсоединен к выходу триггерног0 блока, з выход сигнала обнуления второго реверсивного счетчика соединен со вторым входом триггерного блока и входом сброса счетного триггера, выход делителя частоты с переменным ко1 эффициентом деления соединен с другим входом первого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, выход которого соединен с тактовым входом реверсивного счетчика, выход второго элемента И соединен с вторым входом второго элемента ИЛИ, выход триггерного блока соединен с входом второго формирователя импульсов, выход которого

5 соединен с другим входом первого элемента ИЛИ, выход которого соединен с R входом RS-триггера, а выход сигнала обнуления перного реверсивного счетчика соединен с первым входом третьего элемен10 та ИЛИ, выход которого соединен с S-.âõîдом RS-триггера, выход первого формирователя импульсов соединен со вторым входом третьего элемента ИЛИ, а второй вход второго элемента И, тактовый вход

15 делителя частоты с переменным коэффициентом деления и тактовый вход первого реверсивного счетчика обьМдинены и являются опорным входом умножителя час- . тоты, сигнальным входом которого является

20 тактовый вход счетного триггера, кодовый вход задания коэффициента деления делителя частоты с переменным коэффициентом деления является входом эадания коэффициента умножения умножителя частоты, вы25 ходом которого является выходRS-Tðèããåðà, при этом триггерный блок имеет следующую таблицу состоянии;

35 где У1, Yz — состояния входов триггерного блока;

Q, Q — состояние выхода триггерно40 го блока в предыдущий и последующий моменты времени;

 — уровень логической единицы;

Н вЂ” уровень логического нуля;

x — любое состояние.

1775840

Составитель С.Губский

Техред М.Моргентал Корректор В,Петраш

Редактор

Заказ 4040 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035. Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Умножитель частоты Умножитель частоты Умножитель частоты Умножитель частоты Умножитель частоты 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано в системах передачи , приема и обработки сигналов

Изобретение относится к электронной технике, предназначено для синтеза сигналов с линейно-частотной модуляцией и может быть использовано в радиолокации, широкополосных системах связи и зондирования ионосферы

Изобретение относится к радиотехнике и может быть использовано в радиоприемных и радиопередающих устройствах для полу ения сетки стабильных частот, Устройство содержит: опорный генератор (1), блок установки кода частоты (2), N-I элементов задержки (9|...9м-|)

Изобретение относится к области радиотехники

Изобретение относится к радиотехнике и может использоваться в цифровых синтезаторах частот, основанных на вычислении выборок синусоиды

Изобретение относится к радиотехнике и вычислительной технике, может быть использовано в информационно-измерительных системах

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к измерительной и вычислительной технике и может быть использовано в системах цифровой обработки сигналов

Изобретение относится к технике сверхвысоких частот

Изобретение относится к радиоэлектронике и может найти применение в устройствах генерирования напряжения синусоидальной формы, например, в качестве гетеродинов для преобразователей частоты или в составе синтезаторов частот килогерцевого и низкочастотного диапазонов

Изобретение относится к радиотехнике и может использоваться в радиопередающих и радиоприемных устройствах

Изобретение относится к области радиоэлектроники и может использоваться в устройствах различного назначения, например, в качестве управляемых гетеродинов или датчиков дискретного множества частот

Изобретение относится к радиотехнике и может использоваться в радиопередающих и радиоприемных устройствах

Изобретение относится к электронно-вычислительной технике, предназначено для синтеза сигналов с частотной модуляцией (ЧМ) и может быть использовано в радиолокации, адаптивных широкополосных системах связи

Изобретение относится к измерительной технике и может быть использовано совместно с электромагнитными структуроскопами для дефектоскопии и структуроскопии изделий, в частности, методом вихревых токов
Наверх