Патент ссср 189630

 

ОПИСАН ИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

I89630

Gaea Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

1i.ë. 42m, 15

Заявлено 11Л!.1965 (№ 942545/26-24) с присоединением заявки ¹

Приоритет

МПК G 06f

УДК 681.142.07 (088.8) Комитет по делам изобретений и открытий ори Совете Министров

СССР

Опубликовано ЗО,XI,1966. Бюллегень № 24

Дата опубликования описания 5.1.1967

Авторы изобретения С. Д. Альтшуль, Л. П. Афиногенов, Б. Б. Буянов, В. А. Ведешенков, А. Ф. Волков, Г. И. Гильман, С. М. Доманицкий и В. А. Трапезников

Известны логические устройства, используемые в управляющих логических машинах. содержащие устройства ввода и вывода, запоминающее устройство, устройство управления, логическое устройство, состоящее из схем

НЕ, И, ИЛИ, триггеров и линий задержек.

Предложенное устройство отличается тем, что выход логического блока через вентиль, второй вход которого подключен к первому выходу программного блока, присоединен и входу реле времени, выход которого через другой вентиль, второй вход которого подключен ко второму выходу программного блока, подсоединен к входу логического блока.

Это позволяет выполнять логические операции по временным булевым функциям.

На чертеже показана схема логического устройства.

Она содержит программный блок 1, дешифратор команд 2; входные вентили 8 — 7; выходные вентили 8 — 11, схему ИЛИ 12; инвертор входной переменной 18; сдвигающий регистр 14; схему И 15; логический блок 16; реле времени 17; ячейку памяти 18 (например, статические триггеры) .

Программный блок вырабатывает соответствующую команду, состоящую из адреса входного или выходного вентилей и признака инвертирования входной переменной. Дешифратор команд 2 преобразует код выбранного адреса в управляющий сигнал, подаваемый на соответствующий вентиль 8 — 11.

Одновременно сигнал инвертирования входной переменной подается в логический блок 16 на управляющий вход инвертора 18.

Входные переменные, закодированные цифрами О и 1, поступают на входы 19, 20 вентилей 5 — 6 с системы обегающего контроля или непосредственно с датчиков. Наряду с входными переменными на вход 21 вентиля 8 подается сигнал с выхода 22 реле времени 17, на вход 28 вентиля 4 — с выхода 24 ячейки памяти 18, а на вход вентиля 7 — с выхода логического блока 16. По сигналу с дешифратора команд 2 открывается один из входных вентилей 8 — 7, и входная переменная через схему ИЛИ 12 и инвертор 18 записывается в первый разряд сдвигающего регистра 14. По следующей команде в регистр 14 записывается другая переменная или ее инверсия и т. д.

Когда сдвигающий регистр 14 будет заполнен (количество разрядов сдвигающего регистра выбирается в зависимости от принятого алгоритма n = 1, 2, 3....), по команде открывается один из выходных вентилей 8 — 11, и на одном из выходов 22, 24 — 26 появляется сигнал результата логического умножения, выполненного схемой И 15 над переменными, записанными в регистре 14.

Приведенная схема логического блока удобна для реализации логических функций, пред189630

Составитель А. Плащии

Техред Т. П. Курилко

Корректоры С. Н. Соколова и М. П. Ромашова

Редактор Л. А. Утехина

Заказ 4146113 Тираж 1076 Формат бум. 60 90 /з Объем 0,16 изд. л. Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, д. 2 ставленных в дизъюнктивной нормальной форме.

Описанным выше способом проверяются все элементарные произведения, составляющие функцию, и если хотя бы одно из них равно 1, то на одном из выходов 22, 24 — 2б появляется сигнал, включающий исполнительное устройство. Если произведение содержит число переменных меньше разрядности сдвигающего регистра 14, то количество переменных увеличивают за счет повторения одной из переменных, если же число переменных больше разрядности сдвигающего регистра 14, то результат умножения первых переменных пересылается в первый разряд сдвигающего регистра 14, а затем регистр дополняется остальными переменными.

Аналогичным образом можно построить логический блок, реализующий логические функции, представленные в конъюнктивной нормальной форме.

5 Предмет изобретения

Логическое устройство, содержащее программный блок и логический блок, состоящий из сдвигающего регистра, вентилей, схем

И/1И и реле времени, отличающееся тем, что, с целью выполнения логических операций по временным булевым функциям, выход логиче. ского блока через вентиль, второй вход которого подключен к первому выходу программного блока, подсоединен ко входу реле времени, выход которого через другой вентиль, второй вход которого подключен ко второму выходу программного блока, подсоединен ко входу логического блока.

Патент ссср 189630 Патент ссср 189630 

 

Похожие патенты:

Изобретение относится к способам защиты загрузки данных в устройство обработки данных

Изобретение относится к области приема распределяемого содержимого

Изобретение относится к области управления транзакциями в системе с программной транзакционной памятью

Изобретение относится к способу взаимодействия между приложением терминала интеллектуальных карт и приложением интеллектуальной карты на интеллектуальной карте, способу применения модели защиты интеллектуальной карты в терминале интеллектуальных карт и инфраструктуре терминала интеллектуальных карт для терминала интеллектуальных карт

Изобретение относится к области защиты ресурсов операционной системы
Наверх