Устройство допускового контроля параметров

 

Изобретение относится к измерительной технике и предназначено для использования в устройствах предупредительной и аварийной сигнализации. Сущность изобретения: устройство содержит два измерительных канала, каждый из которых включает N датчиков 1-1...1-N и 2-1...2-N и N параметра преобразователей 3-1...3-N и 4- 1...4-N текущих значений параметра в код, два элемента ИЛИ 5 и 6, два регистра 7 и 8, блок 9 управления, четыре блока 10-13 памяти , два блока 14 и 15 вычитания, два блока 16 и 17 сравнения, два коммутатора 18 и 19, блок 20 диагностики, счетчик 21 импульсов и формирователь 22 выходных команд с соответствующими связями. 3 з.п. ф-лы, 7 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

О

О (гд

СО

С) (21) 4909057/21 (22) 06,02.91 (46) 07,03.93. Бюл, ¹ 9 (71) Опытный завод энергетического машиностроения (72) В.M.Íîÿíoâ, И.Б.Давыдов и В,И.СемеНОВ (56) Авторское свидетельство СССР

N. 1149175, кл, G 01 R 23/00, 1982.

Авторское свидетельство СССР

N. 1296941, кл, G 01 R 3/489, 1984. (54) УСТРОЙСТВО ДОПУСКОВОГО КОНТРОЛЯ ПАРАМЕТРОВ (57) Изобретение относится к измерительной технике и предназначено для использоИзобретение относится к измерительной технике и предназначено для использования в системах предупредительной, аварийной и других видах сигнализации повышенной надежности.

Цель изобретения — расширение области применения устройства за счет обеспечения возможности контроля N параметров, иэмеряемых датчиками разного типа (как частотно-импульсными, так и аналоговыми).

Цель достигается тем, что в устройство допускового контроля параметров, содержащее счетчик импульсов, формирователь выходных команд, выходы которого являются выходами устройства, и два измерительных канала, каждый из которых включает последсзательно соединенные датчик параметра и преобразователь текущих значений параметра в код, введены два элемента

ИЛИ, два регистра, два коммутатора, блок управления, четыре блока памяти, два блока

„„ 4 „„1800380 Al (я)з G 01 R 23/00, G 04 F 10/00 вания в устройствах предупредительной и аварийной сигнализации, Сущность изобретения: устройство содержит два измерительных канала, каждый из которых включает N датчиков 1-1...1-N и 2-1...2-N u N параметра преобразователей 3-1...3-N и 41...4-N текущих значений параметра в код, два элемента ИЛИ 5 и 6, два регистра 7 и 8, блок 9 управления, четыре блока 10 — 13 памяти, два блока 14 и 15 вычитания, два блока 16 и 17 сравнения, два коммутатора

18 и 19, блок 20 диагностики, счетчик 21 импульсов и формирователь 22 выходных команд с соответствующими связями. 3 з.п. ф-лы, 7 ил. вычитания, блок диагностики, два блока сравнения кодов и в каждый измерительный канал включены N-1 датчиков и N-1 преобразователей текущих значений параметра в код, причем выход каждого из N-1 датчиков соединен с входом соответствующего преобразователя текущих значений параметра в код, информационные выходы преобразователей первого измерительного канала через первый регистр подключены к информационным входам третьего блока памяти и к первым группам входов первого блока вычитания и первого блока сравнения кодов, информационные выходы преобразователей текущих значений параметров в код второго измерительного канала через второй регистр подключены к информационным входам четвертого блока памяти и к первым группам входов второго блока вычитания и второго блока сравнения кодов, синхронизирующие выходы преобразователей

1800380 текущих значений параметров в код первого и второго измерительных каналов через первый и второй элементы ИЛИ подключены к соответствующим входам блока управления, первый и второй выходы которого через первый и второй коммутаторы подключены к входам опроса преобразователей текущих значений параметров в код соответственно первого и второго измерительных каналов, третий и четвертый выходы блока управления соединены с входами разрешения записи первого и второго регистров соответственно, пятый выход этого блока соединен с входами выбора кристаллов третьего и четвертого блоков памяти и блока диагностики, шестой выход блока управления соединен с входами разрешения чтения третьего и четвертого блоков памяти, выходы которых подключены к вторым входам первого и второго блоков вычитания соответственно, седьмой выход блока управления соединен с входами выбора кристаллов первого и второго блоков памяти и синхронизирующим входом блока диагностики, выход которого подключен к третьему входу формирователя выходных команд, первый и второй входы которого соединены с выходами соответствующих блоков сравнения, восьмой выход блока управления подключен к синхронизирующему входу формирователя выходных команд и счетному входу счетчика импульсов, выходы которого соединены с адресными входами блоков памяти, формирователя выходных команд, коммутаторов и блока диагностики, первый и второй входы которого соединены с выходами соответствующих блоков вычитания, выходы первого и второго блоков памяти соединены с вторыми входами первого и второго блоков сравнения кодов соответственно, а выход переполнения счетчика импульсов соединен со своим входом установки нуля.

На фиг.1 приведена функциональная электрическая схема устройства, на фиг,2— варианты построения преобразователей текущих значений параметра в код для датчиков с частотно-импульсным и аналоговым выходами; на фиг.3, 4 и 5 — схемы блока управления, блока диагностики и формирователя выходных команд соответственно; на фиг.6 — временные диаграммы, поясняю щие принцип действия устройства; на фиг,7 — структурная схема алгоритма измерительной информации и формирования результирующих сигналов.

Устройство содержит (фиг.1) датчики I — 1, Н1...1-N и 2-1, 2 — II...2 — N контролируемых параметров Pl, PII,...PN, преобразователи 3 — 1, 3 — 11...3 — N и 4 — I, 4 — II 4-N текущих значений

55 параметров и код, относящиеся соответственно к первому и второму измерительным каналам, элементы ИЛИ 5, 6, регистры 7, 8, блок 9 управления, блоки 10...13 памяти, блоки 14, 15 вычитания, блоки 16, 17 сравнения кодов, коммутаторы 18, 19, блок 20 диагностики, счетчик 21 импульсов и формирователь 22 выходных команд.

Каждый из преобразователей 3 (4), предназначенный для обработки частотноимпульсного сигнала, в предлагаемом варианте содержит (фиг.2а) формирователь 23 импульсов, счетный триггер 24, D-триггер

25, два счетчика 26 и 27 импульсов, генератор 28 образцовой частоты fo, ключ 29, элемент 30 памяти, регистр 31, элемент 32 задержки и элемент И 33.

В состав преобразователей 3 (4), работающих с датчиками аналогового типа, например, входят (фиг.2б) блоки 34 нормализации входного сигнала, аналогоцифровой преобразователь (АЦП) 35, ключи

36, генератор 37 тактовой частоты fT, элемент И 38 и элемент НЕ 39.

Блок 9 управления в простейшем варианте содержит (фиг.3) преобразователь 40 кодов, управляемый счетчиком 41 импульсов, два RS-триггера 42, 43, генератор 44 тактовых импульсов, ключ 45 и коммутирующий элемент 46, Блок 20 предназначен для контроля достоверности измерительной информации, считываемой с выходов преобразователей

3, 4, и включае субблоки вычитания 47 и сравнения 48 кодов, элементы 49, постоянной памяти, счетный триггер 50 и D-триггер

51, Формирователь 22 (фиг.5) имеет две группы D-триггеров 52, 53, количество которых в каждой группе равно удвоенному числу контролируемых параметров, коммутатор 54, элементы И 55-1„.55-N, 56 и элементы ИЛИ 57, 58.

При необходимости устройство может иметь третий измерительный канал, построенный аналогично первым двум. При этом блок 20 диагностики имеет дополнительные узлы для попарного сравнения измерительной информации всех трех каналов, а формирователь 22 — еще одну группу D— триггеров и, например, элементы мажоритарной свертки выходных сигналов, Устройство работает следующим образом.

Предварительно в блоки 10 и 11 памяти вводят данные, относящиеся к пороговым уставкам контролируемых параметров и вычисленные с учетом градуировочных характеристик их датчиков 1 — 1, I — ll...2 — N. Для измерительных средств с частотным выхо1800380 дом это будут коды, эквивалентные числу

ИМПУЛЬСОВ QF(I..N) ÷aêc, И QF(I..N)uw ОбРаЗЦОвой частоты fp, считываемых счетчиками преобразователей 3 (4) за время, равное длительности двух периодов Тх входного 5 сигнала F(I...N) при достижении соответствующим контролируемым параметром допуСКОВЫХ ЗНаЧЕНИй P(I...N)mage И 1 (I...!Ч)мин.

2 10

QF(I N)page = 2Т(1...N)ifp fp (1) (I..N)ìaêc

QF(I...N)ìèí = —. fp

F I...N)ìèH (2)

Пороговые уставки для аналоговых датчиков определяют по формулам

Qu(I..N)ìàêc = U(I.,N)ìaêñ, (3) -20

К34

Ч35

Qu(I...! !)мин = !.)(!..й)мин, (4)

К34

Ц35

ГдЕ U(I..N) awe U(l...й)мин ЭЛ, СИГНаЛЫ, СНИМаемые с выходов аналоговых датчиков при их нагружении до заданных пороговых значений Рмакс и Рмин, К34 — коэффициент усиления блоков 34 нормализации;

q35 — коэффициент преобразования аналоговых сигналов в код, характеризующий изменение входного сигнала Ц, приходящееся на один дискрет АЦП 35, 35

Вариант загрузки блоков 10 и 11 для случая, когда два первых контролируемых параметра измеряются датчиками с частотно-импульсным выходом, а последний параметр — аналоговым датчиком, приведен в 40 таблице, В элементы 49 памяти блока 20 записываются коды, например, равные LI, Iii.. LN, используемые для оценки достоверности измерительной информации, формируемой датчиками Н, I — 11...2 — N.

Устройство запускается в работу замыканием коммутирующего элемента 46 блока

9 и далее функционирует циклически. Длительность цикла постоянна и определяется временем заполнения счетчика 21, команды на переключение которого снимаются с последнего выхода блока 9. В начале каждого цикла схемные элементы устройства устанавливаются в исходное состояние, в котором счетчик 41 и триггеры 42, 43 блока 9 обнулены, ключи 36 преобразователей З-N, 4-N разомкнуты, а их элементы И 38 открыты, обеспечивая формирование на выходах

АЦП 35 измерительных кодов QUNi и QUNi, пропорциональных по величине текущим значениям параметра PN. Регистры 7 и 8 содержат произвольную информацию, На входы CS выбора кристаллов блоков 10...13 памяти и блока 20 диагностики поступают сигналы высокого уровня (логические "1").

Все выходы D-триггеров формирователя 22 обнулены и его элементы И 55...56 закрыты.

В блоки 12 и 13 памяти записана информация о величине контролируемых параметров, полученная на предыдущем измерительном цикле(далее обозначена индексом 1-1). На выходах Ag-А! счетчика 21 установлен код начального адреса ADRp, по которому информационные входы коммутаторов 18, 19 и 54 оказываются соединенными с их первыми выходами, в блоках 10, 11 подготовлены к выводу коды пороговых устаВОК QFI маркс И Q Fi макс. КРОМЕ ТОГО, ПО ЭТОМУ коду выборки в блоке 20 задействована в работу первая ячейка элементов 49 памяти, в которую записано число Li.

Контролируемые параметры (угловая скорость, давление, объемный расход жидкости или газа и пр,) преобразуются датчиками 1 — 1, 1-11, 2 — 1, 2-11 в электрические сигналы частотно-импульсной формы, поступающие на входы преобразователей 3 — 1, 3 — II, 4 — 1 и 4 — 11. Последние работают асинхронно по отношению друг к другу и другим схемным элементам сигнализатора. Например, B произвольный момент времени т1 (фиг.ба) ключ 29 какого-либо преобразователя находится в верхнем по схеме (фиг.2а) положении и счетчик 27 заполняется импульсами образцовой частоты fp, вырабатываемыми генератором 28. При поступлении на вход преобразователя очередного сигнала Fx (момент времени т2 ) счетный триггер 24, а затем и D-триггер 25 устанавливаются в единичное состояние и посредством ключа 29 подсоединяют выход генератора 28 к вычитающему входу счетчика 26. Последний начинает работать в режиме вычитания, а счетчик 27 останавливается и его содержимое (KODQFj) переписывается в регистр 31. Через интервал времени Лт, равный настройке элемента

32 задержки и достаточный для заполнения регистра 31 новыми данными, на его выходе формируется сигнал активно низкого уровня, по которому в счетчик 27 переписывается код Qp начальной уставки, хранящийся в памяти элемента 30. При считывании содержимого счетчика 26 до нуля (момент времени T3 ) на его выходе возбуждается сигнал переноса в виде логического "0", адресуемый на R-вход триггера 25 и на свой

S-вход. По этой команде D-триггер 25 обну1800380

Л ц = С&ц - Ов(-1) (6) 15 (Лц — Л ц)> Li (7) ляется, возвращая в исходное состояние ключ 29, а в счетчик 26 переписывается код начальной уставки О0. Далее вновь задействуется в работу счетчик 27, причем заполнение его содержимого осуществляется не с нуля, а с учетом начального кода Q<> и измерительный цикл повторяется.

Таким образом, накопление счетчиком

27 импульсов образцовой частоты fo производится в течение двух периодов Тк входного сигнала, что учитывается в формулах (1) и (2) расчета пороговых уставок, причем делается это с весьма высокой точностью, поскольку на время его переключения задействуется в работу счетчик 26, Цикл обработки измерительной информации, формируемой преобразователями

3 — 1...4 — N, и выделения при этом полезных сигналов состоит в следующем.

По мере заполнения счетчика 41 блока

9 импульсами напряжения, возбуждаемыми генератором 44, он считывает содержимое преобразователя 40 кодов, которое запрограммировано на выдачу серии управляющих команд в последовательности, указанной на диаграмме фиг,бб. А именно первые две команды, формируемые на выходах Ос и D> преобразователя 40, например, в момент времени t, через коммутаторы

18 и 19 адресуются на входы опроса первой пары преобразователей 3 — I, 4 — I и далее на входы разрешения чтения их регистров 31.

Содержимое этих регистров в виде кодов

Ф

Огц и QFli, характеризующих величину первого контролируемого параметра в данный момент времени, выводится на информационные выходы преобразователей 3 — I и 4 — I.

В момент времени 12 на двух следующих выходах блока 9 возбуждается вторая пара управляющих команд, по которым выделенные коды QFli u QFli записываются соответственно в регистры 7 и 8, Если момент вывода информации из преобразователей

3 — I, 4 — I совпадает с вводом новых данных в какой-либо из их регистров 31 (либо в оба регистра), то открывается соответствующий элемент И 33 и в блоке 9 устанавливается в единичное состояние триггер 42 или 43, На входе А5 (А6) старшего адресного разряда преобразователя 40 появляется сигнал высокого уровня, который является достаточным признаком для формирования дублирующих команд (на диаграмме фиг.бб обозначены пунктирными линиями). с целью повторной записи кода QFli или QFli соответственно в регистры 7 или 8. Пятая и шестая команды адресуются на входы CS u

WR/RD блоков 12, 13 и вход С3 блока 20— они предназначены для вывода из ячеек па20

55 мяти информации о величине первого контролируемого параметра на предыдущем измерительном цикле (кодов QFi(F11, QFi(F1)) и кодовой уставки Ll (блок 20). Блоки 14 и 15 вычисляют приращения этого параметра за интервал времени, равный длительности измерительного цикла, и полученные результаты передают в блок диагностики:

Л li = QFli- Он (ь1) (5) Блок 20 определяет абсолютную разность вычисленных приращений и сравнивает ее с кодовой уставкой Li:

Если оба измерительных канала исправны, то разность приращений Л ц и Л ц близка нулю и на выходе блока 48 будет сформирован нулевой сигнал.

При появлении какого-либо дефекта в тракте формирования измерительной информации вышеуказанная разность приращений контролируемого параметра будет заметной и превысит кодовую уставку Li — в этом случае блок 48 выдаст единичный сигнал, который по седьмой команде блока 9 (момент времени И) переписывается в триггер 51, обесточивая его инверсный выход и закрывая тем самым элемент И 56 формирователя 22, Одновременно седьмая управляющая команда поступает на входы CS блоков 10, 11 памяти и считывает на вторые группы ВхОдОВ блокОВ 16 и 17 кОды QFIMaac и Онмакс первой пары пороговых уставок параметра Ði. Если контролируемый параметр находится в пределах рабочего диапазона (Рмин < Рц < Р(макс), то содержимое регистров 7 и 8 не превышает уставки QFi м, и Ор м,н, но больше кодов Он макс и Он макс и на выходах блоков 16, 17 сравнения будут сформированы единичные сигналы, транслируемые на информационные входы Dтриггеров 52 — I...53 — N формирователя 22.

Восьмую команду блок 9 выдает в схему через интервал времени, достаточный для выполнения операций сравнения кодов блоками 16 и 17, причем она поступает в два адреса — на управляющий вход формирователя 22 и суммирующий вход счетчика 21. В формирователе 22 через открытый элемент

И 56 и коммутатор 54 она транслируется на

С-входы триггеров 52-1, 53-1, и поскольку на их D-входы в этот момент поступают сигналы высокого уровня, они остаются в единич1800380

5

D-триггеры 52 — 1, 53 — 1 переключаются в ну- 20 ном состоянии, удерживая закрытым элемент И 55-1.

В том случае, когда блок 20 диагностики выявляет несравнение приращений Л i; и

Ьц выше допустимой нормы, приводящее к обнулению инверсного выхода его D-триггера

51 и закрытию элемента И 56 формирователя 22, команда опроса D-триггеров 52 — 1, 53—

1 на их С-входы не проходит и триггеры остаются в единичном состоянии, Если контролируемый параметр Р1 превысит допустимую величину(РВ > Рилакс), то за интервал времени, равный длительности двух периодов Тк входного сигнала, счетчики 27 преобразователей 3 — I, 4 — 1 не - успевают заполниться до уровня кодовых уставок

Ог!макс, 0 Р1макс и нэ Выходах блоков 16, 17 устанавливаются сигналы низкого уровня— в этом случае по восьмой команде блока 9 левое состояние, открывая элемент И 55 — I u формируя на первом выходе блока 22 сигнал превышения параметром Р! верхней пороговой отметки.

При снятии восьмой управляющей команды (момент времени ts) в счетчик 21 записывается первая единица и на его выходах устанавливается новый код выборки ADRS+1, по которому задействуются в работу вторые ячейки памяти блоков 10 и 11, а в формирователе 22 информационный вход коммутатора 54 подсоединяется к своему второму выходу.

В момент времени t> следует повторная команда обращения к блокам 10 и 11 памяти для считывания на их выходы кодовых устас вок 0 г!мин и 0 Р)мин Блоки 16 и 17 вновь сравнивают поступившую на их входы кодовую информацию, причем если Pii > Pi м«, то как было указано Выше, Он! < Ое!мин (Q Fli

<0 г!мин) и на выходах этих блоков устанавЛиваются нулевые сигналы, не изменяющие состояния О-триггеров 52 — 1, 53-1 при формировании повторного стробирующего импульса на последнем выходе блока 9 в момент времени тв.

В том случае, когда текущее значение контролируемого параметра становится меньше допустимого уровня (Рц < Р! нн), длительности периодов Т, входного сигнала становятся достаточными для заполнения счетчиков 27 преобразователей 3-1, 4-1 выШЕ УРОВНЯ КОДОВЫХ УСТЗВОК ОНцнн, 0 Р(мин И на выходах блоков 16, 17 сравнения появляются сигналы высокого уровня, считываемые в момент времени тз в память

D-триггеров 52 — 1, 53 — I — на их выходах устанавливаются единичные сигналы, суммируемые элементом И 55 — I для выдачи

55 результирующей команды отклонения контролируемого параметра ниже допустимой нормы.

Кроме того, в момент времени tI! на пятом выходе блока 9 формируется сигнал активно низкого уровня, адресуемый на входы

CS блоков 12, 13 и предназначенный для записи в их ячейки памяти по адресу ADRS содержимого регистров 7, 8, которое в следующем измерительном цикле имеет индекс i I.

В момент времени tg содержимое счетчика 21 вновь увеличивается на единицу и на его выходах устанавливается код выборки ADRS+

2, который следующим образом видоизменяет состояние схемы сигнализатора, Информационные входы коммутаторов 18 и 19 подключаются к своим вторым выходам, в блоках 12, 13 подготавливается к выводу информация, касающаяся величины второго контролируемого параметра на предыдущем измерительном цикле, а в блоках 10, 11— верхних предельных уставок Орпмакс, Q FIIMaxc. из памяти элементов 49 блока 20 выбираются ячейки, содержащие информацию о величине уставки Ii, в формирователе

22 информационный вход коммутатора 54 соединяется со своим третьим выходом.

По заполнении счетчика 41 блока 9 он возвращается в исходное состояние, а затем вновь считывает содержимое преобразователя 40, формируя при этом вторую серию управляющих команд, поступающих на схемные элементы сигнализатора в той же последовательности, что и первая. По этим командам из преобразователей 3-11, 4 — II в регистры 7, 8 переписываются коды

QF и, Q F li, соответствующие текущему знаI чению параметра P!I вычисляется его приращение h,ill,, Ill o уравнениям (5) и (6), а затем по величине из разности устанавливается достоверность считанной измерительной информации. Кроме того, блоки 16, 17 контролируют соответствие параметра

Рц заданным пороговым значениям и полученный при этом результат передают в формирователь 22, Обработка измерительной информации, касающейся третьего и последующих параметров, производится аналогично, причем при сравнении блоками 16, 17 текущих значений параметра PN с пороговыми уставками Оиммакс, 00кмин сигнал НОРМА устанавливается при соблюдении неравенств

Q UNi < QUNvawc И QUNi < 00ймин, Что уЧИТЫВается подключением соответствующих выходов 0-триггеров 52 — N, 53 — N и 52 — N, 53 — N к входам элементов ИЛИ 57, 58, Измерительный цикл заканчивается возбуждением импульса переполнения на

1800380

12 последнем выходе счетчика 21, по которому схема устройства приводится в исходное состояние, Для варианта реализации устройства на базе средств вычислительной техники на фиг.7 приведена структурная схема алгоритма обработки информационных кодов, формируемых преобразователями 3 — I...4—

N, и выделения полезного сигнала, составленного в точном соответствии с вышерассмотренной функциональной схемой сигнализатора. Для каждого контролируемого параметра этот алгоритм предусматривает считывание в оперативФ ную память Э ВМ кодов, например QFli и QFti, с одновременным контролем заполнения регистров 31 новой информацией, вычисле1 ние приращений Л ii и Л ii по уравнениям (5), (б), определение их разности для оценки достоверности введенной информации согласно уравнению (7), запоминание кодов

QFIi, QFli для использования в следующем измерительном цикле и, наконец, выполнение логических операций сравнения, аналогичных тем, которые реализуют блоки 16, 17.

Таким образом, предлагаемое устройство обеспечивает одновременный контроль допусковых значений нескольких параметров, измеряемых датчиками разной номенклатуры. Вместе с тем упрощена его практическая реализация за счет возможности построения стандартными средствами вычислительной техники и использования однотипного алгоритма для обработки информации, относящейся к одному параметру. К положительным свойствам данного устройства следует отнести его высокую надежность, которая N складывается из двух факторов — контролем достоверности всей измерительной информации и возможностью его реализации в многоканальном варианте.

Формула изобретения

1. Устройство допускового контроля параметров, содержащее счетчик импульсов, формирователь выходных команд, выходы которого являются выходами устройства, и два измерительных канала, каждый из которых включает последовательно соединенные датчик параметра и преобразователь текущих значений параметра в код, о т л и— ча ю щее с я тем, что, с целью расширения области применения за счет обеспечения возможности контроля N параметров, в него введены два элемента ИЛИ, два регистра, два коммутатора, блок управления, четыре блока памяти, два блока вычитания, блок диагностики, два блока сравнения и в каждый измерительный канал включены N — 1 датчиков параметров и N-1 преобразовате5

55 лей текущих значений параметра в код, причем выход каждого из N — 1 датчиков соединен с входом соответствующего преобразователя текущих значений параметра в код, информационные выходы преобразователей текущих значений параметров в код первого измерительного канала через первый регистр подключены к информационным входам третьего блока памяти и к первым группам входов первого блока вычитания и первого блока сравнения, информационные выходы преобразователей текущих значений параметров в код второго измерительного канала через второй регистр подключены к информационным входам четвертого блока памяти и к первым группам входов второго блока вычитания и второго блока сравнения, синхронизирующие выходы преобразователей текущих значений параметров в код первого и второго измерительных каналов через первый и второй элементы ИЛИ подключены к соответствующим входам блока управления, первый и второй выходы которого через первый и второй коммутаторы подключены к входам опроса преобразователей текущий значений параметров в код соответственно первого и второго измерительных каналов, третий и четвертый выходы блока управления соединены с входами разрешения записи первого и второго регистра соответственно, пятый выход блока управления соединен с входами выбора кристалла третьего и четвертого блоков памяти и блока диагностики, шестой выход блока управления соединен с входами разрешения чтения третьего и четвертого блоков памяти, выходы которых подключены к вторым входам первого и второго блоков вычитания соответственно, седьмой выход блока управления соединен с входами выбора кристалла и второго блоков памяти и синхронизирующим входом блока диагностики, выход которого подключен к третьему входу формирователя выходных команд, первый и второй входы которого соединены с выходами соответствующих блоков сравнения, восьмой выход блока управления подключен к синхронизирующему входу формирователя выходных команд и счетному входу счетчика импульсов, выходы которого соединены с адресными входами блоков памяти, формирователя выходных команд, коммутаторов и блока диагностики, первый и второй входы которого соединены с выходами соответствующих блоков вычитания, выходы первого и второго блоков памяти соединены с вторыми входами первого и второго блоков сравнения соответственно, 13

1800380

14 выход переполнения счетчика импульсов соединен со своим входом установки нуля, 2. Устройство по п.1, о т л и ч а ю щ е ес я тем, что блок диагностики содержит элемент вычитания кодов, элемент сравне- 5 ния кодов, элемент постоянной памяти, счетный триггер и D-триггер, выход которого является выходом блока диагностики, первый и второй входы элемента вычитания кодов соединены с соответствующими вхо- 10 дами блока диагностики, адресный вход и вход выбора кристалла блока диагностики соединены с соответствующими входами элемента памяти, выходы элемента вычитания кодов и элемента памяти - соединены 15 соответственно с первым и вторым входами элемента сравнения кодов, выход которого подключен к информационному входу Dтриггера, синхронизирующий вход которого соединен с выходом счетного триггера, вход -20 которого подключен к синхронизирующему входу блока диагностики.

3. Устройство по п,1, о т л и ч а ю щ е ес я тем, что формирователь выходных команд содержит две группы из 2N 0-тригге- 25 ров, группу элементов И, два элемента ИЛИ, коммутатор и элемент И, первый и второй входы которого соединены соответственно с третьим и синхронизирующим входами формирователя выходных команд, а выход — 30 с информационным входом коммутатора, выходы которого соединены с синхронизирующими входами D-триггеров, информационные входы D-триггеров первой и второй групп соединены соответственно с 35 первым и вторым входами формирователя выходных команд, инверсные выходы нечетных триггеров первой и второй групп соединены соответственно с первым и вторым входами нечетных элементов группы И, прямые выходы четных триггеров первой и второй групп соединены соответственно с первым и вторым входами четных элементов группы И, выходы нечетных элементов группы И через первый элемент ИЛИ соединены с первым выходом формирователя выходных команд выхода, выходы четных элементов группы И через второй элемент ИЛИ соединен с вторым выходом формирователя выходных команд, адресный вход которого подключен к соответствующему входу коммутатора, входы установки в "0" D-триггеров подключены к шине "Сброс".

4. Устройство по п.1, о т л и ч а ю щ е ес я тем, что блок управления содержит последовательно соединенные генератор тактовых импульсов и ключ, коммутирующий элемент, счетчик импульсов, преобразователь кодов, первый и второй триггеры, установочные входы которых соединены с первым и вторым входами блока управления соответственно, входы установки нуля— с шестым выходом преобразователя кодов, а выходы — соответственно с шестым и седьмым входами преобразователя кодов, второй, третий, четвертый и пятый входы которого соединены с соответствующими выходами счетчика импульсов, выход ключа соединен со счетным входом счетчика импульсов и первым входом преобразователя кодов, выход коммутирующего элемента подключен к управляющему входу ключа, выход переполнения счетчика импульсов соединен со своим входом обнуления, выходы преобразователя кодов с первого по восьмой подключены к соответствующим выходам блока управления.

1800380

1800380 с{ +

aj

Фиг. 2

46

Г )

Фиг. 3

1800380

Рг !- г ! й9 г3

1800380 (2) ко 4с Ьа

Составитель В.Ноянов

Техред М.Моргентал Корректор Л Ливринц

Редактор

Заказ 1162 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва,Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 б!

1 о ) 1

Устройство допускового контроля параметров Устройство допускового контроля параметров Устройство допускового контроля параметров Устройство допускового контроля параметров Устройство допускового контроля параметров Устройство допускового контроля параметров Устройство допускового контроля параметров Устройство допускового контроля параметров Устройство допускового контроля параметров Устройство допускового контроля параметров Устройство допускового контроля параметров Устройство допускового контроля параметров 

 

Похожие патенты:

Изобретение относится к радиоизмерительной технике и может быть использовано для построения измерителей фазочастотных характеристик и группового времени запаздывания рздиоустройств

Изобретение относится к измерительной технике и может быть использовано в автоматике, вычислитель ной технике, при- .боростроении

Изобретение относится к контрольноизмерительной технике

Изобретение относится к измерительной технике и может быть использовано при построении измерителей отношений временных интервалов

Изобретение относится к радиоизмерительной технике и предназначено для спектрального анализа периодических электрических сигналов, измерения амплитудно-частотных характеристик (АЧХ) и фазо-частотных характеристик (ФЧХ) четырехполюсников

Изобретение относится к радиоизмерительной технике и может быть использовано при разработке измерительных приемников , селективных вольтметров, анализаторов спектра последовательного действия

Изобретение относится к измерительной технике, в частности к технике измерения нелинейных искажений электрических сигналов

Изобретение относится к радиоизмерительной технике и предназначено для измерения малых нелинейных искажений сигналов

Изобретение относится к радиоизмерениям и может использоваться совместно с анализатором спектра, анализаторами гармоник, селективными вольтметрами для измерения амплитуд гармоник сигналов с большим динамическим диапазоном

Изобретение относится к области радиоизмерительной техники

Изобретение относится к электроизмерительной технике, предназначается для использования в устройствах для анализа гармоник спектра периодического сигнала

Изобретение относится к радиотехнике и может быть использовано для контроля частотных характеристик полосовых фильт 2 ров

Изобретение относится к радиоизмерительной технике
Наверх