Многоканальное устройство для сопряжения эвм с последовательными линиями связи

 

Устройство относится к вычислительной технике и используется для подключения ряда последовательных линий связи к ЭВМ. Цель изобретения - упрощение устройства и расширение области его применения Согласно изобретению устройство содержит селектор адреса, генератор импульсов, де-. литель частоты, асинхронный приемопередатчик, приемный и передающий оптроны, два триггера, блок перемычек, регистр адреса, дешифратор, два блока шинных формирователей и восемь усилителей . 1 ид

(в> Я1 (1ц 1839259 Al (5Ц 5 G 06 F 13 10

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ РЕСПУБЛИК

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР)

ОПИСАНИЕ ИЗОБРЕТЕН ""- :.: u

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4845161/24 (22) 28.06.90 (46) 30.1293 Бюп Иа 48-47 (71) Специальное конструкторское бюро вычислительной техники C0 AH СССР; Кооператив внедрения "Пролог" при ИПК "Сигма" (72) Копылов АИ„Васекин ВА; Григорьев М.Н:, Целовальников ЮА (54) МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ДЛЯ

СОПРЯЖЕНИЯ ЗВМ С ПОСЛЕДОВАТЕЛЬНЫМИ ЛИНИЯМИ СВЯЗИ (57) Устройство относится к вычислительной технике и используется дпя подключения ряда последовательных линий связи к ЭВМ. Цель изобретения— упрощение устройства и расширение области его применения. Согласно изобретению устройство содержит селектор адреса, генератор импульсов, деw ens частоть асинхронный приемопередатчик приемный и передающий оптронц два триггера, блок перемычек регистр адреса, дешифратор, два блока шинных формирователей и восемь усилителей. 1 ип.

1839259

Изобретение относится к вычислительной технике и может быть использовано для подключения ряда последовательных линий к ЭВМ, Известно устройство для сопряжения

Э В М с абонентом (1), содержащее два блока канальных приемников, блок канальных приемопередатчиков, блок шифрации управляющих сигналов, блок преобразования параллельного кода в последовательный и обратно, буферный регистр, генератор синхроимпульсов, коммутатор режима, регистр режима, регистр адреса вектора прерывания, мультиплексор данных и блок прерывания. Однако область использования этого устройства ограничена.

Наиболее близким к предлагаемому по технической сущности является устройство для сопряжения абонентов в многоканальном комплексе (2), содержащее генератор тактовых импульсов, четыре счетчика, три элемента НЕ, шесть триггеров, мультиплексор два в орин, мультиплексор шестнадцать в один, схему сравнения, элемент ИЛИ, два элемента И вЂ” НЕ, три элемента И, переключатель, галетный переключатель, переключатель "Номер абонента", схему сравнения кодов, универсальный асинхронный передатчик, передающий оптрон, приемный оптрон и нагрузочные резисторы, Схема известного устройства достаточно сложная, а область использования ограничена.

Целью изобретения является упрощение устройства при одновременном расширении области применения.

Цель достигается тем, что многоканальное устройство для сопряжения 3ВМ с последовательными линиями связи, содержащее селектор адреса, генератор импульсов, делитель частоты, а в каждом канале универсальный асинхронный приемопередатчик, приемный оптрон, передающий оптрон, два триггера, причем выход передающего оптрона и вход приемного оптрона являются линейными выходом и входом соответствующего канала устройства, выход генератора импульсов соединен с тактовым входом делителя частоты, содержит блок перемычек, регистр адреса, дешифратор, два блока шинных формирователей и восемь усилителей, причем первый вход-выход первого по пятый усилителей и выходы шестого и седьмого усилителей соединены соответственно с первым и вторым входами данных, сброса, строба адреса, строба данных, чтения и первым и вторым выходами запросов прерываний устройства, второй вход-выход первого блока шинных формирователей соединен с входом данных селектора адреса, параплельными входами данных универсальных асинхронных приемопередатчиков всех каналов и выходом второго блока шинных формирователей, синхровход селектора адреса соединен с выходом первого усилителя, выход второго усилителя соединен с входами сброса регистра адреса и универсальных асинхронных приемопередатчиков, всех каналов, в каждом канале

10 последовательный выход данных универсального асинхронного приемопередатчика через восьмой усилитель соединен с входом передающего оптрона, последовательный вход данных — с выходом приемного оптро15 на, а выходы приема и выдачи — с синхровходами первого и второго триггеров, установочные входы которых соединены с первым и вторым выходами дешифратора, третий выход которого соединен с управляющим входом первого блока шинных формирователей, выход селектора адреса соединен с входом данных регистра адреса, синхровход которого и первый вход дешифратора соединены с выходом третьего уси25 лителя, выход регистра адреса соединен с вторым входом дешифратора, третий и четвертый входы которого соединены с выходами четвертого и пятого усилителей, второй выход дешифратора соединен с управляю30 щим входом второго блока шинных формирователей и входами чтения универсальных асинхронных приемопередатчиков всех каналов, входы записи которых соединены с первым выходом дешифратора, а парал35 лепьные выходы данных.— с входом данных второго блока шинных формирователей, инверсные выходы первого и второго триггеров соединены с входами шестого и седьмого усилителей, выходы делители час40 тоты соединены с входами блока перемычек, выходы которого соединены с синхровходами универсальных асинхронных приемопередатчиков соответствующих каналов, Схема предлагаемого устройства приведена на чертеже.

Устройство содержит универсальный асинхронный приемопередатчик 1, первый блок 2шинных формирователей, с первого

50 по пятый усилители 3-7, селектор 8 адреса, регистр 9 адреса, дешифратор 10. второй блок 11 шинных формирователей, генератор 12 импульсов, восьмой усилитель 13, передающий оптрон 14, приемный оптрон

15, первый 16 и второй 17 триггеры, магистраль 18 3ВМ, выходная 19 и входная 20 последовательные линии связи (интерфейсы), шестой 21 и седьмой 22 усилители, делитель 23 частоты, блок 24 перемычек, линия 25 синхронизации, каналы 26 устрой1839259 ства. Выход оптрона 14 и вход оптрона 15 являются линейными выходом 19 и входами

20 соответствующего канала устройства, выход генератора 12 соединен с тактовым входом делителя 23 частоты. В каждом канале первый вход-выход блока 2, входы усилителей 3 — 7 и выходы усилителей 21 и 22 соединены с первым и вторым входами данных, сброса, строба адреса, строба данных, чтения и первым и вторым выходами запросов прерываний устройства, второй входвыход блока 2 соединен с входом данных селектора 8, параллельными входом данных приемопередатчика 1 и выходом блока 11, Синхровход селектора 8 соединен с выходом усилителя 3, выход усилителя 4 — с входами сброса регистра 9 и приемопередатчика 1, последовательный выход данных которого через усилитель 13 соединен с входом оптрона 14, последовательный вход данных — с выходом оптрона

15, а выходы приема и выдачи — с синхровходами триггеров 16, 17. Установочные входы последних соединены с первыми и вторыми выходами дешифратора 10, третий выход которого соединен с управляющим входом блока 2. Выход селектора 8 соединен с входом регистра 9, синхровход которого и вход дешифратора 10 соединены с выходом усилителя 5. Выход регистра 9 соединен с вторым входом дешифратора !0, третий и четвертый входы которого соединены с выходами усилителей б, 7, второй выход — с управляющим входом блока 11 и входом чтения приемопередатчика 1. Вход записи приемопередатчика I соединен с первым выходом дешифратора 10, а параллельный выход данных — с входом данных блока 11. Инверсные выходы триггеров 16, 17 через усилители 21, 22 соединены с выходами запросов прерываний устройства.

Выходы делителя 23 частоты соединены с входами блока 24, выходы которого соединены с синхровходами приемопередатчиков 1 соответствующих каналов.

Универсальный асинхронный приемопередатчик выполнен на микросхеме типа

1002ХЛ1, блок 2 шинных формирователей— на микросхемах 531АПЗ. С первого по пятый усилитель 3 — 7, 13 выполнены на микросхемах типа 555АПЗ, селектор 8 адреса — на микросхемах 555ЛА1, а регистр 9 адреса— на микросхемах типа 555ТМ9. Дешифратор

10 выполнен на микросхемах 555ИД7, блок

11 шинных формирователей — на микросхемах 555АП4, триггеры 16, 17 — на микросхемах типа 555ТМ2. Усилители 21, 22

50 выполнены на микросхемах типа 559ИП1, а делитель 23 частоты, состоящий иэ двух последовательно соединенных счетчиков, выполнен на микросхемах типа 555ИЕ10, Прием и передачу данных в каждом канале 26 проводит блок 1 (микросхема

1002ХЛ1). Оптронные развязки 14 и 15 на входе и выходе каждого канала 26 обеспечивают полную изоляцию интерфейсов 19, 20 от внешних устройств при работе в режиме RS-232С. Наличие на внешних разъемах напряжений +12 и -12 В позволяет с помощью несложной внешней коммутации организовать интерфейс V — 24.

Делитель 23 частоты осуществляет деление на число от 1 до 16, а затем на два в степени 2...5. Перемычками блока 24 выбирается необходимая частота каждого интерфейса.

По окончании приема или передачи байта данных одним из каналов взнодится соответствующий триггер 16 или 17 запроса, который сбрасывается циклам чтения или записи этого канала.

Блок 11, включающийся в цикле чтения последовательных линий, обеспечивает преобразование уровней из КМОП в ТТЛ.

Работает устройство следующим образом.

В исходном состоянии от ЭВМ на вход усилителя 4 поступает сигнал "Сброс", который сбрасывает регистр 9 адреса и приемопередатчик 1. Обмен информации начинается с цикла адресации, С приходом сигнала BADR в случае опознания селектором 8 адреса одного иэ разрешенных адресов данного устройства указанный адрес записывается в регистр 9. Дешифратор 10 по коду. адреса, записанному в регистр 9, выдает один из управляюших сигналов, выбирая один иэ каналов 26.1 — 26.16 связи.

По окончании цикла адресации происходит обмен данными через приемопередатчик 1 соответствующего канала с выбранной линией связи в соответствии с управляющими сигналами, поступившими на входы усилителей 6 и 7, т.е. прием данных из линии в ЭВМ либо выдача данных из

ЭВМ всоответствующуюлиниюсаязи, Цикл обмена фиксируется установкой одного из триггеров 16 или 17. По окончании обмена триггер 16(17) сбрасывается. (56) Авторское свидетельство СССР № 1334154, кл, 6 06 F 13/24, 1987.

Авторское свидетельство СССР

¹ 1522222, кл. 6 06 F 13/10, 1989.

1839259

Формула изобретения

МНОГОКАНАЛЬНОЕ УСТРОЙСТВО

ДЛЯ СОПРЯЖЕНИЯ ЗВМ С ПОСЛЕДОВАТЕЛЬНЫМИ ЛИНИЯМИ СВЯЗИ, содержащее селектор адреса, генератор импульсов, делитель частоты, а в каждом канале — универсальный асинхронный приемопередатчик, приемный и передающий оптроны, два триггера, причем выход передающего и вход приемного. оптронов являются линЕйными выходом и входом соответствующего канала устройства, выход генератора импульсов соединен с тактовым входом делителя частоты, отличающееся тем, что, с целью упрощения устройства и расширения области применения, оно содержит- блок перемычек, регистр адреса, дешифратор, два блока шинных формирователей и восемь усилителей, причем первый вход-выход первого блока шинных формирователей, входы с первого по пятый усилителей и выходы шестого и седьмого усилителей соединены соответственно с первым и вторым входами данных, сброса, строба адреса, строба данных, чтения и первым и вторым выходами запросов прерываний устройства, второй вход-выход первого блока шинных формирователей соединен с входом данных селектора адреса, параллельными входами данных универсальных асинхронных приемопередатчиков всех каналов и выходом второго блока шинных формирователей, синхровход селектора адреса соединен с выходом первого усилителя, выход второго усилителя соединен с входами сброса регистра адреса и универсальных асинхронных приемопередатчиков всех каналов, причем в каждом канале последовательный выход данных универсального асинхронного приемопередатчика через восьмой усилитель соединен с входом передающего оптрона, последовательный вход данных — с выходом приемного оптрона, а выходы приема и выдачи - с синхровходами первого и второго триггеров, установочные входы которых соединены с первым и вторым выходами дешифратора, третий выход которого соединен с управляющим входом первого блока шинных формирователей, выход

15 селектора адреса соединен с входом данных регистра адреса, синхровход которого и первый вход дешифратора соединены с выходом третьего усилителя, выход регистра адреса соединен с вторым входом де20 шифратора, третий и четвертый входы которого соединены с выходами четвертого и пятого усилителей, второй выход дешифратора соединен с управляющим входом второго блока шинных формирователей и

25 входами чтения универсальных асинхронных приемопередатчиков всех каналов, входы записи которых соединены с первым выходом дешифратора, а параллельные выходы данных — с входом данных второго блока шинных формирователей, инверсные выходы первого и второго триггеров соединены с входами шестого и седьмого усилителей, выходы делителя частоты соединены с входами блока перемычек, выходы которого соединены с синхровходами универсальных асинхронных приемопередатчиков соответствующих каналов.

1839259 .

Составитель А, Копылов

Редактор T. Юрчикова Техред M. Моргентал Корректор С. Лисина

Тираж Подписное

НПО "Поиск" Роспатента

113035, Москва, Ж-35, Раушская наб., 4/5

Заказ 3407

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Многоканальное устройство для сопряжения эвм с последовательными линиями связи Многоканальное устройство для сопряжения эвм с последовательными линиями связи Многоканальное устройство для сопряжения эвм с последовательными линиями связи Многоканальное устройство для сопряжения эвм с последовательными линиями связи Многоканальное устройство для сопряжения эвм с последовательными линиями связи 

 

Похожие патенты:

Изобретение относится к области вычислительной техники, в частности к построению информационно-измерительных систем, и может быть использовано при проектировании интеллектуальных крейт-контроллеров КАМАК

Изобретение относится к устройствам целительной техники и автоматики, в частности к устройствам автоматизированного контроля и автоматического управления, Целью изобретения является повышение быстродействия устройства за счет организации очередности обмена с группами внеиних устройств с учетом их скоростных и адресных характеристик

Изобретение относится к устройствам связи электронно-вычислительной машины с группой периферийных устройств

Изобретение относится к устройствам вычислительной техники и автоматики и может быть использовано при создании различных систем автоматизированного контроля и автоматического управления

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано для построения унифицированных устройств сопряжения ЭВМ, например, с внешними запоминающими устройствами

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении автоматизированных систем контроля и измерений

Изобретение относится к вычислительной технике, может быть применено в системах телеобработки и сетях ЭВМ, построенных на базе технических средств Единой системы ЭВМ, для обмена информацией между абонентами и ЭВМ или между двумя ЭВМ по каналам передачи данных и является усовершенствованием изобретения по авт.св

Изобретение относится к вычислительной технике, может найти применение в вычислительных комплексах и является усовершенствованием известного устройства по авт.св

Изобретение относится к вычислительной технике и может найти применение в системах сбора информации

Изобретение относится к области автоматики и вычислительной техники, в частности к периферийным устройствам, и может быть использовано для ввода-вывода информации, обмена с дистанционно удаленным другим периферийным устройством вычислительной машины

Изобретение относится к обеспечению интерфейса между программными приложениями и физическими устройствами

Изобретение относится к радиотехнике

Изобретение относится к устройству обработки информации, источником питания для которого служит батарея, и к системе обработки информации, основанной на таких устройствах обработки информации

Изобретение относится к внутреннему представлению элементов пользовательского интерфейса

Изобретение относится к области вычислительной техники, а более конкретно к компьютерным системам с драйвером и способам формирования драйвера, и может быть использовано при подключении к компьютеру нового дополнительного устройства и формировании драйвера этого устройства

Изобретение относится к вычислительной технике, в частности к устройствам, обеспечивающим возможность единой реализации операций, которые являются общими как для обработки в режиме ядра, так и для обработки в пользовательском режиме

Изобретение относится к обработке мультимедийных данных в вычислительной среде
Наверх