Селектор импульсов по длительности

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕПЬСТВУ

Союз Советски»

Социалистически»

Республик

Зависимое от авт. свидетельства №

Заявлено 06.XI I.1966 (№ 1116938/26-9) с присоединением заявки №

Приоритет

Опубликовано 17.1.1968. Бюллетень № 4

Комитет по делам изобретений и открытий при Совете Министров

СССР

", Дата опубликования описания 2.1V 1968

Автор изобретения

Б. И. Фесенко

Заявитель

СЕЛЕКТОР ИМПУЛЬСОВ ПО ДЛИТЕЛЬНОСТИ

Известны селекторы импульсов по длительности, в которых заряд интегрирующей емкости осуществляется поступающими на вход импульсами. Такие устройства имеют длительное время восстановления, вследствие недостаточно интенсивного разряда конденсатора, что существенно понижает их быстродействие. Описываемый селектор содержит интегрирующую RC-цепочку и:пороговое устройство и отличается от известных тем, что параллельно конденсатору интегрирующей цепочки подключен эмиттер-коллекторный переход транзистора, база которого через дополнительный кондечсатор подключена к входной цепи селектора, а через дополнительное сопротивление — к общей точке соединения сопротивления и конденсатора интегрирующей

RC-цепочки. Это обеспечивает существенное сокращение времени восстановления селектора.

Схема описываемого селектора представлена чертеже.

Сопротивление 1 и конденсатор 2 образуют интегрирующий контур, а стабилитрон 8 и транзистор 4 — устройство, срабатывающее, кос да заряд:конденсатора превысит опорное напряжение сгабилитрона. Транзистор 5 с входным контуром, состоящим из конденсатора 6 и сопротивлений 7 и 1, образуют узел, срабатывающий в момент окончания входного импульса. Работа схемы обеспечивается источником питания.

На вход селектора поступают отрицательные импульсы с амплитудой, в 2 — 3 раза зтревышающей опорное напряжение стабилитрона 8. До поступления импульса транзисторы

4 и 5 закрыты. В результате дифференцирования переднего фронта импульса на .базу транзистора 5 поступает отрицательный им10 пульс. Состояние транзистора 5 не меняется, и конденсатор 2 начинает заряжаться. Когда напряжение заряда превысит опорное напряжение стабилитрона, транзистор 4 открывается и выходное напряжение изменяется (появ15 ляется выходной импульс).

По окончании входного импульса на базу транзистора 5 поступает положительный импульс (результат дифференцирования задне20 ro фронта входного импульса). Транзистор 5 открывается, и конденсатор 2 очень быстро разряжается через малое сопротивление коллектор-эмиттер этого транзистора. После этого транзистор 4 закрывается, и выходной импульс заканчивается. Селектор снова готов к действию, В описываемом селекторе отношение време1000

30 ни заряда к времени разряда порядка

10000

208759

Предмет изобретения сптоннии пилания

Вхоо

Составитель P. Чернобельская

Редактор Н. Громов Техред А. А. Камышникова Корректоры: Т. С. Кувшинова и Е. Н. Гудзова

Заказ 341/15 Тира>к 530 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2

Селектор импульсов по длительности, содержащий входную цепь, интегрирующую RCцепочку и пороговое устройство на транзисторе с включенным в цепь эмиттера стабилитроном, отличающийся тем, что с целью уменьшения времени восстановления селектора, параллельно конденсатору интегрирующей КСцепочки подключен эмиттер-коллекторный переход дополнигельного транзистора, база которого через дополнительный конденсатор

5 подключена к входной цепи селектора, а через сопротивление — к общей точке соединения сопротивления и конденсатора RC-цепочки.

Селектор импульсов по длительности Селектор импульсов по длительности 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники

Изобретение относится к импульсной технике и может быть использовано при построении различных цифровых устройств

Изобретение относится к импульсной цифровой технике, предназначено для выполнения с помощью входной непрерывной последовательности тактовых импульсов полной функции синхронизации входного одноразрядного или двухразрядного прямого или инверсного асинхронного цифрового сигнала (формирования одноразрядного синхронизированного сигнала и его синхросигнала) и может быть использовано при построении любых синхронных автоматов с памятью для ввода асинхронных команд или данных в двоичном последовательном самосинхронизирующемся коде (ДПСК), в частности может использоваться в качестве декодера трехуровневого кода RZ с возвратом к нулю по ГОСТ 18977-79 и РТМ 1495-75 или в качестве формирователя синхронизированного сигнала последовательного кода и его синхросигнала для любого двухуровневого ДПСК, например манчестерского по ГОСТ 26765.52-87 (зарубежные стандарты MIL-STD-1533B и MIL-STD-1773), биимпульсного или Миллера по ГОСТ 27232-87 и т.п

Изобретение относится к импульсной цифровой технике и предназначено для выполнения полной функции синхронизации потенциального и/или импульсного входного синхронизируемого цифрового сигнала (формирования синхронизированного сигнала и его синхросигнала) с помощью входной непрерывной последовательности тактовых импульсов для построения синхронных устройств (синхронных автоматов с памятью) ввода асинхронных команд или данных и обмена информацией, например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной цифровой технике, предназначено для выполнения полной функции тактовой синхронизации входного синхронизируемого цифрового сигнала (формирования синхронизированного сигнала и его тактового синхросигнала) с программируемым временным порогом заградительной фильтрации синхронизации входного цифрового сигнала как помехи при длительности нулевой или единичной фазы помехи, не превышающей пороговой длительности, отсчитываемой с помощью входной непрерывной последовательности тактовых импульсов, и может быть использовано при построении синхронных устройств (синхронных автоматов с памятью) для помехоустойчивого ввода асинхронных команд или данных и обмена информацией (командами и данными), например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной цифровой технике, предназначено для выполнения полной функции синхронизации входного асинхронного кодового сигнала ID(1:M) разрядности M 2 (формирования на разрядных выходах синхронизированного кодового сигнала OD(1:M) и его кодового синхросигнала OCD(1:M) и формирования на первом, втором и третьем выходах соответственно синхросигналов OCD кодового сигнала, паузы OPD и начала паузы ОРС, означающего обнаружение неизменности входного кодового сигнала в течение некоторого времени) с заградительной фильтрацией синхронизации входного кодового сигнала как помехи при длительности его изменения, не превышающей пороговой длительности, отсчитываемой с помощью входной непрерывной последовательности тактовых импульсов, и может быть использовано при построении синхронных устройств для помехоустойчивого ввода асинхронных кодовых или разовых команд или данных и обмена информацией (командами и данными), например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной технике и может быть использовано в автоматизированных системах управления стендовыми испытаниями энергодвигательных установок в качестве формирователя управляющих высокостабильных импульсов в широком диапазоне длительностей

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники
Наверх