Устройство обнаружения периодических импульсных последовательностей и оценки их периода

 

Изобретение относится к измерительной технике . Целью изобретения является увеличение быстродействия и пропускной способности. Изобретение состоит в том, что приращения пробного периода на этапе анализа (многократных преобразований массива интервалов между импульсами по модулю изменяющегося пробного периода) не остаются неизменными Эти приращения изменяют дискретно в моменты достижения пробным периодом некоторых рубежных значений При этом сохраняется потенциальная разрешающая способность по частоте повторения импульсов, определяемая длительностью анализируемой реализации импульсного потока, но существенно сокращается число циклов модульных преобразований массива интервалов между импульсами, что приводит к увеличению быстродействия и пропускной способности устройства. Устройство содержит квантователь 2. блок 3 стробирования, формирователь 4 импульсов, (спюч 5 интервала, блок 6 памяти, модульный преобразователь 7, дешифратор 8, счетчики 9 импульсов-, мультиплексор 10. пороговый блок 11, блок 12 задания порога.., ключ 13 вычета, ключ 14 модуля, блок 15 управления синхронизатор 16, генератор 17 тактовых импульсов, блок 18 задания модуля, блок ИЛИ 19, блок 24 начального модуля, блок 27 приращения модуля 27. 8 ил

К ПАТЕНТУ

Комитет Российской Федерации по патентам и товарным знакам (21) 4936113/21 (22) 1205.91 (46) 30.11.93 Бюл. % 43-44 (71) Таганрогский радиотехнический институт (72) Алехин ВА; Дятлов АП. (73) Таганрогский радиотехнический институт (И) УСТРОЙСТВО ОБНАРУЖЕНИЯ ПЕРИОДИЧЕСКИХ ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ И ОЦЕНКИ ИХ.ПЕРИОДА (57) Изобретение относится к измерительной технике. Целью изобретения является увеличение быстродействия и пропускной способности. Изобретение состоит в том, что приращения пробйого. периода на этапе анализа (многократных преобразований массива интервалов между импульсами по модулю изменяющегося пробного периода) не остаются неизменными. Эти приращения изменяют дискретно в моменты достижения пробным перио(19) RU (11) 2 (51) 5 G61R23 19 дом некоторых рубежных значений. При этом сохраняется потенциальная разрешающая способность по частоте повторения импульсов, определяемая длительностью анализируемой реализации импульсного потока, но существенно сокращается число циклов модульных преобразований массива интервалов между импульсами, что приводит к увеличению быстродействия и пропускной способности устройства. Устройство содержит квантоватепь 2, блок 3 стробирования, формирователь 4 импульсов, ключ 5 интервала, блок 6 памяти, модульный преобразователь 7, дешифратор 8, счетчики 9 импульсов; мультиплексор 10, пороговый блок 11, блок 12 задания порога., ключ 13 вычета, ключ 14 модуля, блок 15 управления, синхронизатор 16, генератор

17 тактовых импульсов, блок 18 задания модуля, блок ИЛИ 19, блок 24 начального модуля, блок 27 приращения модуля 27. 8 ил.

2003988

Изобретение относится к измеритель- массива временных интервалов между имной технике и может быть использовано в пульсами в реализации при осуществлении устройствах обнаружения и-оценки пара- поиска периодических компонент по периометров периодических импульсных сигна- ду повторения импульсов, лов в условиях наличия аддитивного шума и 5 Наиболее близким по технической сущимпульсных помех, а также при неиэвест- ности к заявляемому устройству является ном периоде повторения, например, в ра- устройство обнаружения периодических диоастрономии, радиофизике и других импульсных последовательностей и оценки областях науки и техники, использующих " их периода, обладающее свойствами опипериодические процессы, а также при àíà- >0 санного выше аналога, но.обеспечивающего лизе временных. рядов. - более высокое быстродействие и пропускИзвестно устройство обнаружения пе- ную способность благодаря оригинальной риодических импульсных последовательно- процедуре выбора начального значения мостей и оценки их периода, состоящее из дуля преобразования временных интерваквантователя, блока стробирования, форми- ® лов, учитывающей максимальный интервал рователя импульсов, модульного нреобра-: между импульсами в пределах реализации зователя, регистра памяти, дешифратора, и . анализируемого импульсного потока, Устсчетчиков, мультиплексора, порогового бло." ройство имеет входную шину, квантователь, ка; блока задания порога, ключа вычета,: блок стробирования, формирователь имключа модуля, блока задания модуля, фор- 20 пульсов, ключ интервала, блок памяти, момирователя строба анализа, генератора так- - дульный преобразователь, дешифратор, и товых импульсов и имеющее входную шину, . счетчиков, мультиплексор, пороговый блок, выходную шину обнаружения, выходную ..: блок задания порога, ключ вычета, ключ мошинувычетовивыходнуюшинумодуля.Оно дуля, блок управления, синхронизатор, геимеет возможность перестройки по перио- 25 нератор тактовых импульсов, блок задания ду повторения импульсов, обладает разре- порога, блокИЛИ, шинуобнаружения, шину шающей способностью как по периоду вычета, шину модуля, шину порога квантоповторения, так и по временному положе-, вания, блок начального модуля, шину мининию, мального модуля и шину максимального

Недостатком устройства является невоз- ®0 модуля, Входная шина соединена с первым можность обнаружения, оценки периода по -.: . входом квантователя, второй вход которого вторения импульсов и временного положения. соединен с шиной порога квантования, а нескольких периодических последовательно- выход-C первым входом блока стробировастей, одновременно присутствующих в анали-, ния. Выход последнего соединен с входом зируемой реализации длительностью Тр Это ЭБ формирователя импульсов, выход которого не позволяет достигнуть высокой вероятно- соединен с первым входом блока управлести обнаружения всех периодических по- ния, первым. входом ключа интервала и перследовательностей, поступающих на вход вым входом блока начального модуля. Его устройства, придлительностиэтихпоследо- .второй .вход соединен с первым выходом вательностей, соизмеримой с длительно- 40. блока управления, а выход — с первым вхостью Тр анализируемой реализации..;. дом блока памяти и третьим входом блока

Известно устройство обнаружения пери-. начального модуля, второй вход которого одически импульсных последовательностей . соединен с вторым входом блока стробирои оценки их периода, имеющее. воэможность вания, вторым входом блока управления, анализа реализации импульсного потока, 45 вторым входом модульного преобразоватепредставляющего собою аддитивную смесь ля, первым входом блока ИЛИ, первым выхаотической импульсной помехи и периоди- ходом синхронизатора,,третьим входом ческих импульсных последовательностей, по блока задания модуля и вторым входом бловсем возможным периодам повторения Тс ка начального модуля. Его третий вход соеиз некоторого интервала (Тмин...Ть асс) с раэ- 0 динен с вторым выходом блока управления, решающей способностью ЛТ не хуже no-, четвертый вход — с третьим выходом блока тенциальной, определяемой длительностью управления, а выход — с первым входом моаналиэируемой реализации То. Результатом . дульного преобразователя, третий вход коанализа являются обнаружение периодиче- торого соединен с вторым выходом ских компонент импульсного потока и оцен- 55 синхронизатора, четвертый вход-с третьим ка периода повторения импульсов в каждой выходом синхронизатора, пятый вход — с из них и их временного положения, первым выходом блока задания модуля и

Недостатком устройства является недо- первым входом ключа модуля, а третий выстаточно высокое быстродействие, связан- ход- с четвертым входом блока уп равления, ное с большим количеством циклов анализа второй выход — с первым входом каждого из

2003938

ЬТ = Тмин /То

10

30 (2) 50

Т1 6 (Тмин Тмакс), 55 п счетчиков и первый выход — с первым входом ключа вычета,(п+1)м входом мультиплексора и входом дешифратора. Каждый из и выходов дешифратора соединен с вторым входом соответствующего по номеру счетчика, третьи входы которых соединены между собою и с выходом блока ИЛИ. Второй вход лока ИЛИ соединен с четвертым выходом блока управления и первым входом блока задания модуля, а выход каждого из счетчиков соединен с соответствующим ему по номеру входом мультиплексора, выход которого соединен с первым входом порогового блока. Второй вход последнего соединен с выходом блока задания порога, 1 а выход является выходной шиной обнаружения и соединен с вторым входом ключа вычета, выход которого является выходной шиной вычета, и вторым входом ключа модуля, выход которого является выходной шиной модуля. Выход генератора тактовых импульсов соединен с третьим входом блока управления и первым входом синхронизатора, второй вход которого соединен с вторым выходом блока задания модуля, второй вход которогО соединен с выходамблока начального модуля, четвертый вход- с шиной максимального модуля, а пятый вход —.с шиной минимального модуля.

Работа устройства основана на модульном прео@разовании массива интервалов между импульсами (1ь1l} реализации длительностью То потока импульсов, Массив интервалоа между импульсами подвергает- 3 ся многократному модульному преобразованию по модулям Т 6 (T«<... T»«), НаЧИНая С Т1 = Т/нач = ГПаХ (Тмин, (tl-1,l)max) С шагом разрешения AT, где (Тмин Тмакс)— интервал возможных значений периодов Тс 4 следования импульсоа в последовательностях Тмин Тс Тмин.

Недостатком устройства является недостаточно высокое быстродействие, определяемое большим числом циклов модульных 4 преобразований временных интервалов между импульсами в реализации анализи- . руемого импульсного потока.

Целью изобретения является увеличение быстродействия, а следовательно, и пропускной способности устройства.

Увеличение быстродействия достигается путем рационального выбора значения. шага ЬТк перестройки модуля преобразования Т> при поиске по периоду повторения на интервале Тмин + Т1 + Тмакс.

Если а прототипе использу1".тся неизменный шаг перестройки ао всем диапазоне изменения Т, то в заявляемом устройстве шаг перестройки меняется в зависимости от значения Т1, При этом сохраняется потенциальная разрешающая способность, но сокращается количество шагов изменения Tj и, следовательно, уменьшается время анализа массива (1ь1, } интервалов tl-1, между импульсами в анализируемой реализации импульсного потока. т.е. увеличивается быстродействие и пропускнакспособность устройства.

Цель достигается тем, что в устройство, содержащее входную шину, каантователь, блок стробирования, формирователь импульсов, ключ интервала, блок памяти, модульный преобразователь, дешифратор, п счетчиков, мультиплексор, пороговый блок, блок задания порога, ключ вычета, ключ модуля, блок управления, синхронизатор, генератор тактовых импульсов, блок задания модуля, блок ИЛИ, шину обнаружения, шину вычета, шину модуля, шину порога квантования, блок начального модуля, шину минимального модуля и шину максимального модуля, введен блок приращения модуля, Наличие отличительных признаков обусловл ива ет соответствие зая вляеглого технического решения критерию."ноаизна".

Заявляемое. техническое решение соответствует также критерию "существенные отличия", так как не обнаружено решений с признаками, сходными с признаками, отличающими заявляемое техническое решение от прототипа, J

Возможность достижения цели иэобретения подтверждается следующими теоретическими выводами.

В основу принципа действия заявляемого устройства, как и прототипа, положено модульное преобразование а форме

Жц =(Atl-1j+ tl-ц) мос) т1.

Ь., =O, i= >.2,3,...;

Т1нач = П1аХ (Тмин, (tl-1,!)гпах), где htq — модульное преобразование (вы чет) временного интервала ть1,1 по модулю (пРобномУ пЕРисдУ) Т1, Тмин и Тмакс c0QTветственно минимальное и максимальное значения возможного периода Тс повторения импульсов а периодических компонен2003988

hTx пп (Тмакс Тмин)/ Ю. пц (Тмакс Т} нач)/ кс

Цц P (T1 нач) т1нач =тми

1 An

ЙЦ = пп

Тмакс } }Тмин

60 п»1

Пк1 =

К=о

П»1

Т 1 Тмин

Пк1 = окг

n»2 .

K=o

2ЛТ„ } 1

Пк2 тах анализируемого импульсного потока;

Жо, — формальный (нулевой) вычет, необходимый для выполнения рекуррентной процедуры вычисления вычетов, определяемой первой строкой выражений (2); (т}-1,I)maxмаксимальное значение временного интервала между смежными импульсами в анализируемой реализации длительностью То.

При этом у прототипа приращение hT модуля преобразования остается неизменным и определяется равенством (1). Число циклов модульного преобразования массива (т1-Ц) ПРИ ИЗМЕНЕНИИ Т}, НаЧИНаЯ С Тмин И кончая Тмакс, с шагом ЛТ равно

У прототипа начальное значение Т1

-Т)нач 3 Тмин и является величиной случайной (2), поэтому удобно onределить среднее значение п1, числа циклов модульного преобразования

Полагая значения Т} нач 6 (Тмин" Тмакс) равновероятными, определяют где Р (Т1 нач) — веРолтНость конкРетного значения Т} HaN, которая в силу сделанного выше предположения равна 1/пп, поэтому, выражая Т) нач K Д. Т+ Тмин, получают

К о

Дальнейшего сокращения числа циклов модульного преобразования можно достигнуть, изменяя приращение модуля преобразования Т} в зависимости от его значения. Эта возможность следует из .того, что при сохранении. потенциальной разрешающей способности по частоте повторения импульсов потенциальная разрешающая способность по периоду не остается неизменной для различных участков.интервала Тмин".Тмакс и определяется соотношением

Из этого выражения следует, что минимальное значение приращения Т» соответствует минимальному значению Т} = Тмин, AT» hT Тмин /To, Т} Тмин г

Полагая возможным изменение

6 только в целое число раз, получают

ЬТ» 2ЛТ 2 Тмин /To Т} - Тмин V2Г- Тр1;

ЬТ» ЗЬТ 3 Тмин /То, Т) Тмин V3 Гр2 г

ЬТ» 4ЛТ 4 Тмин /То, Т! Тмин 4Г Трэ и так далее, где Тр1, Тр2, Трэ и т,д. — рубежные значения пробного периода.

16 .. Таким образом, при выполнении требования кратности ЬТ» его минимальному значению ЬТ необходимо задавать приращения

ЛТх= ЛТ пРи Тмин Т} < Tp1;

ЬТх = 2 ЬТ при Tp1 < <Т} (Трг;

ЬТХ 3 ЬТ при Грг Т} E Трэ (3), 26 и так далее. При этом среднее значение числа й» циклов модульного преобразования сокращается, что влечет за собою сокращение временных затрат на этапе анализа

30 и, следовательно, увеличивает быстродейст. вие и пропускную способность устройства.

Количественную. оценку величины сокращения числа циклов модульного преобразования можно получить, задавая верхнюю границу интервала значений возможного периода Тмакс через величину границы Тмин .

Среднее число циклов преобразования п с можно рассматривать как сумму среднего числа циклов на каждом подынтервале (3) интервала Тмин...Тмакс.

Пк *= ПК1+ Пк2+ Пкэ+ ". + Пк!, где! — число подынтервалов, } = М вЂ” 1;

2603988

Тг-T

"" гЬт пкз

ПкЗ.—

К =о

Пкз

Тз — Тг

ПкЗ = пк!

Пк! =

К=о

Пк!

Пк!—

Ц(Ц) >< Nppp

Пк = 0,5 (Пк1+ Пкг + Пкз) (4) .

+ 2 -0,664, Т! = Тмакс м /К вЂ” 1 к=

Выполняя суммирование, получают пк1 0,5 пк1; пкг-0,5 пкг; " пк!=0,5 пк!

Поэтому

Пк - 0,5 (Пк1+ AK2+ Пкз+ ... + Пк!).

В частности, для диапазона однозначной оценки периода повторения, для которого Тмакс = 2Тмин, Отношение пк/пц характеризует поле учаемый выигрыш;

93 — 1

Пк/Пц = (Пк1 + ПЫ + Пкз)/Пп = — +

3 6

Отношение пцlпк = (0,664) = 1,509, Таким образом, при Тмакс = 2Тмии получают полуторакратное сокращение временных затрат на анализ реализации импульсного потока по сравнению с прототипом.

Общее выражение суммы членов ряда (4) имеет вид

Л вЂ” 1 Ж вЂ” 1 М вЂ” 1 и !й = — 2 — + — Э вЂ” + — @ — +... +

Алгоритм работы устройства формиру- ется следующим образом.

1. Во время приема анализируел1ой реализации импульсного потока длительностью То определяют значения временных интервалов т;-1! между смежными импульсами, которые запоминаются в блоке памяти, в виде соответствующих чисел.

2. Одновременно с накоплением массива значений {т!-!,!) интервалов t;-!,! между импульсами определяют максимальное значение временного интервала (т!-1,!)мах в накапливаемом массиве {т!-f,lj, 3;-К концу анализируемой реализации в блоке начального модуля формируют начальное значение модуля преобразования в соответствии с алгоритмом 2, Этим завершается первый этап работы устройства— этап накопления и начинается второй этап работы — этап анализа, 4. Элементы т!-!,! ìàññèBà {ть1,;) преобразуют в значения вычетов по модулю пробного пеРиода TJ = Т! мам и одновРеменно подсчитывают число NJ (Tj) одинаковых значений г! вычетов Ж!!, 5. Выполняют пороговые испытания

ПРи каждом NJ(7J) > Nnpp на шинУ обнаружения выДают уровень. логической "1", свидетельствующий об обнаружении периодической последовательности, На шину модуля при этом выдают соответствующее значение TJ, явля!ощееся оценкой периода

Тс обнаруженной последовательности, а на шину вычета — соответствующее значение ц, являющееся оценкой временного положения обнаруженной последовательности.

6. НаРащивают TJ на величинУ ЛТх, фоРмируел1ую в блоке приращения модуля на основании сравнения Т! и его рубежных значений Тмин /2, Тмин ъ 3, Тмин 4, и т.д„ и повторяют последовательно пункты 4, 5 и

6 до тех пор, пока TJ не достигнет максимального значения:

По достижении Т! = Тмакс анализ реализации импульсного потока завершается и устройство переходит в режим накопления исходных данных по новой реализации входного потока.

На фиг.1 изображена функциональная схема заявляемого устройства; на фиг.2— функциональная схема блока задания модуля; на фиг.3 — функциональная схема блока приращения модуля; на фиг,4 — временные

2003988 диаграммы, поясняющие принцип наращивания пробного периода; на фиг.5 — временные диаграммы, характеризующие взаимодействие основных узлов устройст-. ва, обеспечивающих реализацию наращивания пробного периода с переменным приращением; на фиг.б — временные диаграммы, описывающие взаимодействие узлов блока задания модуля; на фиг,7— возможная реализация блока формирования первого рубежного периода; на.фиг.8возможная реализация блока формирования второго рубежного периода, Устройство (фиг.1) имеет входную шину:

1, квантователь 2, блок 3 стробирования, формирователь 4 импульсов, ключ 5 интервала, блок 6 памяти, модульный преобразователь 7, дешифратор 8, и счетчиков

9.1...9л, мультиплексор 10, пороговый блок

11, блок 12 задания порога. ключ 13 вычета, ключ 14 модуля, блок 15 управления, синхронизатор 16, генератор 17 тактовых импульсов, блок 18 задания модуля, блок ИЛИ.

19, шину 20 обнаружения, шину 21 вычета, шину 22 модуля, шину 23 порога квантования, блок 24 начального модуля, шину 25 минимального модуля, шину 26 максимального модуля и блок 27 приращения модуля.

Входная шина 1 соединена с первым входом кванторателя 2, второй вход которого соединен с шиной 23 порога квантования, а выход — с первым входом блока 3 стробирования. Выход последнего соединен с входом формирователя 4 импульсов, выход которого соединен с первым входом блока

15 управления, первым входом ключа 5 интервала и первым входом блока 24 начального модуля. Второй вход ключа 5 соединен с первым выходом блока 15 управления, а выход — с третьим входом блока 24 начального модуля и с первым входом блока. 6 памяти, второй вход которого соединен с вторым входом блока 3 стробирования, вторым входом блока 15 управления, вторым входом модульного преобразователя 7, первым входом блока ИЛИ 19, первым выходом синхронизатора 16, третьим входом блока

18 задания модуля и вторым входом блока

24 начального модуля. Третий вход блока 6 памяти соединен с вторым выходом блока

15 управления, четвертый вход — с третьим выходом блока управления, а выход — с первым входом модульного преобразователя 7; третий вход которого соединен с вторым выходом синхронизатора 16, четвертый вход — с третьим выходом синхронизатора

16, пятый вход- с первым выходом блока 18 задания модуля, первым входом ключа 14 модуля и первым входом блока 27 приращения модуля, а третий выход — с четвертым входом блока 15 управления, второй выход — с первым входом каждого из счетчиков (9.1...9.и) и первый выход-с первым входом ключа 13 вычета, (n+1}-м входом мультиплексора10 и входом дешифратора 8. Каждый иэ п выходов дешифратора соединен с вторым входом. соответствующего по номеру счетчика (9.1...9.n), третьи входы которых соеди" нены между собою и с выходом блока ИЛИ

10 19. Второй вход блока ИЛИ соединен с четвертым выходом блока 15 управления и первым входом блока 18, а выход каждого из счетчиков (9 1...9.п) соединен с соответствующим ему по номеру входом мультиплексора 10, выход которого соединен с первым входом порогового блока 11. Второй вход блока 11 соединен с выходом блока 12 задания порога, а выход является. выходной шиной 20 обнаружения и соединен с вторым входом ключа 13 вычета, выход которого является выходной шиной 21 вычета, и вторым входом ключа 14 модуля, выход которого является выходной шиной 22 .модуля.

Выход генератора 17 тактовых импульсов

20 ления и первым входом синхронизатора 16, второй вход которого соединен .с вторым выходом блока 18 задания модуля, Второй вход. последнего соединен с выходом блока

24 начального модуля, четвертый вход — с

30 шиной 26 максимального модуля, а пятый вход — с шиной 25 минимального модуля и вторым входом блока 27 приращения модуля, выход которого соединен с шестым вхо35 дом блока 18 задания модуля.

Ф

Работает устройство следующим обраэом, Сигнал по входной шине 1 поступает на

40 первый вход квантователя 2, где подвергается бинарному квантованию путем сравнения с пороговым напряжением, подаваемым на второй вход квантователя по шине 23 квантования, С выхода квантователя 2 квантованный по амплитуде сигнал поступает на первый вход блока 3 стробирования, который пропускает через себя сигнал в течение определенного интервала времени То, называемого стробом анализа, который

50 генерируется на первом выходе синхронизатора 16. Этот интервал времени определяет длительность первого этапа работы устройства, Он заключается в накоплении в блоке 6 памяти массива интервалов {ti-1, }

55 между импульсами во входном потоке в пределах интервала То, В пределах этого интервала времени импульсом строба анализа. с первого выхода синхронизатора 16 блоки

7-14 и 18 удерживаются в исходном состоянии и участия в работе устройства не прини25 соединен с третьим входом блока 15 управK03 988

40 эуются также для изменения адреса (двоичного кода) на третьем выходе блока управления, подаваемого на четвертый адресный вход блока 6 памяти. В момент нэчала работы нэ этом входе присутствует адрес нулевой ячейки блока памяти, и пер- 45 вый.сигнальный импульс записывает в эту ячейку двоичный код интервала между началом строба анализа и моментом появления:..; импульса. Этот же имйульс после записи. ..- информации в нулевую ячейку памяти нара- 5б щивает на единицу содержимое счетчика адреса в блоке 15 управлении и таким образом подготавливает блок 6 памяти к записи следующего временного интервала между

55 первым и вторым входными импульсами в первую ячейку памяти так далее, в результате чего к моменту окончания строба в ячейки памяти, последовательно расположенные по адресам, начиная с нулевой ячейки, будут записаны значения всех временных интермают. При этом на первом выходе модульного преобразования 7 действует нулевой двоичный код, импульсы на втором и третьем его выходах отсутствуют. Отсутствуют также управляющие импульсы на первом 5 входе блока 18 задания модуля с четвертого выхода блока 15 управления. Поэтому на его первом вцходе установлен код Т1 - О, а на его втором выходе импульсы, подаваемые на второй вход синхронизатора 16, отсутст- 10 вуют. Счетчики 9.1..;9.п установлены в нулевое состояние.стробом анализа через блок

ИЛИ 19..

Квантованный по амплитуде сигнал, стробированный стробом в блоке 3 строби- 15 рования, поступает на вход формирователя

4 импульсов, где преобразуется в последовательность коротких импульсов одинаковой длительности и амплитуды, моменты появления которых с точностью до времени 20 задержки в блоках 2, 3 и 4 совпадают с положением передних фронтов импульсов входного потока. Каждый из входных им. пульсов формирователя 4 в момент их появления на входе ключа 5 интервала 25 открывает его и пропускает с, его второго входа на выход и далее на первый (информационный) вход блока 6 памяти код временного интервала, который сформирован счетчиком временного интервала, входя- 30 щим в состав блока 15 управления. Этим же импульсом, счетчик временного интервала сбрасывается в нулевое состояние и начинает отсчет нового временного интервала с тактом Т, определяемым частотой следова- 35 ния импульсов с выхода генератора 17 тактовых импульсов.

Сигнальные импульсы, поступающие нэ первый вход блока 15 управления, исполь-валов между импульсами в анализируемой реализации.

Вследствие наличия помех в составе входного потока импульсов и неизвестности периода их повторения в сигнальных компонентах число занятых ячеек блока 6 памяти случайное. На основании априорных зна- . ний статистических характеристик входного потока импульсов выбирается необходимый полный обьем памяти, обеспечивающий допустимую малую вероятность ее переполнения.

В составе блока 15 управления есть специальный регистр конечного адреса, который предназначен.для сохранения на втором этапе работы устройства (этап анализа) конечного адреса массива исходных данных, хранимых в блоке 6 памяти, Конечный адрес необходим для мнагокрэтного использования массива {1ь1,I) при анализе (на втором этапе) согласно алгоритму 2.

На этапе анализа данные извлекаются поочередно из блока 6 памяти, Режимы работы блока памяти "запись — ".чтение" определяются стробом анализа Тр, подаваемым на второй вход блока памяти (в пределах строба.действует режим "запись", за его пределами — режим "чтение").

Приведенное- выше описание взаимодействия функциональных узлов устройства на этапе нэкбпления (первом этапе работы) идентично взаимодействию одноименных узлов прототипа и второго аналога. Блок 24 начального модуля в заявляемом устройстве действует так же, как и в.прототипе, формируя .на своем выходе к моменту завершения первого этапа работы устройства значение максимально,".о временного интервала (ti-ц)н». Происходит зто так.

В течение длительности строба Тр, поступающего на второй вход блока 24 начального модуля с первого выхода синхронизатора 16, блок начального модуля принимает на третий вход двоичные коды временных интервалов с выхода ключа 5 интервала. При этом первый временной интервал сравнивается с нулевым значением, а каждый последующий — с предыдущим и на выходе блока начального модуля сохраняется двоичный код, соответствующий большему временному интервалу, Таким образом, к моменту окончания первого этапа (этап накопления) на выходе блока 24 начального модуля формируется двоичный код, соответствующий знь ению (tl-i,t)M», который в блоке 18 задания модуля сравнивается со значением TMgp, в результате чего на первом выходе блока 18 формируется начальнОе значение модуля преобразования Т науч, необходимое для выполнения вто2003988

16 рого этапа работы устройства, на котором взаимодействие узлов устройства идентично взаимодействию одноименных узлов прототипа, Блок 27 приращения модуля действует. 5 следующим образом. В исходном состоянии (в момент начала строба анализа Tg) Hà его второй вход действует код минимального периода Тмин с шины 25-минимального.мо. дуля, на его первый вход при этом действует 10 минимальное значение Tj "О с первого вы- хода блока 18 задания модуля, При этом на выходе блока 27 приращения модуля формируется код минимального приращения

АТх AT, К концу строба анализа в резуль- 15 тате формирования блоками 18 и 24 значения

Tj нач maX (Тмин, (Ъ-1,1)вах) .. ф, 20 на выходе блока 27 приращения модуля формируется. код приращения, удовлетворяющий неравенствам

4Тх ЬТ пРи .Т1нач < Тр1

ЬГх 2 ЬТ ПРи Тр1 Т)нач < Тр2 (5) AT, - 3 ЬТ при Т,2 Tj н„ Трз

30 и изменяющийся на этапе анализа в.Соответствии с текущим значением модуля пре-. образования Tj, удовлетворяющего неравенствам . 35

АТх- ЬТ пРи Тj.ía÷ < Тр1 (6) Ж х 2 AT при Тр1 Tj < Тр2, 40

ЛТх 3 ЬТ пРи Тр2 " Т) 4Трз, . @горой этап работы устройства - этап .. анализа накопленного массива временных интервалов (1-ц) начинается по срезу стро- . ба анализа в соответствии с алгоритмом.2 45 так же, как это происходйт у прототипа, начиная со значения модуля преобразования:..

Т - Tj нач, с последующим накоплением: числа одинаковых значений вычетов в счет- чиках 9.1...9.п, а также рвшенйем задачи 50 обнаружения (noporoeoro испытания) в пороговом блоке 11 с выдачей на выходные . шины 20, 21 и 22 соответствующих обнаруженному сигналу признака обнаружения (логическая "1" на шине 20) и двоичных ко-. 55 дов временного положения и периода повторения, Анализ массива(а-1,l) циклически повто ряется, начиная с Tj - Т нач, и при нвращивании Tj в каждом цикле на соответствующее значение АТ> завершается циклом, в кОтОРОм Т1 Тмакс. ПРи этОм завеРшаетсЯ этап анализа, синхронизатор 16 формирует новый строб анализа и устройство переходит к обработке новой реализации потока импульсов. Для каждого цикла анализа массива (МД s блоке 27 приращения модуля определяется величина приращения АТх на основе сравнения значения Tj предыдущего цикла с рубежными значениями пробных периодов ТР1, Тр2 и Тр3 в соответствии с соотношениями (3).

Каждый цикл анализа {при конкретном одном значении пробного периода Tj) завершается сбросом счетчика адреса в блоке 15 управления в нулевое состояние и сбросом счетчиков 9.1...9.п. Таким образом, анализирующая часть устройства подготавливается к началу анализа в каждом. цикле.

Итак; в момент окончания строба анализа блок 6 памяти переводится в режим считывания, счетчик адреса в блоке 15 управления устанавливается в нулевое состояние, а модульный преобразователь 7, блок 18 задания модуля и счетчики 9 1...9.п переводятся в рабочее состояниеснятием с указанных выше входов этих блоков строба анализа. При этом на пятый вход модульного преобразователя 7 от блока .18 задания модуля подается начальное значение модуля Tj-Tj науч, на выходе блока 27 приращения модуля формируется соответствующее приращение ЬТх (5). Счетчик адреса в блоке-15 управляется уже не импульсами сигнала (их на первом входе блока 15 в режиме анализа нет), а импульсами с третьего выхода модульного преобразователя 7. Каждый из этих импульсов .образуется в момент окончания очередного модульного преобразования очередного временного интервала tl-1,ь Такая организация управления счетчиком адреса необходима вследствие того, что время, требуемое на вычисление каждого вычета Ж, не остается неизменным, поэтому только после завершения вычислительных операций в модульном преобразователе 7 дается команда на изменение адреса и извлечение из блока памяти нового значения временного интервала tl-1,ь

Каждый фекл преобразований массива (Ъ-ц) с неизменным значением Tj завершается в момент, когда содержимое счетчика адреса в блоке 15 достигает значения конечного адреса массива (xi-1,1). В конце каждого цикла преобразования импульсом с четвертого выхода блока 15 управления наращивается на ЬТх значение пробного периода Tj

Ж03 988 на первом выходе блока 18 задания модуля торого с одного иэ выходов дешифратора 8 в соответствии с неравенствами (6).. подается уровень логической "1".

Признаком завершения второго Фапа ., Блоки 2...17 и 19 устройства по функциработы устройстваявляетсядостижениемо- ональному назначению и внутреннему содулем преобразования Т1 (пробным перио- 5 держанию и функциональному назначению дом) своего максимального значения Т1 их входов и выходов идентичны одноименТддк . Этот момент фиксируется коротким ным блокам прототипа. Блок 18 задания моимпульсом на втором выходе блока 18 зада- дуля имеет прототипом бдноименный блок ния модуля(выход второго компаратора это- прототипа и отличается от него тем, что спого блока), который, поступая на второй вход 10 собен осуществлять наращивание модуля синхронизатора, задает.ему момент начала преобразования (пробного периода Т1) на формирования строба анализа, по которому произвольное (а не .фиксированное, как у описанный выше процесс повторяется. прототипа) значение ЬТх.

На этапе анализа одновременно с пре- Блок 18 задания модуля (фиг.2) состоит образованием 2 в каждом цикле осуществля- 15 из первого регистра 28; сумматора 29, перются сортировка вычетов Qg по численному вого компаратора 30, первого мультиплекэначению и подсчет числа одинаковых выче- сора 31, второгомультиплексора 32, второго тов каждого из возможных значений, Каждо- регистра 33, первого инвертара 34, блока му интервалу си,t соответствует "caoA." ИЛИ 35, второго компаратора 36, второго вычет hti1,двоичный код которого появляется 20 инвертора 37 и элемента 38 задержки. Перна первом выходе модульного преобразова- вым входом блока.18 задания модуля являтеля 7. В момент завершения формирования ются:соединенные- между собою вход этого двоичного кода дешифратор 8 открыва- инвертора 34 и первый вход первого регистет вход записи единицы в соответствующий ра. 28, второй вход которого соединен с выпо номеру счетчик 9.1...9.п. Так, если вычет. 25: ходом . сумматора 29. Первый вход

Жц = О, то на первом выходе дешифратора 8 сумматора 29 является шестым входом блопоявляется уровень логической "1", кото- ка 18 задания модуля, а второй. вход — с рый, поступая на второй вход счетчика 9.1; первым выходом блока задания модуля, выподготовит его к записи (добавлению к,со- ходом второго регистра 33 и вторым входом держимому) единицы. Если вычет Ьц 1„то 30 второго компаратора36, выход которого явединица добавляется к содержимому.счет- .ляется вторым выходом блока задания мочика9.2, при hti1-2 — ксодержимомусчет- дуля и соединен с третьими входами чика 9.3 и так делее, Одновременно с этим первого регистра 28 и второго регистра 33,,код вычета dt s, поступая на (и+1)-й вход а первый вход является четвертым входом (вход управления) мультиплексора 10, под- 35 блока задания модуля. Второй вход блока 18 ключает выход соответствующего счетчика задания модуля соединен с вторыми входак входу порогового блока 11, где происходит ми первого компаратора 30 и первого мульсравнениетекущегозначения содержимого типлексора 31, первый вход которого счетчика с порогом обнаружения Nnop, и в соединен с первым входом первого компаслучаеего превышения на выходе порогово- 40 ратора 30 и является пятым входом блока го блока 11 появляется уровень логической . задания модуля, третий вход соединен с вы"1", свидетельствующий об обнаружении ходом первого компаратора 30, а выход — c периодической последовательности, кото- первым входом второго мультиплексора 32. рый открывает по вторым входам ключ 13 Второй вход мультиплексора 32 соединен с вычета и ключ 14 модуля. На их выходах 45 выходомэлемента38задержки,третий вход соответственно появляются двоичные коды . — с выходом первого регистра 28, а выход— оценок временного положения обнаружен- . с первым входом второго регистра 33, втоной последовательности (вычет) и периода: -,, рой вход которого соединен с выходом блоследования импульсов (модуль преобразо-.-.::- . ка ИЛИ 35. Первый вход блока ИЛИ 35 вания), 80 соединен с выходом первого инвертора 34, Момент записи единицы в счетчики а второй вход- с выходом второго инверто9.1...9 и определяется моментом стабилиза- ра 37, вход которого соединен с входом элеции значения двоичного кода вычета на пер- мента 38 задержки и является третьим вом выходе модульного преобразователя 7. входом блока 18.

Вэтотмоментнаеговторомвыходепоявля- 55 Работа блока 18 задания модуля и его ется короткий импульс, поступающий на со- взаймодействие е блоками 24 и 27 иллюстединенные между собою первые(тактовые) рированы временными диаграммами на входы счетчиков 9.1...9.п. В результате воз- фиг 4 6 растает на единицу содержимое одного На фиг.4 а - импульсы конца циклов на счетчика, а именно того, на второй вход ко- первом входе блока 18 (первый вход регист19

2003988

20 ра 28 и вход инвертора 34), б — значения приращения модуля Мх на выходе блока 27 и связанном с ним шестом входе блока 18 (первый вход сумматора 29), в — значения модуля преобразования (пробного периода) ,на первом выходе блока 18 (выход второго регистра 33), r — импульс конца анализа на втором выходе блока 18 (выход второго компаратора.36). завершающий второй этап работы устройства.

На фиг,5 а, б; в - то же, что и на фиг.№, д — строб анализа длительностью То на третьем входе блока 18 (вход элемента 38 задержки и вход второго инвертора 37, е— импульс инвертированного в инверторе 37 строба анализа, и — начальное значение пробного периода T) = Т uas на выходе первого мультиплексора 31.

На,фиг.6 а, в, д, е, ж — то же, что и наф фиг.4 и 5, з — значение максимального временного интервала между импульсами в анализируемой реализации на выходе блока 24 и связанном с ним втором входе блока

18 (вторые входы первого компаратора 30 и первого мультиплексора 31), и импульсы записи во второй регистр 33 (выход блока ИЛИ

35), к — значения суммы текущего значения

Т1 и приращения hTx на выходе сумматора

29, л — значения пробного периода, подготовленного х следующему циклу модульного преобразования на выходе первого регист-. ра 28, м — значение кода на выходе мультиплексора 32.

Перед началом очередного строба накопления первый 28 и второй 33 регистры устанавливаются в нулевое состояние импульсом с выхода второго компаратора 36.

При этом на выходе второго регистра 33 и первом выходе блока 18 задания модуля устанавливается нулевое значение модуля

Т О. На пятом входе блока 18 действует неизменное значение Тмии, на шестой вход .поступает приращение пробного периода

hTx - hT от блока 27 приращения модуля, а на четвертый вход поступает неизменное значение Т»«, на второй вход — нулевое значение межимпульсного интервала Ъ-1,1 = О, импульсы конца цикла на первом входе блока 18 отсутствуют, на выходе первого мультиплексора 31 действует значение Тмии, так как Тмии > (tl-1 = О), и выходное напряжение первого компаратора 30 подключает пер, вый вход мультиплексора 31 к его выходу, В пределах строба анализа (первый этап работы устройства) второй мультиплексор 32 пропускает на выход код с первого своего входа, что обеспечивается стробом анализа, действующим через элемент 38 задержки на второй(управляющий) вход мультиплексора 32. В пределах строба анализа

25 код начального значения модуля преобразования T = Т На< с выхода второго мультиплексора 32. Через небольшой интервал времени та, определяемый необходимым временем записи в регистр 33 кода Т иач и задаваемый элементом.38 задержки, мультиплексор 32 подключает к своему выходу свой третий вход, соединенный с. выходом первого регистра 28. Записанное по заднему фронту строба анализа во второй регистр

33 значение Т нач не превышает,Тмакс Поэ30 тому на выходе второго компаратора 36 им.пульс не формируется. К концу строба анализа устанавливается значение приращения пробного периода ЬТх, соответствующее условию (5), которое складывается в сумматоре.29 с Tj» и действует на информационный вход первого регистра 28 (фиг.áx), но пока в него не записывается.

Таким образом, подготавливается модуль

40 преобразования по второму циклу анализа на втором этапе работы устройства, в первом цикле которого используется модуль преобразования Т) = Т) апач, действующий на выходе второго регистра ЗЗ. По завершении

45 первого цикла преобразования по модулю

Tj = Tj иац на первом входе блока 18 появляется импульс конца анализа (фиг.4а, 5а, 6а), который передним фронтом (фиг,би, л) записывает в первый регистр 28 новый модуль

55 преобразования Т на + hTx, Он через второй мультиплексор 32 поступает на вход регистра 33 и записывается в него тем же импульсом конца цикла, прошедшим через инвертор 34 и блок ИЛИ 35, по заднему его фронту, Это обеспечивается инвертированием импульса в инверторе 34. Начинается второй цикл модульного преобразования, а на выходе сумматора 29 подготавливается новый модуль преобразования для третьего меняются коды на втором входе блока 18 вследствие формирования т -,(в блоке 24.

К концу строба анализа на этом входе устанавливается (-1,t)max В пределах строба

5 анализа в момент, когда ti-1,1 Тмин, на выходах мультиплексоров 31 и 32 устанавлива, ются значения Ъ-1,ь а к концу строба анализа

T) нач = гпах (Тмии, (tl-1,1)max) Эти значения и

" изменения отражены на фиг.бз и до конца

10 строба анализа не влияют на состояние остальных блоков устройства, так как код с выхода мультиплексора 32 не записывается в регистр 33 (нет импульсов записи на его втором, тактовом входе).

15 8 момент окончания строба (фиг.5д и бд) .его инвертированная в инверторе 37 копия через блок ИЛИ 35 положительным перепадом, соответствующим заднему фронту зтого строба, записывает во второй регистр 33

2003988 22 цикла Т -Т1 нач+ 2 ЛТх(фиг,4в, 5в, Ge) итак далее до достижения рубежного значения

Тр1.пробного периода (фиг.бв). В этот момент блок приращения модуля изменяет величину этого приращения (фиг.4б, 5б).

Далее процессы, описанные выше, повторяются. При этом Т возрастает с заданным блоком 27 приращением ЛТ». В момент, когда Т превосходит Тмак, на выходе второго компаратора 36 возникает импульс конца цикла (фиг.4г), по которому прекращается выполнение второго этапа работы устройства.и все узлы блока 18 переходят в исходное состояние, а устройство переходит к формированию очередного строба анализа и формированию нового массива (ть1,i) новой реализации импульсного потока.

Блок 27 приращения модуля может быть выполнен, например, так, как это показано на фиг.3. Он состоит из формирователя 39 первого рубежного периода, формирователя 40 второго рубежного периода, третьего компаратора 41, четвертого компарэтора 42 и третьего мультиплексора 43. Второй вход блока приращения модуля образуется соединенными между собою входами формирователей первого 39 и второго 40 рубежных периодов. Выход каждого из формирователей соединен с первым входом соответствующего третьего 41 и четвертого 42 компараторов, вторые входы которых, соединенные между собою,. образуют первый вход блока 27 приращения модуля. Выход третьего компаратора 41 соединен с первым входом третьего мультиплексора 43, а выход четвертого ком паратора 42 -с вторым входом третьего мультиплексора 43, выход которого является выходом блока 27, а на третий, четвертый и пятый входы мультиплексора 43 поданы соответственно одно-, дву- и трехкратное значения минимального приращения ЛТ пробного периода.

Принцип действия блока 27 приращения модуля состоит в том, что в зависимости от значения двухразрядного двоичного кода, действующего на первом и втором входах (управляющих) мультиплексора 43 и образуемого логическими уровнями на выходах компараторов 41 и 42, нэ выход мультиплексора 43 проходит одно из возможных значений приращения модуля Тх, действующих на.третьем, четвертом и пятом входах мультиплексора 43; Старшим разрядом управляющего двоичного кода является второй вход мультиплексора 43, младшим— первый вход. На выходе формирователя 39 первого рубежного периода из входного кода Тмин образуется код Tp< = Тмин V2 который не меняется в процессе работы устройства, если остается неизменным

Т „„. На выходе формирователя 40 второго рубежного периода аналогично образуется код Тр2 = Тмин V3. Коды этих рубежных периодов подаются нэ входы соответствую5 щих компараторав 41 и 42, На соединенные между собою вторые входы компараторов

41 и 42 поступает в процессе работы устройства изменяющийся во времени кодтекущего значения пробного периода Т .

10 На первом этапе работы устройства.(в пределах стробэ анализа) Т1 - 0; поэтому управляющий код на первом и втором входах мультиплексора "00", и на выходе его действует ЛТ» ЛТ (фиг,4б, 5б). По срезу

15 строба анализа на первом входе блока 27 приращения модуля появляется Т = Т1 нач Ф0, поэтому в зависимости от его соотношения с Тр1 и Тр2 управляющий код и соответствующее ему значение приращения ЛТ» на вы20 ходе мультиплексора 43 принимают значения при Тмин «Т1 нач < Тр1 "00" ЛТх =

ЛТ Tp> «TJ нач < Тр2 "N" ЛТх = 2ЛТ; Тр2

«Т) нач — «Tìàêñ 11", ЛТх = ЗЛТ.

На этапе анализа ЛТ» не остается неиз25 менным, а изменяется аналогично в зависимости от текущего значения Т (фиг.4б, в): при Тмин -Tj < Tp) 00, AT» = ЛТ; Tp)g J <

"Гр2 "01", ЛТ» = 2Л Т, Тр2 «Т1 «Тмак "1 ""

ЛТх = ЗЛТ.

Описанный принцип построения блока приращения модуля может быть распрост. ранен на интервал значений Т, превышающий октаву, В этом случае на интервале значений Т могут быть более чем два значения рубежных периодов и соответственно большее число значений приращения модуля ЛТ», Блоки 28-43 могут быть выполнены на цифровых микросхемах широкого применения (Шило ВЛ. Популярные цифровые микросхемы. Справочник. M.: Радио и связь, 1987), Регистры 28 и ЗЗ представляют собою регистры памяти многоразрядных двоичных кодов, Они могут быть выполнены, например, на основе мОдулей К531 ИР18 (Шило

В.Л.... с.120). Сумматор 29 является комбинационным и может быть выполнен на основе, например, модулей К555 ИМ6 (Шило В.Л. ... с.158). Компараторы 30, 36, 41 и 42 являются компараторами двоичных кодов и могу быть выполнены, например, на интегральных цифровых компарэторах К555 СП1 (Шило В.Л..., с,183). Мультиплексоры 31, 32 и 43 являются мультиплексорами многоразрядных шин данных и могут быть выполнены, например, на основе одноразрядных мультиплексоров

К555 КП11 (Шило В,Л.... с.147), Элемент 38 задержки осуществляет задержку на время, соизмеримое со временем

2003988

24 распространения, характеризующим логический элемент используемой серии. Поэтому может быть реализован путем последовательного включения нескольких. логических элементов (например, четного 5

„числа.инверторов), Инверторами 34 и 37 могут служить логические инверторы, например, К155 ЛНЗ (Шило В.Л..., с>6). Блоком

ИЛИ 35, выполняющим логическую опера. цию дизъюнкции, может служить двухвходо- 10 вой элемент модуля К155 ЛЕ1 (Шило ВЛ....

c;46), Формирователи первого 39 и второго

40 рубежных периодов выполняют сложную функцию масштабного преобразования с иррациональным (в общем случае) масштаб.. 15 ным коэффициентом (V где j = 2,3,4...). Очевидно, что в любом варианте построения этих формирователей их функция реализуется прибли>кенно. Наиболее простым стачки зре-у„ ния практической реализации указанных бло- 20 ков является их построение на основе комбинационных сумматоров, осуществляю. щих сложение (вычитание) преобразуемог ко-. да с его долями, меньшими преобразуемого кода в 2, 4, 8, 16 и т.д. раз, Нап ример, 25

1 1 1 — +—

16 32 128

1/ Г 1,4142135 1 + .

- 1,4140625,.

3 1,7320508 = 2 — 2 2 — 2 — 2 =

: =1,7324219, где 48, 49 и 50 — вычитатели, построенные 50 на основе комбинационных. сумматоров.

В наиболее простых реализациях можно, использовать более грубое представление .

Деление на целую степень двойки осуществляется сдвигом кода вправо на число разрядов, равное этой степени. На фиг.7 изображен возможный вариант построения 35 формирователя 39 первого рубежного периода Тр1 ЮТмин где 44 и 45 —. сумматоры, . а 46 и 47 — вычитатели. И те и другие могут . быть построены на основе комбинационных сумматоров. На фиг.8 изображен возмож- 40 ный вариант построения формирователя 40 втор@о рубежного периода Тр2 = Л Тмин с использованием аналогичного приближенного представления

V2 1+ 2 "=1,5, 1 погрешность представления 67,, Л 2 — 2 =1,75, погрешность представления 1, Сумматоры и вычитатели на фиг.7 и 8 могут быть выполнены на основе модулей

К555 ИМ7 (Шило В.Л..;. с.159).

Использование совокупности существенных признаков, таких как рекуррентная процедура преобразования временных интервалов между импульсами s анализируемой последовательности по модулю пробного периода, накопление чисел вычетов одинакового значения и сравнение накопленных за эталонный интервал ТО чисел с пороговым значением, позволяет обнаруживать маскированные импульсной помехой периодические импульсные последовательности, определять период повторения импульсов .и разрешать одновременно присутствующие в анализируемой после довательности две и более периодические с оценкой периода и временного поло>кения каждой даже при совпадении их периодов.

Последовательное преобразование массива временных интервалов между импульсами входной последовательности с использованием рекуррентной процедуры позволяет существенно увеличить достоверность обнаружения периодических последовательностейй.

Использование в качестве начального модуля преобразования Тнац определяемого .максимальным из двух величин интервала между импульсами во входной реализации позволяет существенно (до 2 раз) увеличить быстродействие и пропускную способность устройства.

Применение переменного, зависящего от текущего значения Т приращения hT>< пробного периода позволяет достичь дополнительного (до 1,5 раз при октавном диапазоне поиска по периоду) увеличения быстродействия и пропускной способности устройства. (56) Авторское свидетельство СССР

М 1651225, кл. 6 01 R 23/10, 1989, 2003988

Формула изобретения

УСТРОЙСТВО ОБНАРУЖЕНИЯ ПЕРИОДИЧЕСКИХ ИМПУЛЬСНЫХ ПОСЛЕДОВАТЕЛЬНОСТЕЙ И ОЦЕНКИ ИХ

ПЕРИОДА, содержащее входную шину, квантователь, блок стробирования, формирователь импульсов, ключ интервала, блок памяти, модульный преобразователь, дешифратор, и счетчиков, мультиплексор. по- )0 роговый блок, блок задания порога, ключ вычета, ключ модуля, блок управления, синхронизатор, генератор тактовых импульсов, блок задания модуля, блок ИЛИ, шину обнаружения, шину вычета, шину мо- 15 дуля, шину порога квантования, шину минимального модуля, шину максимального модуля и блок начального модуля, г1ри этом первый вход квантователя соединен с входной шиной, второй его вход соединен с шиной порога квантования,- а выход - с входом блока стробирования, выход которого соединен с входом формирователя импульсов, выход которого соединен с, первым входом блока управления и входом ключа интервала, второй вход которого соединен с первым выходом блока управле-. ния, а выход соединен с третьим входом блока начального модуля и первым входом блока памяти, второй вход которого соединен с вторым входом блока начального модуля; вторым входом блока стробирования, вторым входом блока управления, первым выходом синхронизатора, вторым 35 входом модульного преобразователя, третьим входом блока задания модуля и первым входом блока ИЛИ, третий его вход соединен с вторым выходом блока управления, четвертый вход соединен с . третьим выходом блока управления, а выход - с первым входом модульного преоб. разователя, третий вход которого соединен с вторым выходом синхронизато- . ра, четвертый вход соединен с третьим вы- I 45 ходом синхронизатора, третий выход соединен с четвертым входом блока управления, второй выход соединен с первыми входами псчетчиков,,а первый выход - с первым входом ключа вычета, выход которого соединен с шиной вычета, первый выход модульного преобразователя соединен также с входом дешифратора и (n + 1 -м . входом мультиплексора, каждый из и входов которого соединен с выходом соответствующего по номеру счетчика, второй вход каждого из которых соединен с соответсТвующими по номеру выходом дешифратора, третьи входы соединены между собою и с.выходом блока ИЛИ, второй вход которого соединен с четвертым выходом блока задания модуля, второй вход которого соединен с выходом блока начального модуля, четвертый вход соединен с шиной максимального модуля, пятый вход соединен с шиной минимального модуля, второй выход соединен с вторым входом синхронизатора, а первый выход - с пятым входом модульного преобразователя и первым входом ключа модуля, выход которого соединен с шиной модуля, а вто.рой вход соединен С шиной обнаружения, вторым входом ключа вычета и выходом порогового блока, первый вход которого соединен с выходом, мультиплексора, а второй вход соединен с выходом блока задания порога, выход генератора тактовых импульсов соединен с первым входом синхронизатора и третьим входом блока управления, отличающееся тем, что, с целью увеличения быстродействия и пропускной способности, в него введен блок приращения модуля, причем первый его вход соединен с выходом блока задания модуля, второй .вход соединен с шиной минимального модуля, а выход - с шестым входом блока задания модуля, г (27

2003988

Фиг. 2.

ФИР б Зб

dT ЕлТ ЗдТ

° ° ° н Ть

1

2003988 фиг. 4. (I ..

° 1

Конец

АМААНЗА

2003988

Редактор Т, 10рчикова

Заказ 3324

Составитель В. Алехин

Техред M.Моргентал Корректор M. Демчик

Тираж Подписное

НПО "Поиск" Роспатента

113035, Москва. Ж-35. Раушская наб.. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина. 101

Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода Устройство обнаружения периодических импульсных последовательностей и оценки их периода 

 

Похожие патенты:

Изобретение относится к области информационно-измерительной и вычислительной техники и может быть использовано для обработки информации, поступающей с датчиков, имеющих частотный выход

Изобретение относится к автоматическому регулированию и может быть использовано в приводах металлорежущих станков

Изобретение относится к радиоизмерительной технике и может использоваться дня измерения девиации чзстоть

Изобретение относится к электрорадиоизмерениям и может использоваться в цифровых частотомерах

Изобретение относится к области электрорадиоизмерений и может быть использовано в устройствах обнаружения импульсных сигналов и определения частоты в условиях действия помех

Изобретение относится к электроизмерительной технике и может быть использовано для определения частоты гармонических, сигналов с повышенными точностью и помехоустойчивостью.Целью Вход изобретения является.повышение точное - ти измерения при малых отношениях сигнал - шум

Изобретение относится к электрорадиоизмерениям и может быть использовано для автоматической обработки сигналов частотных первичных преобразователей, а также изменения частоты сигналов на примыкающих временных интервалах

Изобретение относится к электрорадиоизмерениям и может использоваться для автоматической обработки сигналов частотных датчиков, а также определения частоты электрических сигналов на примыкающих временных интервалах

Изобретение относится к измерительной технике и предназначено для повышения точности измерения девиации частоты генераторов частотно-модулированных колебаний

Изобретение относится к измерительной технике и может использоваться для допускового контроля частоты

Изобретение относится к электроизмерительной технике и может быть использовано при контроле, настройке и эксплуатации радиотехнических, электронных и электротехнических устройств, в частности высокочастотных

Изобретение относится к области измерения физических величин путем преобразования их в электрические величины, например в частоту переменного тока, преобразования ее в последовательность импульсов и их подсчета, в частности к модификации основных электрических элементов, приспособленных для использования в электрических измерительных приборах, к конструктивным сопряжениям таких элементов с этими приборами, а также к конструктивным соединениям электрических измерительных приборов с электронными устройствами общего назначения, например с устройствами для подсчета импульсов, и представления измеряемых электрических переменных величин в цифровом виде

Изобретение относится к измерительной техники и может быть использовано при разработке и конструировании цифровых тахометров и частотомеров

Изобретение относится к электротехнике

Изобретение относится к электротехнике

Изобретение относится к измерительной технике и может использоваться в радиотехнике, электротехнике, метрологии и других отраслях промышленности для прецизионного измерения частоты сигналов, отклонений частоты от номинального значения, временных интервалов, а также для получения статистических параметров, характеризующих стабильность частоты сигналов за различные периоды времени

Изобретение относится к технике цифрового измерения частоты электрических сигналов в низкочастотном и инфрачастотном диапазонах
Наверх