Устройство для преобразования /г-3,начного двоичного кода в р-значный двоичный код

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

22063О

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹

Заявлено 17.1Ч.1967 (№ 1149339/26-24) 1,л. 42гпз, 5/02 с присоединением заявки №

МПК G 06f

УД 1 681,325.53 (088.8) Приоритет

Опубликовано 28.Ч1.1968. Бюллетень J¹ 20

Дата опубликования описания 9.IX.1968

Комитет по делам изобретений и открытий при Совете Мииистров

СССР

Авторы изобретения

И. Н. Капелян и 3. А. Бухман

Государственное союзное конструкторско-технологическое бюро по проектированию счетных машин

Заявитель

УСТРОЙСТВО ДЛЯ ПРЕОБРАЗОВАНИЯ и-ЗНАЧНОГО

ДВОИЧНОГО КОДА В р-ЗНАЧНЫЙ ДВОИЧНЫЙ КОД

Устройство относится к области передачи дискретной информации с применением методов кодирования и может быть использовано в телемеханике и вычислительной технике.

Известны устройства для преобразования разрядности двоичных кодов.

Предложенное устройство для преобразования и-значного двоичного кода в р-значный двоичный код содержит блок считывания информации с перфолент, преобразователь параллельного кода в последовательный, сдвигающий регистр, переключатели разрядности, выходное устройство и отличается тем, что выходы блока считывания информации с перфолент соединены со входами преобразователя параллельного кода в последовательный, выход которого соединен со входом сдвигающего регистра. Поразрядные выходы последнего соединены с выходным устройством, выход последнего (р — 1) разряда соединен со входом схемы управления и переключателем разрядности р-кода, а переключатель разрядности и-кода — с преобразователем параллельного кода в последовательный, Предложенное устройство позволяет сократить количество необходимого оборудования и расширить функции преобразователя за счет введения входного и выходного переключател ей разрядности.

На черте>ке приведена функциональная схема устройства прямого и обратного преобразоpàíèÿ 5 — 8-зпачных двоичных кодов, Считыватель 1 с перфоленты посредством кодовых шин 2 — -9 соединен со входами элементов «И» 10 — 17 последовательного кодопреобразователя 18, а шиной 19 синхронизации— со входом установки в «1» триггера 20 и входом установки в «О» триггера 21 соответствен10 но. Выходы триггеров 22 — 24 счетчика 25 подключаются к другим входам элементов «И»

10 — 17 п ко входам элементов «И» 26 — 29 дешифратора состояний 80. Элементы «И» 81—

48 и триггеры 49 — 57 соединены между собой

15 таким образом, что образуют сдвигающий регистр параллельного кодопрсобразователя 58.

Выходы элементов «И» 10 — 17 последовательного кодопреобразователя 18 объединены и подключаются ко входу элемента «НЕ» 59 и

20 ко входу элемента «И» 81. Выход элемента

«НЕ» 59 соединен со входом элемента «И» 82.

Выходы элементов «И» 26 — 29 дешифратора состояний 80 соединены со входами переключателя 60 разрядности п-кода, выход которого

25 через элемент задержки 61, формирователь 62 и элемент «ИЛИ» 68 соединен с шиной сброса на «О» триггеров 20, 22, 28 и 24 и со входом установки в «1» триггера 21. Выходы триггеров 54 — 57 подключены к переключателю 64

30 разрядности р-кода, выход которого соединен

220630 со входом элемента «НЕ» 65, входом установки в «О» триггера 20 и со входом элемента задержки бб. Выход элемента задержки бб соединен со входом формирователя 67, выход которого подключен через элемент «ИЛИ» 68 ко входам установки в «О» триггеров 50 — 57 и ко входам установки в «1» триггера 49 регистра параллельного кодопреобразователя 58.

Выход элемента «НЕ» 65 соединен с входом схемы «HE — И» 69, другой вход которой связан с единичным выходом триггера 21. Выход схемы «НŠ— И» 69 соединен со входом установки в «1» триггера 20. Нулевой выход триггера 20 соединен со входом схемы «HE — И» 0, другой вход которой подключен к внешнему генератору тактирующей частоты 71. Выход схемы «НŠ— И» 70 соединен со входом счетчика 25 и с тактовым входом регистра параллельного кодопреобразователя 58. Единичные выходы триггеров 49 — 57 регистра параллельного кодопреобразователя 58 связаны со входами элементов «И» 72 — 79 выходного устройства 80, выходы которого соединены с приемным устройством 81. Другие входы элементов

«И» 72 — 79 выходного устройства 80 соединены с переключателем 64 разрядности р-кода.

Выход внешнего устройства формирования сигнала «Начальная установка» 82 подключен к соответствующим выходам элементов «ИЛИ»

68 и 68.

Схема работает следующим образом, Перед началом работы устройство с переключателем 60 разрядности и-кода и переключателем 64 разрядности р-кода устанавливается необходимая разрядность и- и р-кодов и подается сигнал «Начальная установка».

Преобразование и-значного кода перфоленты в р-значный код является результатом двойного преобразования. При первом преобразовании параллельный код, считанный с перфоленты, последовательным кодопреобразователем 18 преобразуется в последовательность разрядов кода. При втором преобразовании последовательность разрядов кода группируется по р разрядов в параллельный код.

Информация, считанная с перфоленты, по — 8-кодовым шинам 2 — 9 в зависимости от позиционности кода поступает в последовательный кодопреобразователь 18. Поступление информации сопровождается синхроимпульсом, которым триггеры 20 и 21 переводятся в состояние «1» и «0» соответственно, Триггер 20 предназначен для управления поступлением тактирующей частоты на вход счетчика 25. Триггер 21 предназначен для выдачи сигнала запрета на схему «НŠ— И» 69 в том случае, когда формирование р-кода заканчивается записью в сдвигающий регистр параллельного кодопреобразователя 58 последнего разряда и-кода.

Счетчик 25 обеспечивает последовательный опрос кодовых шин 2 — 9. Прямая и инверсная информация с выхода триггеров 22 — 24 счетчика 25 поступает в последовательный кодопреобразователь 18 и дешифратор состояний 80.

Последовательный кодопреобразователь 18 преобразует параллельный код, считанный с

5 перфоленты, в последовательность разрядов.

Состояние счетчика 25 определяется дишиф атором состояний 80. Импульсы с выхода де-! шифратора состояний 80 поступают на переключатель 60 разрядности и-кода, с помощью

10 которого устанавливается необходимая разрядность и-кода и определяется момент окончания преобразования и-кода, Через элемент задержки 61 и формирователь 62 сигнал с выхода переключателя 60 разрядности и-кода

15 устанавливает счетчик 25 в исходное состояние

<0» и переводит триггеры 20 и 21 в состояние

«0» и «1».

Последовательность разрядов и-кода с выхода кодопреобразователя 18 поступает на

20 вход элемента «НЕ» 59 и на вход элемента

«И» 81 сдвигающего регистра параллельного кодопреобразователя 58. На вход элемента

«И» 82 поступает информация с выхода элемента «НЕ» 59. Запись информации и ее про25 движение в регистре параллельного кодопреобразователя 58 производится при поступлении сигналов с выхода элемента «ИЛИ» 68.

iЛ!омент окончания заполнения регистра IIBраллельного кодопреобразователя 58 опредеЗ0 ляется по появлению сигнала «1» на выходе (р — 1) разряда регистра параллельного кодопреобразователя 58 (единичные выходы триггеров 54 — 57). Импульс с выхода переключателя разрядности р-кода поступает на входы

35 элементов «И» 72 — 79 выходного устройства

80, в результате чего информация, содержащаяся в регистре, перезаписывается в приемное устройство 81. Импульсом с выхода переключателя разрядности р-кода триггер 20 ус40 танавливается в состояние «0», прекращая тем самым поступление тактовых импульсов с выхода схемы «НŠ— И» 70 на вход счетчика 25.

Через элемент задержки бб, формирователь 67 и элемент «ИЛИ» 68 импульс с выхода пере45 ключателя 64 р-кода устанавливает регистр параллельного кодопреобразователя 58 в исходное состояние.

Преобразование оставшейся части и-кода происходит в результате появления сигнала на

50 единичном выходе триггера 20 от воздействия импульса с выхода схемы «НŠ— И» 69. Схема

«HE — И» 69 срабатывает при поступлении сигнала с выхода элемента «НЕ» 65 в случае нахождения триггера 21 в состоянии «О».

55 Когда формирование р-кода заканчивается записью в регистр параллельного кодопреобразователя последнего разряда и-кода, под воздействием импульса с выхода формирователя 62 триггер 21 переводится в состояние

60 «1»; при этом сигнал на выходе схемы «HE—

И» 69 не появляется, и смены состояния триггера 20 не происходит.

Преобразование информации, содержащейся в последующих «строках» перфоленты, произ65 водится аналогично описанному.

Пр» 1,м T изобретения

Устро!!с во для преобразования и-значного

;Гвончн!)го кода в р-значный двоичный код, содсрхк llllcc блок считывания информации с п»рфолснт, нрсобре1зг)ва Гель параллельного кода в но, .! с;l ()Bñ1т еГ! !И! lи й, сдви 111ощий рс гист>1), Г! е

РСК.>НО»1Е)таг!И РаЗРЯДНОСтн, ВЫХОДНОЕ yC)POi ство, or lrr«aro«Ieecsr тем, что, с целью упроще. ния уст!)о!)ства и расширения его функций, вь)ходы блок l считывания информации с перфо ле!!т соединены со входами преобразователя параллельного кода в последовательный, выход которого соединен со входом сдвигающего реги!.тра, поразря Гные выходы чоследнего сое5 динсны с выходным устройством, выход последнего (р — 1) разряда соединен со входом схемы управления и переключателем разрядl1îñòè р-кода, а переключатель разрядности

r;-кода соединен с преобразователем парал10 лсльного кода в последовательный, Составитель Б. С. Шкрабов редактор Е. В. Семанова Текред А. А. Камышникова Корректор Л. В. Наделаева

Заказ 26077!3 Тираж БЗО Подписное („I lhii1Il1 Комнт»та по д»лам изобретений и открытий при Совсте Министров ССС1

»Москва, Центр, пр. Серова, д. 4

Тиг!ографии, пр. Сапунова, 2

Устройство для преобразования /г-3,начного двоичного кода в р-значный двоичный код Устройство для преобразования /г-3,начного двоичного кода в р-значный двоичный код Устройство для преобразования /г-3,начного двоичного кода в р-значный двоичный код 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для обработки сигналов, представленных в кодовой и широтно-импульсной формах

Изобретение относится к аналоговым вычислительным устройствам и может быть использовано для возведения значения сигнала в степень

Изобретение относится к автоматике и вычислительной технике и может быть использовано в аппаратуре передачи данных по каналу с помехами

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания в позиционно-знаковых кодах

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнении арифметических операций суммирования и вычитания

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств для выполнения арифметических процедур суммирования позиционных аргументов [ni]f(2n) и [mi]f(2n )

Изобретение относится к вычислительной технике и может быть использовано при построении арифметических устройств и выполнения арифметических процедур суммирования позиционных аргументов «-»[ni]f(2 ) и «+»[mi]f(2 ) с разными знаками

Изобретение относится к вычислительной технике и может быть использовано в системах контроля и управления в совокупности с арифметическими устройствами, которые реализуют различные арифметические процедуры над аргументами, имеющие позиционно-знаковую структуру аргументов аналоговых сигналов «±»[n i]f(-1\+1,0, +1) «дополнительный код», которая должна быть преобразована посредством функциональной структуры ЦАП в аналоговый сигнал управления «±»Ukf([mi ])
Наверх