Однотактный реверсивный счетчик

 

233307

ОЛИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик р аТ ЗАЛ1

Зависимое от авт. свидетельства ¹

Кл 42ш, 5/00

21а«, 36 22

Заявлено 07Х1|.1967 (№ 1170328!18-24) с присоединением заявки №

Приоритет

МПК G 06пт

Н 031

Комитет па делам изобретений и открытий

««p««Совете Министров

СССР

Опубликовано 18.XI I.1968. Бюллетень ¹ 2 за 1969 г.

Дата опубликования описания 18.IV.1969 ДК 681.3.055:621. .374.32 (088.8) Автор изобретения

Н. В. Чернец

Заявитель Специальное конструкторское бюро систем автоматического управления

ОДНОТАКТНЪ|Й РЕВЕРСИВНЪ|Й СЧЕТЧИК

Предложенный однотактный реверсивный счетчик относится к области электронных вычислительных машин.

Известны схемы однотактных реверсивных счетчиков, содержащие ферротранзисторные триггеры и ключи, причем связь между триггерами осуществляется через дифференцирующие цепочки и ключи.

Недостаток известных схем состоит в том, что В момент реверса может появиться сигнал ошибки, если триггер младшего разряда находится в состоянии, при котором через потенциальные ключи пройдет ток, устанавливающий триггер следующего разряда в состояние, не соответствующее действительному счету.

В предложенном счетчике выходы триггера каждого разряда соединены с базами дополнительных транзисторов цепочек реверса, колл екто ры кото р ы х с оеди н ен ы с эм итте р а м и ключевых транзисторов и через диоды и делители — со входами сигналов реверса и базами ключевых транзисторов, которые через

RC-цепочки подключены к общей точке схемы, а коллекторы их соединены со счетным входом триггера следующего разряда.

Эти отличия позволяют устранить ложную передачу импульсов в момент реверса и повысить помехозащищенность схемы.

« хема счетчика приведена на чертеже, Счетчик состоит из фсрротранзисторных триггеров 1, выходы которы.;. соединены с базами дополнительных транзисторов 2 цепочек реверса, а коллекторы которых соединены с эмиттерами ключевых транзисторов 8, и через диоды 4 и резисторы 5 делителей на резисторах 5 и 6 — со входами 7 и 8 реверса. Базы ключевых транзисторов 8 соединены через

RC-цепочки, состоящие из резистора 9 и на10 капливающего конденсатора 10, с общей точкой схемы, а коллекторы ключевых транзисторов 8 одноименных разрядов объединены и подключены к счетному входу триггера 1 следующего разряда.

15 Если триггер 1 младшего разряда находится в состоянии, при переходе в которое на счетный вход триггера старшего разряда 11 передается импульс информации, то ключевой транзистор 8 закрыт, так как реверсирующий

20 сигнал отсекается открытым диодом 4 и дополнительным транзистором 2. Т. е. при подаче в этот момент на вход 7 или 8 ключевого транзистора 8 ревсрсирующего импульса он не открывается, а ложный импульс передачи

25 информации не пройдет. Передача информации от младшего разряда и старшему осуществляется следующим образом.

Если в момент реверса, например, снять сигнал «вычитание» со входа 8 и подать сигЗО íà1 «сложение» íà вход 7, дополнительный

233307

Составитель Г. С. Колотова

Редактор Э. Н, Шибаева Техред Л. К. Малова

Корректор Л. В. Юшина

Заказ 516(20 Тираж 437 Подписное

ЦНИИПИ Когиитета по делам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2 транзистор 2 открыт, сигнал «сложение» замыкается на общую точку схемы по цепи резистор 5, диод 4 и открытый дополнительный транзистор 8, а на базу ключевого транзистора 8, открывающий его отрицательный потенциал не подается. Когда же при таком направлении счета произойдет очередное опрокидывание триггера 1, дополнительный транзистор 2 закроется, и диод 4 перестанет шунтировать сигнал реверса. Конденсатор 10 зарядится до напряжения, определяемого делителем на резисторах 5, 6, 9. Счетный импульс проходит в момент следующего опрокидывания триггера младшего разряда, когда дополнительный транзистор 2 откроется, а сигнал реверса зашунтируется по цепи резистор 5, диод 4, дополнительный транзистор 2.

При этом ключевой транзистор 8 остается открытым благодаря накопленному на конденсаторе 10 заряду на время достаточное для прохождения импульса тока, устанавливающего триггер 1 следующего разряда в новое состояние. По истечении времени разряда конденсатора 10 ключевой транзистор 8 закроется.

Предмет изобретения

Однотактный реверсивный счетчик, содержащий ферротранзисторные триггеры, ключевые и дополнительные транзисторы цепочек

10 реверса, диоды, резисторы и конденсаторы, отличающийся тем, что, с целью повышения помехозащищенности, выходы триггера каждого разряда соединены с базами дополнительных транзисторов цепочек реверса, кол15 лекторы которых соединены с эмиттерами ключевых транзисторов и через диоды и делители — со входами сигналов реверса и базами ключевых транзисторов, которые через

RC-цепочки подключены к общей точке схемы, 20 а коллекторы их соединены со счетным входом триггера следующего разряда.

Однотактный реверсивный счетчик Однотактный реверсивный счетчик 

 

Наверх