Устройство для обнаружения ошибок

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ С ВИДЕТЕЛЬ СТВУ

235399

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 21.VI1.1967 (№ 1175137/18-24) K,ë. 42гпз, 11/00

МПК G 061

УДК 681.326.74(088.8) изобретений и открмтий при Совете Министров

СССР

Опубликовано 16.1.1969. Бюллетень № 5

Дата опубликования описания 9Х1.1969

Автор изобретения

Ю. И. 3 и н ько вич

Заявитель

УСТРОЙСТВО ДЛЯ ОБНАРУЖЕНИЯ ОШИБОК с присоединением заявки №

Приоритет

Комитет по делам

Предлагаемое устройство для обнаружения ошибок в двойных двоичных системах предназначено для оценки .качества канала связи без .введения избыточных символов в первоначальное двоичное сообщение и может быть 5 использовано в системах дальней связи.

Известно устройство для обнаружения ошибок iB двойных двоичных системах, содержащее схемы совпадения, ограничители нижнего 10 уровня, схему «исключающее ИЛИ», инвертор, триггер со счетным входом, схему «ИЛИ».

Преимущество предлагаемого устройства перед известным состоит в том, что благодаря 15 изменению функциональной схемы работы от.пала необходимость в ограничителе уровня, вследствие чего упрощается блок-схема устройства и повышается надежность его работы.

3Т0 достигается тем, что в нем схема совпа- 20 дения и схема «исключающее ИЛИ» подключены к выходам триггера, вторые входы указанных схем подключены к,входной шине, а выходы этих схем связаны с раздельными входами триггера. 2э

На чертеже изображена схема предлагаемого у стройства обнаружения ошибок.

В нее входит инвертор 1, схема совпадения

2, триггер 8, схема совпадения 4, схема «ис,ключающее ИЛИ» 5, схема «ИЛИ» б. ЗО

На вход 7 сигнал поступает с регенератора.

Каждый «нуль» (отрипдательное .напряжение в точке 7) поступает через инвертор 1 и схему совпадения 2 с импульсами синхронизации на входе 8 на счетный вход триггера 8, который считает все «нули». В результате один из .потенциальных выходов триггера 8 всегда имеет полярность последней «единицы» и, кроме того, триггер 8 считает «нули». Когда приходит последний «нуль», триггер предсказывает правильную полярность следующей «еди,ницы». Двойная двоичная последовательность с выхода 9 низкочастотного фильтра подается на вход схемы совпадения 4 и,вход схемы «ис.ключающее ИЛИ» 5, которые управляются потенциальными выходами триггера 8. Отрицательный потенциал триггера 8 является разрешающим потенциалом для схем 4 и 5, причем, когда имеет место положительная «единица», проводит схема «исключающее ИЛИ»

5, при отрицательной «единице» проводит схема совпадения 4. Каждый раз, когда двойной двоичный сигнал находится на одном из крайних уровней, производится проверка с целью обнаружения ошибок. Если проводит одна из схем 4 или 5, то через ннх проходит импульс синхронизации со входа 8, сигнализирующий об ошибке, и переключает триггер 8 таким образом, что проводящая схема закрывается, Для подсчета импульсов ошибок,вы235399

Предмет изобретения

Составитель Л. В. Скобелева

Редактор М. В. Афанасьева Техред Л. К. Малова Корректор 3. И. Тарасова

Заказ 727/6 Тираж 480 Подписное

ЦНИИПИ Комитета по „"елам изобретений и открытий при Совете Министров СССР

Москва, Центр, пр, Серова, д. 4

Типография, пр. Сапунова, " ходы схем 4 и Б подключены к схеме «ИЛИ» б, с выхода 10 которой снимаю|тся импульсы ошибок, Устройство для обнаружения ошибок, содержащее триггер, схему «исключающее ИЛИ». схемы совпадения, инвертор, а также схему

«ИЛИ», отличающееся тем, что, с целью упрощения устройства и повышения его надежности, в нем схема совпадения и схема «ис5 .ключающее ИЛИ» подключены к выходам триггера, вторые входы указанных схем подключены к,входной шине, а выходы этих схем связаны с раздельными входами триггера.

Устройство для обнаружения ошибок Устройство для обнаружения ошибок 

 

Похожие патенты:

Изобретение относится к способу работы компьютерной системы и к дублирующей системе

Изобретение относится к вычислительной технике и может быть использовано для построения высокопроизводительных вычислительных систем для реализации алгоритмов, допускающих распараллеливание на уровне команд

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к области техники связи и может быть использовано в системах передачи данных, системах телеизмерения и телеуправления

Изобретение относится к средству памяти, содержащему по меньшей мере один набор данных в области памяти

Изобретение относится к кольцевой памяти

Изобретение относится к области телемеханики, автоматики и вычислительной техники

Изобретение относится к области телемеханики, автоматики и вычислительной техники, а именно к устройствам хранения и передачи информации повышенной достоверности функционирования

Изобретение относится к способу выполнения компьютерной программы в вычислительном устройстве, прежде всего микропроцессоре
Наверх